SU1756890A1 - Сигнатурный анализатор - Google Patents

Сигнатурный анализатор Download PDF

Info

Publication number
SU1756890A1
SU1756890A1 SU894786995A SU4786995A SU1756890A1 SU 1756890 A1 SU1756890 A1 SU 1756890A1 SU 894786995 A SU894786995 A SU 894786995A SU 4786995 A SU4786995 A SU 4786995A SU 1756890 A1 SU1756890 A1 SU 1756890A1
Authority
SU
USSR - Soviet Union
Prior art keywords
group
input
inputs
outputs
output
Prior art date
Application number
SU894786995A
Other languages
English (en)
Inventor
Александр Николаевич Андреев
Александр Михайлович Водовозов
Виктор Николаевич Лабичев
Павел Валерьевич Малинов
Original Assignee
Вологодский Политехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Вологодский Политехнический Институт filed Critical Вологодский Политехнический Институт
Priority to SU894786995A priority Critical patent/SU1756890A1/ru
Application granted granted Critical
Publication of SU1756890A1 publication Critical patent/SU1756890A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может использоватьс  в системах тестового диагностировани  цифровых объектов. Цель изобретени  - повышение достоверности контрол . Анализатор обеспечивает формирование непосредственно в  чейках блока оперативной пам ти при секционировании адресного пространства не только сигнатур, но и различных псевдослучайных тестовых наборов, в которых каждый последующий тестовый набор отличаетс  от предыдущего модификацией только одного разр да. 1 з.п, ф-лы, 3 ил , 1 табл.

Description

Изобретение относитс  к вычислительной технике и может быть использовано дл  контрол  и диагностики цифровых устройств .
Целью изобретени   вл етс  повышение достоверности контрол .
На фиг.1 приведена схема анализатора; на фиг.2 - схема блока управлени ; на фиг.З - временные диаграммы работы блока управлени  в рабочих режимах.
Сигнатурный анализатор содержит блок 1 управлени , счетчики 2 и 3, мультиплексоры 4-7, счетчик 8, триггер 9, счетчик 10, блок 11 оперативной пам ти, блок 12 посто нной пам ти, шинный формирователь 13, регистр 14, группу 15 элементов И, элемент И 16, группу 17 сумматоров по модулю два, сумматор 18 по модулю два, регистр 19 с трем  состо ни ми выходов, группу 20 регистров, первый 21 и второй 22 входы задани  режима, вход 23 пуска, группу адресных входов 24 анализатора, входы 25 задани  длительности окна измерений, входы 26 задани  количества анализируемых последовательностей, группу 27 входов начальной установки, третий вход 28 задани  режима, группу информационных входов 29, группу информационных входов/выходов 30, группу выходов 31, вход 32 начальной установки.
Блок 1 управлени  (фиг.2) содержит генератор 33 импульсов, формирователь 34 Импульса, элемент И 35, элемент ИЛИ 36 элемент 37 задержки, счетчик 38. узел 39 посто нной пам ти и регистр 40.
Адресное пространство блока 12 разделено на три банка.
В первом банке пам ти по разр дам первой группы содержатс  бинарные коэффициенты порождающих характеристик полиномов (3) степени п, различные по различным адресам. По разр дам второй группы содержитс  единична  информаци .
Во втором банке по разр дам первой группы реализуетс  функци  типа Один из п, по разр дам второй группы - функци  типа Один из (р-n) с инверсией.
В третьем банке по разр дам первой группы содержатс  бинарные коэффициенты порождающих характеристик полиномов
С
X СЛ О 00 О О
(3) степени п, различные либо одинаковые по различным адресам. По разр дам второй группы содержитс  единична  информаци .
Узел 39 в блоке 1 программируетс  в соответствии с таблицей.
Анализатор работает следующим образом .
В анализаторе предусмотрены следующие режимы работы: режим задани  начальных условий, четыре рабочих режима и режим вывода первичной диагностической информации.
После включени  питани  состо ние элементов схемы неопределенное, однако в конечном итоге триггер 9 устанавливаетс  в нулевое состо ние, если он не оказалс  в этом состо нии сразу после включени  питани . Нулевой уровень сигнала с выхода триггера 9 поступает на вход блока 1, запреща  прохождение импульсов с генератора 33 на тактовый вход счетчика 38 и на вход разрешени  регистра 40, перевод  выходы последнего в третье состо ние, что исключает вли ние блока 1 на остальные элементы схемы анализатора.
На 7-м и 8-м выходах блока 1 устанавливаютс  нулевые уровни сигналов, которые поступают на адресные входы мультиплексора 6, чем обеспечиваетс  адресаци  к  чейкам блока 11 с помощью счетчика 2.
В режиме задани  начальных условий на входе 28 устанавливаетс  нулевой уровень сигнала. Мультиплексор 7 работает в режиме передачи информации с первой группы входов на выходы.
Дл  записи начальных условий в первый банк блока 11 устанавливаютс  сигналы дт+1 о, О на входах первой группы входов мультиплексора 7. Модификаци  состо ний счетчика 2 осуществл етс  путем изменени  кода К на входах 24, сопровождаемого нулевым синхроимпульсом Ск. на входе 27. Временна  диаграмма сигналов W/R, CSRAM на входах 27 аналогична их диаграмме в рабочих режимах при записи данных (фиг.З). Данные, записываемые в адресуемые  чейки блока 11. устанавливаютс  на входах/выходах 30 анализатора. Данные (ненулевые), записанные в  чейки первого банка оперативной пам ти,  вл ютс  начальными услови ми дл  формировани  базовых псевдослучайных последовательностей ,
Дл  записи начальных условий во второй банк блока 11 Ат+1 0, Ат+2 0. Дальнейшие действи  аналогичны заданию начальных условий в первом банке. Дополнительно , после установки адреса и данных при задании начальных условий во втором
банке блока 11 формируетс  импульс СЗ на входе 27, что позвол ет продублировать информацию , заносимую в  чейки второго банка, в соответствующих регистрах 20. Информаци , записанна  во втором банке и продублированна  в выходных регистрах,  вл етс  начальными услови ми формируемых тестовых наборов.
Дл  записи начальных условий в третий
0 банк блока 11 Am-n 0,Am+2 0. Дальнейшие услови  аналогичны вышеописанным. Данные , записанные в  чейках третьего банка,  вл ютс  начальными услови ми формируемых сигнатур.
5 Сигналы на входах анализатора как в режиме задани  начальных условий, так и в ссыльных режимах наиболее целесообразно формировать с помощью управл ющей ЭВМ, в соответствии со стандартными про0 токолами обмена.
После записи данных в банки блока 11 на входах счетчиков 2, 3 и 8 устанавливаютс  коды К, X и Y, сопровождаемые синхроимпульсами KK, Cx, CY. Функциональное
5 назначение записанных кодов различно дл  различных режимов работы и по сн етс  при описании рабочих режимов.
Во всех рабочих режимах сигнал на входе 28 единичный. Мультиплексор 7 работает
0 в режиме передачи информации с второй группы входов на выходы.
Первый рабочий режим: Е1 1 (вход 21), Е2 1 (вход 22). Названными сигналами заблокированы режимы счета счетчиков 2 и
5 10. Мультиплексоры 4 и 5 передают информацию с вторых входов на выходы. Кодом К определен адрес  чейки в первом банке блока 11, в которой формируетс  базова  псевдослучайна  последовательность, по0 рождаема  характеристическим полиномом , бинарные коэффициенты которого размещены в одноименной  чейке блока 12. Кодом Y определен номер одного из информационных входов 29, сигнатура информа5 ционной последовательности которого формируетс  в  чейке с одноименным адресом в третьем банке блока 11. Разностью максимального кода счетчика 3 и заданного кода X (Хмакс - X) определена длительность
0 цикла формировани  сигнатуры.
Пуск анализатора осуществл етс  формированием нулевого импульса на входе 23. Триггер 9 устанавливаетс  в единичное состо ние . Единичный сигнал с выхода тригге5 ра поступает на вход блока 1, В блоке 1 по переднему фронту названного сигнала формирователь 34 вырабатывает короткий импульс , поступающий через элемент ИЛИ 36 4 на вход сброса счетчика 38. Счетчик устанавливаетс  в нулевое состо ние. Единичный уровень сигнала на входе блока 1 разрешает прохождение импульсов с генератора 33 через элемент И 35 на тактовый вход счетчика 38 и далее через элемент 37 задержки на тактовый вход регистра 40, который переведен в рабочий режим нулевым сигналом на входе разрешени .
После первого тактового импульса на выходах блока 1 устанавливаетс  комбинаци  управл ющих сигналов в соответствии с диаграммами (фиг 3). При этом сигналами Ат+1 0, Ат+2 0 осуществлена адресаци  к первым банкам пам ти блоков 11 и 12. W/R 1 обеспечивает режим чтени   чейки блока 11 с адресом К Входы/выходы блока 11 в этом случае  вл ютс  выходами. Содержимое  чейки пам ти устанавливаетс  на выходах в момент установки нулевого уровн  сигнала CSRAM После второго тактового импульса на входе счетчика 38 содержимое  чейки пам ти переписываетс  в регистр 14 импульсом С1, Сигналы с выходов регистра 14 проход тчерезэлементы И 15,поразр дно маскируемые бинарными коэффициентами характеристического порождающего полинома и суммируютс  сумматором 18 по модулю два. Результат действи  устанавливаетс  на первом входе шинного формировател  13, на остальные входы которого поступает информаци  с выходов регистра 14 с единичным сдвигом, обусловленным схемой соединени  информационных линий. После третьего тактового импульса сигнал W/R 0 обеспечивает режим записи блока 11 Сигнал CSBD-0 обес- печивает режим передачи шинного формировател .
После четвертого тактового импульса пулевым сигналом CSRAM осуществл етс  запись в ранее адресованную  чейку перво- го банка блока 11 информационного сигнала с выходов шинного формировател  13 При этом содержимое младшего разр да  чейки пам ти равно результату суммировани  по модулю два ранее оговоренных сиг- налов, а содержимое остальных разр дов сдвинуто на один в сторону старших разр дов . Иными словами кажда  многоразр дна   чейка первого банка блока 11 представл ет собой регистр сдвига, в кото- ром формируютс  базовые псевдослучайные последовательности, порождаемые различными характеристическими полиномами .
После п того тактового импульса сигна- лами Ат+1 1, Ат+2 0 осуществл етс  адресаци  к второму банку пам ти Сигналами АО 1, А1 0 выбираетс  второй канал адресации мультиплексора 6 и адресаци  к  чейкам второго банка пам ти осуществл етс  содержимым регистра 14 После шестого тактового импульса читаетс  содержимое  чейки пам ти во втором банке и поступает поразр дно на входы группы 17 сумматоров на другие входы которых поступает из блока 12 комбинаци  Один из п, определ ема  адресом во втором банке пам ти В результате действи  над указанными числами слово на выходах группы 17 суммируетс  по модулю два отличаетс  от слова на первых входах группы только в одном разр де
После седьмого тактового импульса названный результат переписываетс  импульсом С2 в регистр 19 с трем  состо ни ми выходов После восьмого импульса выбираетс  регистр 19 сигналом CSRG 0 и запи санное слово устанавливаетс  на его выходах После дев того такта импульсом СЗ названное слово записываетс  в один из выходных регистров, 20, которому разреше на запись в соответствии с кодом Один из (р-п) с инверсией второй группы выходов блока 12 Одновременно это слово записы- саетс  в ранее адресованную  чейку второго банка блока 11 Информаци  (тест-спово) с выходов регистров 20 поступает на входы контролируемого объекта При этом в каждом такте формировани  теста измен етс  лишь один разр д тест-слова Далее посг е дес того тактового импульса осуществл - т- с  адресаци  к третьему банку пам ти ci r- налами АПН 1 1, Ат+2 1 Сигналами АО Э А1 1 включаетс  третий канал адрес цич мультиплексора 6 и адресаци  к  чейкам в третьем банке осуществл етс  содержимым счетчика 8
После одиннадцатого и двенадцатого тактовых импульсов содержимое адресованной  чейке третьего банка блока 11 переписываетс  в регистр 14 и, маскируемое коэффициентами характеристического полинома , суммируетс  по модулю два с инфор- мзцмопиым сигналом, поступающим с одного из информационных входов мультиплексора 8 Информационный сигнал с выхода мультиплексора 8 через элемент И 16, разблокированный по второму входу (SiG 1), поступает на последний вход сумматора 18
После тринадцатого и четырнадцатого тактовых импульсов суммы по модулю два записываетс  в младший разр д адресованной  чейки третьего банка блока 11, содержимое остальных разр дов сдвинуто на один в сторону старших разр дов, т е. сигнатура формируетс  непосредственно в  чейке третьего банка блока 11 После п тнадцатого тактового импульса формируетс  импульс С4, сбрасывающий в нулевое состо ние счетчик 38 и через второй вход мультиплексора 4 поступающий на тактовый вход счетчика 3. Содержимое последнего увеличиваетс  на единицу.
Процесс формировани  в адресованной  чейке первого банка блока 11 следующего псевдослучайного кода, адресаци  содержимым этой  чейки к  чейке второго банка пам ти, формирование в ней нового слова1, отличающегос  от предыдущего лишь в од- ном разр де, запись этого слова в один из выходных регистров 20 и формирование реакции одного из выходов контролируемого объекта на тест-слово в виде сигнатуры в адресованной  чейке третьего банка блока 11 повтор етс  до момента переполнени  счетчика 3. Импульс переполнени  с выхода переполнени  счетчика 3 через второй вход мультиплексора 5 поступает на вход сброса триггера 9, устанавливает последний в нуле- вое состо ние на выходе, чем блокируетс  прохождение импульсов с генератора 33 в блоке 1 на вход счетчика 38. Нулевой сигнал на выходе триггера 9 сигнализирует об окончании цикла формировани  сигнатуры.
В первом режиме путем модификации кода К и повторного пуска анализатора возможно раздельное получение сигнатур последовательностей одного из входов анализатора как реакций объекта на все возможные псевдослучайные тесты, порождаемые различными базовыми псевдослучайными последовательност ми. При модификации кода Y и повторном пуске возможно раздельное получение сигнатур последовательностей всех входов анализатора как реакций объекта на один из возможных псевдослучайных тестов, порождаемый одной из базовых псевдослучайных последовательностей. Модифика- цией кода X регулируетс  длительность цикла формировани  сигнатуры.
Второй рабочий режим: Е1 0 (вход 21), Е2 1 (вход 22).
Названными сигналами заблокирован режим счета счетчика 10. Мультиплексор 4 передает информацию с первого входа на выход, мультиплексор 5 - с второго входа на выход. Во втором режиме разностью максимального кода счетчика 2 и кода К (Кмакс - К) определ етс  количество характеристических порождающих полиномов, участвующих в синтезе псевдослучайного теста. Произведение X (Кмакс - К) определ ет количество тактов формировани  сигнатуры. Ко- дом Y определен номер одного из информационных входов 29, сигнатура информационной последовательности которого формируетс  в  чейке с одноименным адресом в третьем банке блока 11.
Пуск анализатора и циклограмма обращени  к трем банкам пам ти осуществл етс  аналогично первому режиму, однако импульс С4 в этом случае воздействует на тактовый вход счетчика 2 и измен ет его состо ние в сторону увеличени . При этом псевдослучайна  последовательность формируетс  в функции состо ни  счетчика 2 из наборов псевдослучайных чисел последовательностей , порождаемых различными характеристиками полинома, и  вл етс  полипсевдослучайной. Псевдослучайный тест, формируемый на выходах анализатора , также  вл етс  полипсевдослучайным В одной из фиксированных  чеек третьего банка блока 11 формируетс  сигнатура как реакци  одного из выходов контролируемого объекта на синтезируемый полипсездос- лучайный тест. Останов анализатора осуществл етс  после переполнени  счетчика 3.
Во втором режиме при модификации кода К возможно изменение количества порождающих характеристических полиномов , задействуемых при синтезе полипсевдослучайного теста. При модификации кода Y и повторном пуске возможно раздельное получение сигнатур последовательностей всех входов анализатора. Модификацией кода X регулируетс  количество тактов формировани  сигнатуры.
Третий рабочий режим: Е1 1 (вход 21), Е2 0 (вход 22).
В этом случае заблокирован режим счета счетчика 2. Мультиплексор 4 передает информацию с второго входа на выход, а мультиплексор 5 - с первого входа на выход. Код К определ ет адрес  чейки в первом банке блока 11 оперативной пам ти (аналогично первому режиму). Разностью (Умакс Y) определ етс  количество сигнатур, последовательно формируемых в третьем банке блока 11 при однократном пуске анализатора. Код X определ ет количество тактов формировани  одной сигнатуры. Процедура формировани  псевдослучайного теста аналогична первому режиму. После переполнени  счетчика 3 (окончание формировани  одной сигнатуры) импульс с выхода переполнени  последнего воздействует на тактовый вход счетчика 8 и измен ет его состо ние в сторону увеличени . Измен етс  адрес  чейки пам ти в третьем банке блока 11 и формируетс  сигнатура информационной последовательности следующего входа 29.
Останов анализатора осуществл етс  после переполнени  счетчика 8 т е после формировани  всех (УМЗкс - Y) сигнатур как реакций контролируемого объекта на один
и тот же повтор ющийс  псевдослучайный тест.
В указанном режиме возможно получение всех сигнатур как реакций на один из возможных псевдослучайных тестов при однократном пуске анализатора.
Четвертый рабочий режим: Е1 0 (вход 21), Е2 0 (вход 22).
Режимы счета счетчиков 2 и 8 разблокированы . Разностью (Кмакс - К) определ етс  количество порождающих характеристических полиномов, задействованных в синтезе полипсевдослучайного теста, Разностью (Умакс - Y) определ етс  количество последовательно формируемых сигнатур при однократном пуске анализатора Произведение (Кмакс - К) определ ет количество тактов формировани  одной сигнатуры. Мультиплексоры А и 5 работают в режиме передачи информации с первых входов на выходы.
После пуска анализатора и отработки первого цикла обращени  к банкам пам ти импульс С4 модифицирует содержимое счетчика 2 на единицу (аналогично второму режиму), чем обеспечиваетс  формирование полипсевдослучайного теста По окончании формировани  одной сигнатуры .импульс с выхода переполнени  счетчика 3 измен ет состо ние счетчика 8, что обеспечивает формирование следующей сигнатуры . Останов анализатора осуществл етс  после переполнени  счетчика 8, т.е. после формировани  всех (Умакс - Y) сигнатур как реакций контролируемого объекта на полипсевдослучайный тест.
В четвертом режиме возможно получение всех сигнатур как реакций на полипсевдослучайный тест при однократном пуске анализатора.
Дл  реализации режима вывода первичной диагностической информации в виде сигнатур на шину 30 данных анализатора необходимо установить нулевой уровень сигнала на входе 28, Ат-м 0, Ат+2 1 на входах мультиплексора 7, чем обеспечиваетс  обращение к третьему банку пам ти. Далее, путем модификации кода К, сопровождаемого импульсом Ск, и формировани  сигналов CSRAM и W/R на входах 27 в соответствии со стандартным протоколом чтени  (например, фиг.З) содержимое любой из  чеек третьего банка пам ти может быть выведено на шину 30 данных с целью дальнейшей обработки или индикации
Таким образом, при секционировании адресного пространства в  чейках пам ти первого банка блока 11 формируютс  базовые псевдослучайные последовательности. в функции которых в  чейках пам ти второго
банка блока 11 синтезируютс  псевдослучайные тесты, в каждом такте формировани  которых измен етс  состо ние только одного разр да. В адресуемых  чейках
третьего банка пам ти формируютс  сигнатуры как реакции выходов контролируемого объекта на синтезированные псевдослучайные тесты.
Дополнительно во втором и четвертом
режимах синтезируютс  полипседовслучай- ные тесты в функции полипсевдослучайных сигналов,  вл ющихс  выборками из псевдослучайных последовательностей, порождаемых различными характеристическими
полиномами. При этом при синтезе полипсевдослучайных , так же как и псевдослучайных , тестов каждое последующее тест-слово отличаетс  от предыдущего только одним разр дом. Указанный факт позвол ет повысить достоверность контрол  за счет снижени  веро тности сост заний по входам контролируемых объектов.
Наиболее эффективно использование анализатора в автоматизированных системах контрол  и диагностики под управлением ЭВМ В этом случае анализатор может использоватьс  в качестве генератора псев- до- и полипсевдослучайных тестов и датчика первичной диагностической информации в
виде массивов сигнатур.

Claims (2)

  1. Формула изобретени  1. Сигнатурный анализатор, содержащий первый счетчик, первый мультиплексор , блок управлени , блок оперативной пам ти, сумматор по модулю два, первый регистр, причем группа разр дных выходов первого счетчика соединена с группой адресных входов первого мультиплексора,
    группа информационных входов которого образует группу информационных входов анализатора дл  подключени  к выходам объекта контрол , тактовый вход первого регистра соединен с первым выходом блока
    управлени , отличающийс  тем, что, с целью повышени  достоверности контрол , он дополнительно содержит второй и третий счетчики, второй, третий, четвертый и п тый мультиплексоры, элемент И, триггер , блок посто нной пам ти, шинный формирователь , группу элементов И. группу сумматоров по модулю два, второй регистр, группу регистров, причем группы разр дных выходов регистров группы образуют
    группу информационных выходов анализатора дл  подключени  к входам объекта контрол , вход параллельной загрузки первого счетчика образует вход начальной установки анализатора, группа информационных входов первого счетчика образует группу
    входов задани  количества анализируемых последовательностей анализатора, группа информационных входов второго счетчика образует группу адресных входов анализатора , группа информационных входов третьего счетчика образует группу входов задани  длительности окна измерений анализатора , адресный вход второго мультиплексора объединен с входом разрешени  второго счетчика и образует первый вход задани  режима анализатора, адресный вход третьего мультиплексора объединен с входом разрешени  первого счетчика и образует второй вход задани  режима анализатора , установочный вход триггера образует вход сигнала Пуск анализатора, группа информационных входов/выходов блока оперативной пам ти объединена с группой информационных входов первого регистра, группой выходов шинного форми- ровател , группой разр дных выходов второго регистра, группами информационных входов регистров группы и образует группу информационных входов/выходов анализатора дл  записи начальных условий работы анализатора, группа выходов четвертого мультиплексора соединена с группой младших адресных входов блока оперативной пам ти и группой младших адресных входов блока посто нной пам ти, перва  группа информационных входов четвертого мультиплексора соединена с группой разр дных выходов второго счетчика, втора  группа информационных входов четвертого мультиплексора подключена к группе разр дных выходов первого счетчика, треть  группа информационных входов четвертого мультиплексора подключена к группе разр дных выходов первого регистра, перва  группа информационных входов п того мульти- плексора образует группу входов начальной установки анализатора, адресный вход п того мультиплексора образует третий вход задани  режима анализатора, второй, третий , четвертый, п тый и шестой выходы бло- ка управлени , выходы переполнени  второго и третьего счетчиков соединены с соответствующими входами второй группы информационных входов п того мультиплексора , седьмой и восьмой выходы блока управлени  соединены с первым и вторым адресными входами четвертого мультиплексора соответственно, дев тый выход блока управлени  соединен с входом разрешени  шинного формировател , дес тый выход блока управлени  соединен с первым входом элемента И, одиннадцатый и двенадцатый выходы блока управлени  соединены с входом разрешени  и тактовым входом второго регистра соответственно, тринадцатый
    выход блока управлени  соединен с тактовым входом второго счетчика, вход параллельной загрузки которого соединен с первым выходом п того мультиплексора, второй выход которого соединен с входом параллельной загрузки третьего счетчика, тактовый вход которого соединен с выходом второго мультиплексора, третий выход п того мультиплексора соединен с входом за- писи/считывани  блока оперативной пам ти, четвертый выход п того мультиплексора соединен с входом разрешени  блока оперативной пам ти, п тый и шестой выходы п того мультиплексора соединены с группами старших адресных входов блоков оперативной и посто нной пам ти, седьмой выход п того мультиплексора соединен с тактовыми входами регистров группы, первый и второй информационные входы второго мультиплексора подключены соответственно к выходу переполнени  второго счетчика и тринадцатому выходу блока управлени , первый и второй информационные входы третьего мультиплексора подключены соответственно к выходам переполнени  первого и третьего счетчиков, выход третьего мультиплексора соединен с входом сброса триггера, выход которого соединен с входом разрешени  блока управлени , тактовый вход первого счетчика соединен с выходом переполнени  третьего счетчика, выход первого мультиплексора соединен с вторым входом элемента И, выход которого соединен с первым входом сумматора по модулю два, оставшиес  входы которого соединены с выходами элементов И группы, первые входы которых подключены к группе разр дных выходов первого регистра , выход сумматора по модулю два и разр дные выходы первого регистра, кроме последнего, соединены с соответствующими входами шинного формировател , группа информационных входов второго регистра соединена с выходами соответствующих сумматоров по модулю два группы, первые входы которых объединены попарно вторыми входами соответствующих элементов И группы и подключены к первой группе выходов блока посто нной пам ти, втора  группа выходов которого соединена с входами разрешени  регистров группы, вторые входы сумматоров по модулю два группы соединены с группой информационных входов/выходов блока оперативной пам ти.
  2. 2. Анализатор лоп.1,отличающий- с   тем, что блок управлени  содержит генератор импульсов, формирователь импульсов , элемент И, элемент ИЛИ, элемент задержки, счетчик, три элемента НЕ, узел
    посто нной пам ти и регистр, причем первый вход элемента И объединен с входами первого элемента НЕ и формировател  импульсов и образует вход разрешени  блока, второй вход элемента И подключен к выходу генератора импульсов, выход формировател  импульсов соединен с первым входом элемента ИЛИ, выход которого соединен с входом сброса счетчика, тактовый вход которого объединен с входом элемента задержки и подключен к выходу элемента И, выход элемента задержки соединен с тактовым входом регистра, вход разрешени  которого соединен с выходом первого элемента НЕ, группа разр дных выходов
    0
    5
    счетчика соединена с группой адресных входов узла посто нной пам ти, группа выходов которого соединена с группой информационных входов регистра, разр дные выходы которого с первого по шестой образуют выходы блока с первого по шестой соответственно, седьмой и восьмой инверсные разр дные выходы регистра образуют соответственно седьмой и восьмой выходы блока, разр дные выходы регистра с дев того по двенадцатый образуют выходы блока с дев того по двенадцатый соответственно , тринадцатый выход регистра соединен с вторым входом элемента ИЛИ и образует тринадцатый выход блока.
    о
    СП СО
    со
    LO Г/Ј
    (- гпф
    А1
    38
    Л
    Фие.2
    11 S Ь 56 9 40 // tf /j /4 /5
    -лтллллллгшлллла
    Я I
    CSfiAH
    ttO
    CJ-L
    Ј3SS
    S7g
SU894786995A 1989-11-28 1989-11-28 Сигнатурный анализатор SU1756890A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894786995A SU1756890A1 (ru) 1989-11-28 1989-11-28 Сигнатурный анализатор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894786995A SU1756890A1 (ru) 1989-11-28 1989-11-28 Сигнатурный анализатор

Publications (1)

Publication Number Publication Date
SU1756890A1 true SU1756890A1 (ru) 1992-08-23

Family

ID=21493904

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894786995A SU1756890A1 (ru) 1989-11-28 1989-11-28 Сигнатурный анализатор

Country Status (1)

Country Link
SU (1) SU1756890A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1478220, кл. G 06 F 11/00, 1987. *

Similar Documents

Publication Publication Date Title
US5325367A (en) Memory device containing a static ram memory that is adapted for executing a self-test, and integrated circuit containing such a device as an embedded static ram memory
US4754215A (en) Self-diagnosable integrated circuit device capable of testing sequential circuit elements
US5469443A (en) Method and apparatus for testing random access memory
US5561671A (en) Self-diagnostic device for semiconductor memories
US4553090A (en) Method and apparatus for testing a logic circuit using parallel to serial and serial to parallel conversion
KR940001340A (ko) 셀프- 타임드 메모리 어레이를 갖는 완전 테스트 가능한 칩
JPH0820967B2 (ja) 集積回路
KR19990082664A (ko) 메모리 시험 장치
SU1756890A1 (ru) Сигнатурный анализатор
SU1660005A1 (ru) Гehepatop tectob
RU1800458C (ru) Устройство дл формировани тестов
JP2871689B2 (ja) メモリ試験装置
SU1317484A1 (ru) Запоминающее устройство с коррекцией ошибок
JPS59122972A (ja) 論理回路試験装置
RU1774380C (ru) Устройство дл контрол блоков оперативной многоразр дной пам ти
SU1170458A1 (ru) Логический анализатор
SU1298925A2 (ru) Устройство дл имитации сбоев
SU1363213A1 (ru) Многовходовой сигнатурный анализатор
SU1548788A1 (ru) Узел заполнени тестовой информации
SU1168951A1 (ru) Устройство дл задани тестов
JPH09281192A (ja) 論理集積回路の自己診断回路
SU1269139A1 (ru) Устройство дл контрол цифровых узлов
SU1010651A1 (ru) Запоминающее устройство с самоконтролем
SU1663771A1 (ru) Устройство дл детектировани ошибок
SU1053165A1 (ru) Устройство дл контрол оперативной пам ти