SU1672530A1 - Аналоговое запоминающее устройство - Google Patents

Аналоговое запоминающее устройство Download PDF

Info

Publication number
SU1672530A1
SU1672530A1 SU884377703A SU4377703A SU1672530A1 SU 1672530 A1 SU1672530 A1 SU 1672530A1 SU 884377703 A SU884377703 A SU 884377703A SU 4377703 A SU4377703 A SU 4377703A SU 1672530 A1 SU1672530 A1 SU 1672530A1
Authority
SU
USSR - Soviet Union
Prior art keywords
diodes
anode
cathode
transistors
operational amplifiers
Prior art date
Application number
SU884377703A
Other languages
English (en)
Inventor
Владимир Ильич Турченков
Original Assignee
В.И.Турченков
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by В.И.Турченков filed Critical В.И.Турченков
Priority to SU884377703A priority Critical patent/SU1672530A1/ru
Application granted granted Critical
Publication of SU1672530A1 publication Critical patent/SU1672530A1/ru

Links

Landscapes

  • Amplifiers (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к автоматике и контрольно-измерительной технике и может быть использовано дл  запоминани  выборочных значений напр жени  аналогового сигнала. Целью изобретени   вл етс  повышение быстродействи  устройства. Дл  этого в устройство введены два усилительных элемента соответственно на N-P-N и P-N-P-транзисторах 10, 11 и два разделительных элемента на диодах 7, 8. 1 ил.

Description

Изобретение относится к автоматике и контрольно-измерительной технике и может быть использовано для запоминания выборочных значений напряжения аналогового сигнала.
Целью изобретения является повышение быстродействия аналогового запоминающего устройства.
На чертеже представлена функциональная схема устройства.
Устройство содержит согласующие элементы на резисторах 1 и 2, операционные усилители (ОУ) 3 и 4, разделительные элементы на диодах 5-8, накопительный элемент на конденсаторе 9, усилительные элементы на п-р-п и р-п-р-транзисторах 10 и 11 и формирователь 12 импульсов.
Устройство работает следующим образом.
В режиме выборки на первом выходе формирователя 12 импульсов устанавливается напряжение положительной полярности, а на втором выходе - отрицательной полярности, причем величина этих напряжений больше максимально допустимых значений входного сигнала. При этом диоды 5 и 7 в режиме выборки всегда закрыты, и конденсатор 9 заряжается через транзистор 10 и диод 6 либо разряжается через транзистор 11 и диод 8 в зависимости от полярности рассогласования между входным и выходным напряжениями устройства. Управление транзисторами 10 и 11 осуществляют ОУ 3 и 4. Заряд конденсатора 9 прекращается при уменьшении рассогласования до величины напряжения смещения нуля ОУ. Требования к ОУ 3 и 4 при настройке их напряжений смещения нуля такие же как в известном устройстве.
При переходе в режим хранения полярность управляющих напряжений на выходах формирователя 12 импульсов меняется на противоположную по отношению к режиму выборки. При этом диоды 6 и 8 закрыты и ток через транзисторы 10 и 11 не превышает 2], где ] - обратный ток через закрытый диод. Ток разряда конденсатора 9, который равен разности токов эмиттера транзисторов 10 и 11, несколько больше чем в известном устройстве, однако быстродействие предложенного устройства в режиме выборки выше по отношению к известному в число раз, равное отношению максимально допустимых токов на выходе формирователя 12.к выходному току ОУ. что и определяет положительный эффект. Естественно, что транзисторы 10 (11) следует выбирать так, чтобы их максимально допустимые токи были больше, чем у формирователя 12.

Claims (1)

  1. Формула изобретения
    Аналоговое запоминающее устройство, содержащее накопительный элемент на конденсаторе, первый и второй согласующие элементы на первом и втором резисторах, одни выводы которых объединены и являются информационным входом устройства, другие выводы подключены к неинвертирующим входам соответственно первого и второго операционных усилителей, инвертирующие входы которых являются выходом устройства и подключены к одной обкладке конденсатора, другая обкладка которого соединена с шиной нулевого потенциала устройства, четыре разделительных элемента на четырех диодах, неинвертирующие входы первого и второго операционных усилителей подключены к аноду и кдтоду соответственно первого и второго диодов, катод и анод которых соединены соответственно с первым и вторым выходами формирователя импульсов, вход которого является входом управления режимом работы устройства, отличающееся тем, что, с целью повышения быстродействия устройства, в него введены первый и второй усилительные элементы соответственно на п-р-п и р-п-р-транзисторах катод и анод третьего и четвертого диодов соединены с коллекторами соответственно п-р-п- и р-п-р-транзисторов, эмиттеры которых подключены к одной обкладке конденсатора, а базы - к выходам соответственно^ первого и второго операционных усилителей, анод и катод третьего и четвертого диодов соединены с катодом и анодом соответственно первого и второго диодов.
SU884377703A 1988-02-11 1988-02-11 Аналоговое запоминающее устройство SU1672530A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884377703A SU1672530A1 (ru) 1988-02-11 1988-02-11 Аналоговое запоминающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884377703A SU1672530A1 (ru) 1988-02-11 1988-02-11 Аналоговое запоминающее устройство

Publications (1)

Publication Number Publication Date
SU1672530A1 true SU1672530A1 (ru) 1991-08-23

Family

ID=21355392

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884377703A SU1672530A1 (ru) 1988-02-11 1988-02-11 Аналоговое запоминающее устройство

Country Status (1)

Country Link
SU (1) SU1672530A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР №905861, кл. G 11 С 27/00, 1980. Авторское свидетельство СССР № 1569902, кл. G 11 С 27/00,1988. *

Similar Documents

Publication Publication Date Title
US5387874A (en) Method and circuit for dynamic voltage intergration
SU1672530A1 (ru) Аналоговое запоминающее устройство
US3671783A (en) Sample and hold circuit
SU1141561A1 (ru) Усилитель мощности
SU1695330A1 (ru) Устройство дл интегрировани аналогового сигнала
SU1335964A1 (ru) Управл емый источник бипол рного эталонного сигнала
SU1277147A1 (ru) Выпр митель
SU1569902A1 (ru) Аналоговое запоминающее устройство
SU841058A1 (ru) Устройство дл хранени и выборкииНфОРМАции
SU1653149A1 (ru) Компаратор напр жени
SU1388955A1 (ru) Устройство дл выборки и хранени информации
SU1499427A1 (ru) Двухтактный импульсный усилитель
SU987796A2 (ru) Дифференциальный усилитель
SU1612325A1 (ru) Устройство выборки-хранени
SU1431052A1 (ru) Расширитель импульсов
SU539296A1 (ru) Устройство дл сравнени напр жений
SU982096A1 (ru) Устройство дл хранени и выборки информации
SU1689993A1 (ru) Устройство выборки-хранени
SU1196906A1 (ru) Интегратор
SU1383476A1 (ru) Распределитель
SU656108A1 (ru) Аналоговое запоминающее устройство
SU1277381A1 (ru) Многофункциональный элемент цифровой структуры
SU1164788A1 (ru) Аналоговое запоминающее устройство
SU1448402A1 (ru) Компаратор
SU1238156A1 (ru) Запоминающее устройство