SU987796A2 - Дифференциальный усилитель - Google Patents

Дифференциальный усилитель Download PDF

Info

Publication number
SU987796A2
SU987796A2 SU803215391A SU3215391A SU987796A2 SU 987796 A2 SU987796 A2 SU 987796A2 SU 803215391 A SU803215391 A SU 803215391A SU 3215391 A SU3215391 A SU 3215391A SU 987796 A2 SU987796 A2 SU 987796A2
Authority
SU
USSR - Soviet Union
Prior art keywords
current
repeater
input
output
transistors
Prior art date
Application number
SU803215391A
Other languages
English (en)
Inventor
Владимир Иванович Анисимов
Михаил Васильевич Капитонов
Николай Николаевич Прокопенко
Юрий Михайлович Соколов
Original Assignee
Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова (Ленина)
Шахтинский Технологический Институт Бытового Обслуживания
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова (Ленина), Шахтинский Технологический Институт Бытового Обслуживания filed Critical Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова (Ленина)
Priority to SU803215391A priority Critical patent/SU987796A2/ru
Application granted granted Critical
Publication of SU987796A2 publication Critical patent/SU987796A2/ru

Links

Landscapes

  • Amplifiers (AREA)

Description

1
Изобретение относитс  к радиоэлектронике .
По основному авт. св. If 657585 известен дифференциальный усилитель, содержащий входной балансный каскад с нагрузкой в виде первого и второго повторителей TOKJ, примем выход первого повторител  тока соединен с входом третьего повторител  тока,, а выход третьего повторител  тока соединен с выходом второго повторител  тока и  вл етс  выходом дифференциального усилител  эмиттеры выходных транзисторов второго и.третьего повторителей тока соединены с базами дополнительных транзисторов, коллекторы которых подключены к соответствующим входам повторителей тока, а база выходного повторител  тока соединена с эмиттером вспомогательного транзистора второго повторител  токи, база которого подключена к входу второго повторител  тока, коллектор
вспомогательного транзистора третье го повторител  тока соединен с эмиттером выходного транзистора второго повторител  тока, база соединена с входом третьего повторител  тока, 5 а эмиттер подключен к базе выходного транзистора третьего повторители тока, коллектор вспомогательного транзистора второго повторител  тока соединён с эмиттером выходного транзистора третьего повторител  тока 1j.
Однако выходное сопротивление зависит от уровн  входного сигнала, что не позвол ет использовать извест ное устройство в прецизионных конверторах напр жение - ток,которые по услови м работы должны обеспечивать стабильное выходное сопротивление во всем диапазоне изменени  exofl20
ных .напр жении.

Claims (2)

  1. Цель изобретени  - стабильность выходного сопротивлени . 39 Поставленна  цель достигаетс  тем что между входами второго и третьего повторителей тока включен токо-t стабилизирующий двухполюсник. На фиг. 1 представлена принципиальна  электрическа  схема предлагаемого дифференциального усилител , на фиг, 2-4 - токостабилизирующий двухполюсник, варианты выполнени . Дифференциальный усилитель содер;г жит входной балансный каскад 1 с нагрузкой в виде первого 2 и второго 3 повторителей тока, выход 4 первого повторител  2 соединен с входом 5 третьего повторител  6 тока,, а выход 7 третьего повторител  6 тока соединен с выходом 8 второго повторител  3 тока и  вл етс  выходом диф ференциального усилител , эмиттеры выходных транзисторов 9 и 10 второго 3 и третьего 6 повторите -ей тока со динены с базами соответствующих дополнительных транзисторов 11 и 12, коллекторы которых подключены к соответствующим входам 13 и 5 соответ ствующих повторителей 3 и 6 тока, а база выходного транзистора 9 соед нена с эмиттером вспомогательного транзистора 1 второго повторител  3 тока, база которого подключена к входу 13, в третьем повторителе 6 тока вспомогат€а1ьный транзистор 15, коллектор которого соединен с эмиттером выходного транзистора 9 второ го повторител  3 тока, база соединена с входом 5 третьего повторител  6 тока, а эмиттеры подключены к базе выходного транзистора 10 третьего повторител  6 тока,коллектор вспомогательного транзистора 1 вто рого повторител  3 тока соединен с эмиттером выходного транзистора 10 третьего повторител  6 тока. Вто рой повторитель 3 тока 3 содержит д од 1б, первый повторитель 2 тока диод 17, а также транзисторы 18-20, а третий повторитель 6.тока - диод 21. Кроме этого, между,входами 13 и 5.второго 3 и третьего 6 повторителей тока включен токостабилизирующий двухполюсник 22. Вспомогательный двухполюсник 22 может бых выполнен в виде резистора 23 (фиг. 2) . полевого транзистор , 2 и резистора 25 (фиг. 3), генерат ра тока на резисторах 2б и 27, стабилитронах 28 и 29 и транзисторах 30 и 31 (фиг. 4). Дифференциальный усилитель работает следующим образом. При отсутствии входного сигнала, т.е. в режиме поко  статический режим транзисторов дифференциального усилител  задаетс  источником тока входного балансного каскада 1. Ток коллектора транзистора 18 равен половине тока источника тока в эмиттерных цеп х транзисторов входного балансного каскада 1, Этот ток поступает на вход 5 третьего повторител  6 тока и определ ет коллекторные и эмиттерные токи второго 3 и третьего 6 повторителей тока, а двухполюсник 22 стабилизирует статический режим работы второго 3 и третьего 6 повторителей тока (исключаетс  отсечка их транзисторов). Так при большом положительном дифференциальном входном напр жении вход 13 второго повторител  3 тока поступает ток только от токостабилизирующего двухполюсника 22, I - ток токостабилизирующего двухполюсника 22. На вход 5 третьего повторител  6тока в этом режиме поступает ток . где I - ток источника тока входно-го балансного каскада 1. Следовательно, ток нагрузки, вход щий через объединенные выходы 7и 8 второго 3 и третьего 6 повторителей тока, равен I 1Аналогично при отрицательном дифференциальном входном напр жении ( ftx &xjF дл  входных токов первого 2 и второго 3 повторителей тока и тока нагрузки справедливы следующие соотношени  н Ъ 2.
  2. 2. Гаким образом, независимо от знака и величины входного напр жени  дифференциального усилител  все транзисторы второго 3 и третьего 6 повторителей тока работают в активном режиме. Величина граничного входного напр жени  (UovnJ может мен тьс  ц пр-еделах от дес тков миливольт до нескольких вольт в зависимости от схемной реализации входного балансного каскада 1, Если , т.е. при отсутствии вспомогательного двухполюсника, то при большом положительном входном напр жении входной ток второго повторител  3 равен нулю и транзисторы 9, П и 1 переход т из активного режима работы в режим отсечки. При другой пол рности и большом уровне входного напр жени  равен нулю входной ток третьего повторител  6 тока и транзисторы 10, 12 и 15 вход т в режим отсечки, В указанных режимах нарушаютс  цепи повышени  выходного сопротивлени  дифференциального усилител  и его выходное сопротивление определ етс  только сопротивлени ми коллекторных переходов выход ных транзисторов 9 и 10, т.е. падает на один-два пор дка по сравнению с предлагаемым дифференциальным усилителем . Таким образом, предлагаемый дифференциальный усилитель в отличие 9 66 от прототипа позвол ет поддерживать во всем диапазоне изменени  входных напр жений выходное сопротивление на высоком уроане и, следовательно, на кра х диапазона получить улучшени е величины выходного сопротивлени  на один-два пор дка. Формула изобретени  Дифференциальн1 й усилитель по авт. св. № , отличающийс  тем, что с целью повышени  ста бильности выходного сопротивлени ,между входами второго и третьего повторителей тока включен токостабилизирующий двухполюсник. Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № 657585, кл, Н 03 F ЗЛ5, Н 03 F 3/3, 29.12.76 (прототип).
    Фаг. г
    Vs
SU803215391A 1980-12-12 1980-12-12 Дифференциальный усилитель SU987796A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU803215391A SU987796A2 (ru) 1980-12-12 1980-12-12 Дифференциальный усилитель

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU803215391A SU987796A2 (ru) 1980-12-12 1980-12-12 Дифференциальный усилитель

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU657585 Addition

Publications (1)

Publication Number Publication Date
SU987796A2 true SU987796A2 (ru) 1983-01-07

Family

ID=20930978

Family Applications (1)

Application Number Title Priority Date Filing Date
SU803215391A SU987796A2 (ru) 1980-12-12 1980-12-12 Дифференциальный усилитель

Country Status (1)

Country Link
SU (1) SU987796A2 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2455757C1 (ru) * 2011-03-11 2012-07-10 Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС") Прецизионный операционный усилитель

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2455757C1 (ru) * 2011-03-11 2012-07-10 Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС") Прецизионный операционный усилитель

Similar Documents

Publication Publication Date Title
US4586000A (en) Transformerless current balanced amplifier
JPS61230411A (ja) 電気回路
KR0136875B1 (ko) 전압-전류 변환기
US4475077A (en) Current control circuit
US4647839A (en) High precision voltage-to-current converter, particularly for low supply voltages
US4442400A (en) Voltage-to-current converting circuit
US4591804A (en) Cascode current-source arrangement having dual current paths
US4760286A (en) Comparator with input offset current elimination
JPH0452645B2 (ru)
US3562673A (en) Pulse width modulation to amplitude modulation conversion circuit which minimizes the effects of aging and temperature drift
KR870006712A (ko) 고주파 차동 증폭기단 및 이를 구비한 증폭기
KR870001504A (ko) 전류미터회로
US4602172A (en) High input impedance circuit
US4490685A (en) Differential amplifier
US3522548A (en) Temperature tracking of emitter coupled differential amplifier stage
SU987796A2 (ru) Дифференциальный усилитель
KR840008216A (ko) 버퍼와 샘플 및 홀드회로
EP0456127A1 (en) Amplifier
JP2896029B2 (ja) 電圧電流変換回路
EP0459070A1 (en) High slew-rate operational amplifier with bias controlled by the input differential signal
KR910013689A (ko) 상호 콘덕턴스 증폭기
US4485318A (en) Interface circuit for an integrated injection logic circuit
KR900002547A (ko) 대수 증폭회로
JPS6252486B2 (ru)
SU1007035A1 (ru) Уравновешенный измерительный мост посто нного тока