SU1383476A1 - Распределитель - Google Patents
Распределитель Download PDFInfo
- Publication number
- SU1383476A1 SU1383476A1 SU864139620A SU4139620A SU1383476A1 SU 1383476 A1 SU1383476 A1 SU 1383476A1 SU 864139620 A SU864139620 A SU 864139620A SU 4139620 A SU4139620 A SU 4139620A SU 1383476 A1 SU1383476 A1 SU 1383476A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- transmission channel
- bus
- input
- resistor
- diode
- Prior art date
Links
Landscapes
- Amplifiers (AREA)
Abstract
Изобретение относитс к области электронной коммутационной техники и может быть использовано в системах автоматики , контрол измерений. Распределитель содержит в каждом канале передачи операционные усилители 1, 2, диоды 3, 4, резистор 5, входную и выходную шины 6 и 7 COOT ветственно, управл ющую шину 8 дл каждого канала передачи, на которую управл ющий сигнал положительной пол рности подаетс непосредственно илн через формирующий диод 9. При этом управл ющий сигнал низкого уровн фиксируетс на уровне потенциала общей шины 10, например, через резистор 11. Распределитель имеет расширенную область применени за счет использовани высокого входного и низкого выходного сопротивлений, отсутстви коммутационных помех и щирокого диапазона коммутируемых сигналов и нагрузок. 1 ил.
Description
Щб
(Л
оо с со
4
о:
Изобретение относитс к электронной коммутационной технике и может быть использовано в системах автоматики, контрол и измерений.
Целью изобретени вл етс расширение области применени устройства за счет использовани высокого входного и низкого выходного сопротивлени , отсутстви коммутационных помех и широкого диапазона коммутируемых сигналов и нагрузок.
Цель достигаетс за счет выполнени каждого канала распределител в виде порогового ключевого элемента на опера- |ционном усилителе с диодом в цепи от- |рицательной обратной св зи и использова- I ни на выходе повторител напр жени I также на операционном усилителе с ин- ;версно-включенным диодом в цепи отри- ;цательной обратной св зи, за счет чего обес- ine4HBaeTCH разв зка выходных шин кана- лов между собой, а также от входных це- :пей и шин управлени при достижении ; высокой помехоустойчивости управлени . : На чертеже приведена принципиальна схема распределител .
Распределитель содержит в каждом канале передачи первый 1. и второй 2 операционные усилители, первый 3 и второй 4 :диоды и резистор 5. Первые выводы ре- |зисторов 5 всех каналов передачи объединены и подключены к входной шине 6 |устройства. Вторые выводы тех же резисторов подключены к инвертирующему входу Первого операционного усилител 1, аноду |первого диода 3 и неинвертирующему вхо- |ду второго операционного усилител 2. I Инвертирующий вход второго операцион- JHoro усилител соединен с катодом второ- 1го диода 4 и с выходной шиной 7 соответствующего канала передачи.
Неинвертирующий вход первого операционного усилител 1 соединен с управл ющей шиной 8 того же канала переда- чи.
Первый и второй диоды включены в цепь отрицательной обратной св зи соответственно первого и второго операционных усилителей .
Управл ющий сигнал положительной пол рности подаетс на управл ющую щину 8 непосредственно или через формирующий диод 9. При этом управл ющий сигнал низкого уровн фиксируетс на уровне потенциала общей шины 10, например, через резистор 11.
В качестве диодов 3 и 4 могут быть использованы базово-эмиттерные переходы транзисторов, коллекторы которых можно соединить с шиной дополнительного источника питани .
Распределитель работает следующим образом .
На входную щину 6 устройства подаетс посто нное напр жение положительной пол рности в широком диапазоне величин.
5
5
0
5
0
5
0
5
0
Первый операционный усилитель 1 совместно с первым диодом 3 образуют пороговый ключевой элемент, который совместно с резистором 5 представл ет собой параллельный нормально замкнутый ключ. Когда на управл ющую шину 8 подан нулевой потенциал, на выходе первого операционного усилител 1 формируетс напр жение , отпирающее первый диод 3, так как на инвертирующий вход операционного усилител подано через резистор 5 положительное напр жение с входной щины 6. В установившемс состо нии на инвертирующем входе первого операционного усилител также как и на его неинвертирующем входе должен сформироватьс нулевой потенциал, который подаетс на инвертирующий вход второго операционного усилител 2.
Второй операционный усилитель 2 включен по схеме повторител напр жени с глубокой отрицательной обратной св зью через второй диод 4. Поэтому на выходной щине 7 канала передачи также при этом будет присутствовать нулевой потенциал. Такое состо ние соответствует выключенному состо нию канала передачи.
Во включенном состо нии на управл ющую щину 8 соответствующего канала передачи подаетс напр жение положительной пол рности. При этом на выходе первого операционного усилител 1 также формируетс положительное напр жение, которое начинает запирать первый диод 3, в результате чего напр жение на втором выводе резистора 5 также возрастает до величины напр жени на управл ющей шине 8 устройства. Если это напр жение выще, чем напр жение на входной щине 6, то диод 3 полностью закрываетс и, поскольку токи во входных цеп х операционных усилителей отсутствуют, на неинвертирующем входе второго операционного усилител 2 устанавливаетс напр жение, равное напр жению на входной шине 6. Такое же напр жение, причем, в широком диапазоне величин сопротивлений нагрузок устанавливаетс и на выходной шине 7 включенного канала передачи.
Таким образом, использование первого операционного усилител 1 с диодом 3 обеспечивает ключевой эффект и изменение напр жени на втором выводе резистора 5 от нул до напр жени на входной шине 6, а использование второго операционного усилител 2 с диодом в цепи обратной св зи обеспечивает передачу этих напр жений на выходные шины 7 и разв зку нагрузки от щ-ин управлени , входной шины и от нагрузки других каналов передачи.
Входное напр жение на входной щине 6 может измен тьс в щироких пределах в зависимости от чувствительности операционного усилител и его предельно допустимых значений.
Низкое значение выходного сопротивлени операционного усилител обеспечивает широкий диапазон значений сопротивлений нагрузок.
При подаче положительных сигналов на управл ющие шины 8 нескольких каналов передачи на выходных шинах 7 тех же каналов одновременно будут присутствовать напр жени , соответствующие напр жению на входной шине 6 устройства.
Claims (1)
- Формула изобретениРаспределитель, содержащий в каждом канале передачи диод и резистор, сое:ди- ненные последовательно, первые выводы резисторов всех каналов подключены к входной шине, отличающийс тем, что, с целью расширени области применени , в каждый канал передачи дополнительно введен второй диод и два операционных усилител , причем второй вывод резистора каждого канала соединен с инвертирующим выходом первого и неинвертирующим входом второго операционных усилителей, неинвертирующий вход первого и инвертирующий вход второго операционных усилителей, подключены соответственно к управл ющей и выходной шинам того же канала передачи, первый и второй диоды включены разнопол рно в цепи отрицательной обратной св зи соот- 5 ветственно первого и второго операционных усилителей того же канала передачи.0
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864139620A SU1383476A1 (ru) | 1986-10-27 | 1986-10-27 | Распределитель |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864139620A SU1383476A1 (ru) | 1986-10-27 | 1986-10-27 | Распределитель |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1383476A1 true SU1383476A1 (ru) | 1988-03-23 |
Family
ID=21264671
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864139620A SU1383476A1 (ru) | 1986-10-27 | 1986-10-27 | Распределитель |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1383476A1 (ru) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5910747A (en) * | 1996-11-12 | 1999-06-08 | Advanced Micro Devices, Inc. | Method for optimization of multi-level interconnect RC delay |
-
1986
- 1986-10-27 SU SU864139620A patent/SU1383476A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1225000, кл. Н 03 К 5/15, 02.10.84. Авторское свидетельство СССР № 1034178, кл. НОЗ К 17/00, 12.04.82. * |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5910747A (en) * | 1996-11-12 | 1999-06-08 | Advanced Micro Devices, Inc. | Method for optimization of multi-level interconnect RC delay |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4885477A (en) | Differential amplifier and current sensing circuit including such an amplifier | |
EP1235348A1 (en) | Hysteresis circuit | |
SU1383476A1 (ru) | Распределитель | |
KR900008046B1 (ko) | 비교기 | |
US4816773A (en) | Non-inverting repeater circuit for use in semiconductor circuit interconnections | |
SU1335964A1 (ru) | Управл емый источник бипол рного эталонного сигнала | |
SU1552350A1 (ru) | Усилитель тока | |
SU1656669A1 (ru) | Усилитель | |
SU972524A1 (ru) | Амплитудный селектор | |
SU1386614A1 (ru) | Регулируемый источник посто нного тока | |
SU1190278A1 (ru) | Преобразователь напр жени в его абсолютное значение | |
SU1059664A1 (ru) | Дифференциальный усилитель | |
SU843244A1 (ru) | Трехканальный мажоритарный элемент | |
SU1327273A1 (ru) | Усилитель | |
SU1160531A1 (ru) | Входное устройство цифрового осциллографа | |
SU1432764A1 (ru) | Аналоговый ключ | |
SU1689926A1 (ru) | Управл емый источник тока | |
SU1582349A1 (ru) | Выключатель сигналов переменного тока | |
SU1026311A1 (ru) | Устройство дл передачи дискретных сигналов | |
SU1042156A1 (ru) | Двухтактный усилитель мощности | |
SU1173576A1 (ru) | Трехканальный мажоритарный усилитель | |
SU1758830A1 (ru) | Усилитель посто нного тока | |
SU714291A1 (ru) | Устройство сравнени | |
SU1598112A1 (ru) | Дифференциальный усилитель | |
SU1309298A1 (ru) | Аналоговый ключ |