SU1662009A1 - Устройство дл контрол 2-кода Фибоначчи - Google Patents
Устройство дл контрол 2-кода Фибоначчи Download PDFInfo
- Publication number
- SU1662009A1 SU1662009A1 SU884454546A SU4454546A SU1662009A1 SU 1662009 A1 SU1662009 A1 SU 1662009A1 SU 884454546 A SU884454546 A SU 884454546A SU 4454546 A SU4454546 A SU 4454546A SU 1662009 A1 SU1662009 A1 SU 1662009A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- group
- inputs
- elements
- input
- outputs
- Prior art date
Links
Landscapes
- Error Detection And Correction (AREA)
Abstract
Изобретение относитс к вычислительной технике и может быть использовано в специализированных ЭВМ дл контрол и исправлени ошибок в системах передачи данных, использующих коды Фибоначчи. Цель изобретени - расширение области применени за счет возможности исправлени одиночных ошибок в 2-коде Фибоначчи с дублированием единиц. Устройство содержит группу триггеров 1, первую группу элементов И 2, вторую группу элементов И 3, третью группу элементов И 4 и четвертую группу элементов И 5, два блока 6.1 и 6.2 свертки по модулю два, дешифратор 7, блок 8 коррекции ошибок, группу элементов ИЛИ 9, элемент ИЛИ 13 с соответствующими св з ми. Обнаруживаютс все одиночные и двойные ошибки и исправл ютс все одиночные ошибки. 1 з.п. ф-лы, 2 ил.
Description
Изобретение относитс к вычислительной технике и может быть использовано дл контрол и исправлени ошибок 2-кода Фибоначчи .
Целью изобретени вл етс расширение области применени за счет возможности исправлени одиночных ошибок в 2-коде Фибоначчи с дублированием единиц.
На фиг.1 представлена схема устройства дл контрол 2-кода Фибоначчи (дл п 7); на фиг.2 - функциональна схема блока коррекции ошибок.
Устройство (фиг.1) содержит группу триггеров 1.1-1.7, первую группу элементов И 2.1-2.5, вторую группу элементов И 3,1- 3.6, третью группу элементов И 4.1-4.4, четвертую группу элементов И 5.1 и 5.2, первый 6.1 и второй 6.2 блоки свертки по модулю два, дешифратор 7, блок 8 коррекции ошибок , группу элементов ИЛИ 9.1-9.6. входы
10.1-10.7 информационных разр дов устройства , входы нечетного 10.8 и четного 10.9 контрольных разр дов устройства, вход 11 сброса устройства, тактовый вход 12 устройства , элемент ИЛИ 13, входы 14.1-14.4 разр дов первого информационного входа блока 8 коррекции ошибок, входы 15.1-15.6 разр дов второго информационного входа блока 8 коррекции ошибок, входы 16.1-16.3 разр дов управл ющих входа блока 8 коррекции ошибок.
Блок 8 коррекции ошибок (фиг.2) содержит первую группу элементов И 17.1-17.6, вторую группу элементов И 18.1-18.10, группу элементов ИЛИ 19 1-19.4.
Любое натуральное число N в п-разр д- ном 2-коде Фибоначчи представл етс в виде
о о ю о
О О
N
Z ai № (0.
I 1
гдеа| Ј{0,1};
0 при П 0; 1 при (1)
902(1 - 1) + рг( - 3) при п 0.
Минимальна форма (М-норма) представлени числа в 2-коде Фибоначчи имеет не менее двух О между единичными разр дами , т.е. дл каждой 1 М-формы можно выделить группу 100, Если сложить исходный и сдвинутый вправо на один разр д коды М-формы (что соответствует умножению на полином 1 + х ), получают следующее преобразование выделенных групп: 100-НЮ. В полученном коде кажда 1 исходного кода М-формы представлена двум 1, поэтому его можно назвать 2- кодом Фибоначчи с дублированием 1 (2 - ФОБ). Код 2 - ФОЕ можно записать в виде полинома, полученного в результате умножени полинома М (х) М-формы на образующий полином 1 + х :
Т(х) 21(ai + ai+i)x j BiX1.
I 0
i o
Ki + 5 ail-1;
i i
Ki + 2, 32i
i 1
Sri.
(2)
а Bi -Вы; i 2,n: ai Bi.
(3)
Каждому виду синдрома соответствует свой тип ошибки, которые сведены в таблицуИсход из таблицы, определ ют корректирующую функцию дл каждого разр да при четном и нечетном i (i 1n-1): I четное:
Ci(Bi+2 §i+i Bi + Bi+2 61+1 Bi) -SiS2 + + (BiBi-iJ3i-2+ B| Bi-i 81-2) -SiS2 + + Bi+i Bi Bi-i -SiS2 +
+ Bi-2 BM bi bi+i Bi+2;(4)
i нечетное:
25
Cj ( Bi + Bi+i bi)jSi 82 + +{bi bi-1 bi-2 Bj-2) -SiS2 + +81+1 bi bi+1 Si 82 + Ьь-2 bi bi+i bi+2, ( 5)
где Bi ai + ai+i.
При единичной ошибке в коде 2 - ФОЕ могут возникнуть следующие ситуации: 010 - пропадание или по вление 1, 111 - по вление 1 и ситуаци 11111 - по вление 1 в среднем разр де, которую можно сразу исправить, преинвестировав средний единичный разр д. Умножение на полином 1 + позвол ет обнаружить и локализовать ошибку до группы из трех разр дов. Чтобы локализовать ошибку в группе, необходимо дополнительно выполнить контроль по четности, выдел два контрольных разр да Ki и Кг. Они несут информацию о четности, выдел два контрольных разр да , соответственно в нечетных и четных разр дах первоначального кодового слова минимальной формы.
-S.
321- 1:
i 1
К2 Ј a2i; .
i 1
При возникновении ошибки один из этих разр дов нарушен, что приведет к ненулевому синдрому. Синдром определ етс по формуле
0
Если одна из корректирующих функций С| имеет единичное значение, что свиде- п тельствует о наличии ошибки, то сложение его с соответствующим значением разр да Bi по модулю два позвол ет исправить эту ошибку. В этом заключаетс суть процедуры исправлени ошибок.
с Триггеры 1.1-1.7 предназначены дл записи исходного кода.
Элементы И 2.1-2.5 предназначены дл получени минимальной формы.
Шесть элементов И группы 3.1-3.6 позвол ет выделить из кодового слова группы типа 010, свидетельствующих о наличии ошибки.
Элементы И 4.1-4.4 группы предназначены дл выделени трехразр дной кодовой ц группы 111, а элементы 5.1 и 5.2 позвол ют выделить п тиразр дную группу 11111.
Блоки 6.1 и 6.2 свертки по модулю два позвол ют определить значение синдрома Si 82 согласно (2).
Блок 8 коррекции ошибок и группа элементов ИЛИ 9.1-9.6 предназначены дл получени контрольных значений каждого информационного разр да согласно формулам (4) и (5).
Элемент ИЛИ-13 предназначен дл вы0
5
делени ненулевого значени одного из контрольных разр дов. Единичный сигнал на его выходе означает наличие ошибки в контролируемом коде.
На входы 10,8 и 10.9 подаютс значени контрольных разр дов Ki и «2.
Вход 11 сброса необходим дл установки в нулевое состо ние триггеров 1.1-1.7.
Устройство (фиг.1) работает следующим образом.
Пусть на информационный вход устройства поступает комбинаци 1100110 (соответствующа коду 1001000 М-формы) с ошибкой в четвертом разр де. На входы 10.8 и 10.9 поступают единичные контрольные разр ды Ki и Ка. Тогда на выходах элементов И 2.1-2,5 получают комбинацию 10000 (два младших охранных нулевых разр да М-формы не формируютс ).
Значение синдрома на выходах блоков 6.1 и 6.2 свертки будет 01. Выходы всех элементов И 4.1-4.4, 5.1-5.2, 3.1-3.6, кроме 3.3, будут нулевые. На выходе дешифратора 7 присутствует код 010. На выходы 15.3 и 16.2 блока 8 коррекции ошибок поступают единичные сигналы. Сигнал 1 будет на выходе элементов ИЛИ 19.1, И 18.3, на третьем выходе блока 8 коррекции ошибок и на выходе элемента ИЛИ 9.3. Этот единичный сигнал, поступа на счетный вход триггера 1.4, устанавливает его в единичное состо ние, тем самым исправл ошибку.
При поступлении на информационный вход устройства кодовой комбинации 11 Г 100, соответствующей коду 1001000 М-формы, с ошибкой в п том разр де, на выходах элементов И 2.1-2.5 устанавливаетс комбинаци 11110.
Выходы элементов И 4.1-4.4 группы будут единичные, кроме первого. Сигнал 1 устанавливаетс на выходе элемента И 5.2 группы и на выходе элемента ИЛИ 9.4 группы . Этот единичный сигнал с выхода элемента ИЛИ 9.4 группы, поступа на счетный вход триггера 1,5, устанавливает его в правильное нулевое состо ние.
Пусть на информационный вход устройства поступает кодова комбинаци 1101110 с ошибкой во втором разр де(соот- ветствующа правильному коду М-формы будет 1001000), поэтому контрольные разр ды Ki и Ка, поступающие на входы ТО.8 и 10.9 вл ютс единичными. На выходах элементов И 2.1-2.5 присутствует комбинаци 10011. При этом значение синдрома на выходах блоков 6.1 и 6.2 свертки по модулю два будет 10. Все выходы элементов И-3.1-3.6, 4.1-4.4, 5.1, 5.2, кроме 4.1, нулевые. На выходе дешифратора 7 имеетс код 100. На входы 14.1 и 16.3 блока 8 коррекции ошибок поступают единичные сигналы. Сигнал 1. устанавливаетс на выходах элементов ИЛИ 19.1 и И 18.2 (на восьмом выходе блока 8 коррекции ошибок) и на выходе элемента ИЛИ 9.1. Этот единичный сигнал поступает на счетный вход триггера 1.2 и устанавливает его в нулевое
5 состо ние.
Возникновение ошибки в одном из контрольных разр дов не сказываетс на изменении информационных разр дов, поскольку все входы, кроме 16.1. 16.2 или
0 16.3, и все выходы блока 8 коррекции ошибок и элементов И 5.1 и 5.2 группы будут нулевыми. А следовательно, выходы элементов ИЛИ 9.1-9.6 тоже устанавливаютс нулевыми, что не мен ет состо ни тригге5 ров 1.2-1.7.
Таким образом, устройство позвол ет исправл ть все одиночные ошибки в 2-коде Фибоначчи при сохранении возможности коррекции одиночных ошибок дл Р 2
0 (при этом четверта группа элементов И вырабатывает сигналы обнаружени многократных неисправимых ошибок и в коррекции не участвует).
Claims (2)
1. Устройство дл контрол 2-кода Фибоначчи , содержащее группу триггеров, с первой по третью группы элементов И, первый и второй блоки свертки по модулю два,
0 группу элементов ИЛИ и элемент ИЛИ, причем пр мые выходы триггеров группы вл ютс выходами соответствующих разр дов информационного выхода устройства , контрольный выход которого соединен
5 с выходом элемента ИЛИ, пр мой выход (i+2)-ro (i 1-n-2, n - разр дность кода) триггера группы соединен с первым входом 1-го элемента И первой группы, вход сброса устройства соединен с входами установки в
0 О триггеров регистра, отличающее- с тем, что, с целью расширени области применени за счет возможности исправлени одиночных ошибок в 2-коде Фибоначчи с дублированием единиц, оно
5 содержит четвертую группу элементов И, дешифратор и блок коррекции ошибок, причем пр мой выход (i-H)-ro триггера группы соединен с вторым входом i-ro элемента И первой группы,входы информаци0 онных разр дов устройства соединены с входами установки в 1 соответствующих триггеров группы, входы разрешени записи которых соединены с тактовым входом устройства, с первого по третий входы
5 К-го (К 1-п-1) элемента И второй группы соединены соответственно с инверсным выходом К-го, с пр мым выходом (К+1)-го и с инверсным выходом (Кь2)-го триггеров группы, первый и второй входы М-го (М 1-п-3)элемента И третьей группы соедийены соответственно с выходами М-ro и (М+1}-го элементов И первой группы, первый и второй входы 1-го (I 1 -п-5) элемента И четвертой группы соединены соответственно с выходами 1-го, (1+2)-го элементов И третьей группы, выходы нечетных и четных элементов И первой группы соединены соответственно с младшими входами первого и второго блоков свертки по модулю два, старшие входы которых соединены соответственно с входами нечетного и четного контрольных разр дов устройства, выходы первого и второго блоков свертки по модулю два соединены соответственно с входами дешифратора, выходы которого соединены с входами соответствующих разр дов управл ющего входа блока коррекции ошибок, входы разр дов первого и второго информационных входов которого соединены соответственно с выходами элементов И третьей и второй групп, К-й выход блока коррекции ошибок соединен с первым входом К-го элемента ИЛИ группы, второй вход i-ro элемента ИЛИ группы соединен с (п-1+21)-м выходом блока коррекции ошибок, (Зп-б)-й выход которого соединен с вторым входом (п-1)-го элемента ИЛИ группы, третий вход 1-го, кроме первого , элемента ИЛИ группы, соединен с (п+2) ()-2)-м выходом блока коррекции ошибок, выход 1-го элемента И четвертой группы соединен с четвертым входом (1+2)-го элемента ИЛИ группы, пр мой выход первого триггера группы и выходы элементов ИЛИ группы соединены соответственно со счетными входами триггеров группы, выходы
элементов ИЛИ соединены с соответствующими входами элемента ИЛИ.
2. Устройство по п. 1, о.т личающее- с тем, что блок коррекции ошибок содержит первую и вторую группы элементов И и группу элементов ИЛИ, причем входы разр дов первого информационного блока коррекции ошибок соединены с первыми входами соответствующих элементов
ИЛИ группы, входы разр дов второго информационного входа блока коррекции ошибок соединены с первыми входами соответствующих элементов И первой группы , выходы которых и выходы элементов И
второй группы соединены соответственно с выходами блока коррекции ошибок, вход первого разр да управл ющего входа которого соединен с вторыми входами элементов И первой группы, вход второго
разр да управл ющего входа блока коррекции ошибок соединен с первыми входами (2j-1)-ro и 2j-ro элементов И второй группы (j-четное), вход третьего разр да управл ющего входаi блока коррекции
ошибок соединен с первыми входами (2Р- 1)-го и 2Р-го (Р-нечетное) элементов И второй группы, выход М-го элемента ИЛИ группы соединен с вторыми входами 2М-го и (2М + 1)-го элементов И второй группы,
первые входы первого и (п-1)-го элементов И первой группы соединены соответственно с вторыми входами первого и (2п-4)-го элементов И второй группы, второй вход М-го элемента ИЛИ группы соединен с первым входом (М41)-го элемента И первой группы.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884454546A SU1662009A1 (ru) | 1988-07-05 | 1988-07-05 | Устройство дл контрол 2-кода Фибоначчи |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884454546A SU1662009A1 (ru) | 1988-07-05 | 1988-07-05 | Устройство дл контрол 2-кода Фибоначчи |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1662009A1 true SU1662009A1 (ru) | 1991-07-07 |
Family
ID=21387254
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU884454546A SU1662009A1 (ru) | 1988-07-05 | 1988-07-05 | Устройство дл контрол 2-кода Фибоначчи |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1662009A1 (ru) |
-
1988
- 1988-07-05 SU SU884454546A patent/SU1662009A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1361554, кл. Н 03 М 13/00, 1985. Авторское свидетельство СССР Ns 1578811, кл. Н 03 М 13/00, 25.09.87 (прототип) * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5856987A (en) | Encoder and decoder for an SEC-DED-S4ED rotational code | |
RU2403615C2 (ru) | Устройство хранения и передачи информации с обнаружением двойных ошибок | |
USRE28923E (en) | Error correction for two bytes in each code word in a multi-code word system | |
SU1662009A1 (ru) | Устройство дл контрол 2-кода Фибоначчи | |
RU2450332C1 (ru) | Устройство хранения информации с обнаружением одиночных и двойных ошибок | |
RU106771U1 (ru) | Устройство хранения и передачи данных с исправлением ошибок в байте информации и обнаружением ошибок в байтах информации | |
RU76479U1 (ru) | Устройство памяти с обнаружением двойных ошибок | |
RU2422923C1 (ru) | Устройство хранения и передачи информации повышенной достоверности функционирования | |
RU175054U1 (ru) | Устройство хранения и передачи данных с обнаружением одиночных и двойных ошибок | |
SU1580568A1 (ru) | Устройство дл обнаружени и исправлени ошибок в кодовой последовательности | |
SU1478340A1 (ru) | Устройство дл контрол р-кодов Фибоначчи | |
SU1478217A1 (ru) | Устройство дл контрол 3-кода Фибоначчи | |
SU1103239A1 (ru) | Устройство дл контрол параллельного кода на четность | |
RU169207U1 (ru) | Устройство хранения и передачи данных с обнаружением ошибок | |
SU1302327A1 (ru) | Запоминающее устройство с исправлением модульных ошибок | |
SU618798A1 (ru) | Устройство дл контрол накопителей блоков посто нной пам ти | |
SU1585835A1 (ru) | Запоминающее устройство с исправлением ошибок | |
SU785868A2 (ru) | Устройство дл коррекции контрольного разр да счетчика | |
SU1290425A1 (ru) | Устройство дл коррекции групповых ошибок @ источников информации | |
SU1381718A1 (ru) | Устройство дл контрол цифровых данных | |
SU1531175A1 (ru) | Запоминающее устройство | |
SU645208A1 (ru) | Запоминающее устройство с самоконтролем | |
SU1068942A1 (ru) | Устройство дл контрол двоичной информации в кодах Бергера | |
SU1718386A1 (ru) | Декодирующее устройство линейного циклического кода | |
RU147518U1 (ru) | Устройство хранения и передачи данных с обнаружением и исправлением ошибок в байтах информации |