SU1644391A1 - Устройство дл коррекции структурных кодов - Google Patents

Устройство дл коррекции структурных кодов Download PDF

Info

Publication number
SU1644391A1
SU1644391A1 SU884482860A SU4482860A SU1644391A1 SU 1644391 A1 SU1644391 A1 SU 1644391A1 SU 884482860 A SU884482860 A SU 884482860A SU 4482860 A SU4482860 A SU 4482860A SU 1644391 A1 SU1644391 A1 SU 1644391A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
code
outputs
register
decision block
Prior art date
Application number
SU884482860A
Other languages
English (en)
Inventor
Александр Васильевич Ткаченко
Сергей Анатольевич Красиков
Игорь Анатольевич Минаев
Дмитрий Дмитриевич Любицкий
Original Assignee
Краснодарское высшее военное командно-инженерное училище ракетных войск
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Краснодарское высшее военное командно-инженерное училище ракетных войск filed Critical Краснодарское высшее военное командно-инженерное училище ракетных войск
Priority to SU884482860A priority Critical patent/SU1644391A1/ru
Application granted granted Critical
Publication of SU1644391A1 publication Critical patent/SU1644391A1/ru

Links

Landscapes

  • Logic Circuits (AREA)

Abstract

Изобретение относитс  к вычислительной технике и технике св зи„ Его использование в аппаратуре обработки принимаемых дискретных сооб щений позвол ет расширить функциональные возможности за счет обеспечени  коррекции кодовой посылки по моменту приема и амплитуде,, Устройство содержит счетчики 1 импульсов и решающий блок 2. Благодар  выполнению блока 2 на мажоритарных элементах 5, регистре 3 сдвига и узле 4 контрол  структурного кода (например , Р-код Фибоначчи, t-код) в устройстве обеспечиваетс  возможность определени  оптимальных фазы и порогового уровн  приема. 1 ил.

Description

Изобретение относится к вычисли- | тельной технике и технике связи и может быть использовано· в аппаратуре обработки принимаемых дискретных со- $ общений.
Цель изобретения - расширение функциональных возможностей путем обеспечения коррекции кодовой посылки по моменту приема и амплитуде.
На чертеже приведена функциональная схема устройства.
Устройство содержит счетчики 1 импульсов и решающий блок 2, выполненный на регистре 3 сдвига, узле 4 контроля структурного кода и мажоритарных элементах 5. На чертеже обозначены информационные входы 6, первый - третий управляющий входы 7-9, первый и второй тактовые входы 10 и 11, информационный выход 12 и контрольные выходы 13.
Узел 4 служит для определения числа ошибок в принятом кодовом слове, закодированном с помощью структур- 25 ного кода, например P-кода Фибоначчи, t-кода и т.п., и имеет соответствующее этому коду выполнение.
Каждое принимаемое кодовое слово содержит η посыпок, оптимальные фаза и порог приема которой не определены, Каждая посыпка при приеме из~ меряется К раз. Поэтому число счетчиков 1 равно К«п, а число мажоритарных элементов 5 и разрядов в регистре 3 сдвига равно п. Число щ выходов узла 4 соответствует числу разрядов выходного кода максимального коли- у чества ошибок, приходящихся на одно принимаемое кодовое слово. 40
Устройство работает следующим образом.
При приеме кодовой комбинации с выходов аналого-цифрового преобразователя на входы 6 поступают измерения элементарных посыпок, которые по соответствующим сигналам разрешения (на чертеже не показано) заносятся в соответствующие счетчики 1. Запись производится для максимально возможного отклонения фазы кодовой комбинации влево (т.е. с опережением). Затем производится сдвиг вправо содер·* жимого счетчиков 1 посредством сигналов с входа 7, при этом каждый последующий счетчик 1 устанавливается в 5 состояние предыдущего. Сдвиг осуществляется до достижения минимального количества ошибок в коде, которое определяется в узле 4 блока 2 и снимается с выходов 13 в двоичном коде. При сдвиге производится синхронизация регистра 3, т.е. каждый раз его содержимое обновляется в соответствии с состоянием на входах элементов 5, при этом на входе 8 нулевой потенциал.
После минимизации количества ошибок при фазовом сдвиге на вход 8 подается единичный потенциал и производится режим коррекции по амплитуде. Для этого в счетчики 1 заносится на15 чальный пороговый уровень (т.е.
из всех счетчиков 1 вычитается одно и то же число, соответствующее порогу по амплитуде). Затем происходит увеличение или уменьшение содержимого всех счетчиков 1 до тех пор, пока узел 4 контроля не выдает информацию о минимальном количестве ошибок, которая снимается с выходов 13. Пороговый выход счетчика 1 находится в единичном состоянии,.если в счетчике 1 записана комбинация, соответствующая уровню:, принятому выше порога (исходного), в противном случае пороговый выход - в нулевом состоянии. После коррекции ошибки, т.е. после достижения минимального количества ошибок, о чем свидетельствует информация с выходов 1.3, содержимое регистра 3, которое все время обновлялось, считывается через выходы 12. Устройство может применяться для любого структурно-избыточного кода при использовании соответствующего устройства.4 контроля. ι

Claims (2)

  1. Формула изобретения
    Устройство, для коррекции структурных кодов, содержащее первый (К*п)-й счетчики импульсов (п - число символов в кодовой посыпке, К - число периодов дискретизации одного символа), выходы переполнения которых соединены с соответствующими информационными входами решающего блока, первый выход которого является информационным выходом устройства, синхровходы всех счетчиков импульсов объединены, отличающееся тем, что, с целью расширения функциональных возможностей путем обеспечения коррекции кодовой посылки по моменту приема к амплитуде, в устройстве решающий блок выполнен на регистре, узле контроля структурного кода и первом η-м мажоритарных элементах, первый К-й входы которых являются соответственно первым (К'п)-м информационными входами решающего блока, выходы первого п-го турного кода, выходы которого являются контрольными выходами устройства, суммирующие и вычитающие входы счетчиков импульсов соответственно объединены и являются первым и вторым так· мажоритарных элементов подключены к : входам соответствующих разрядов регистра, вход разрешения записи и синхровход которого являются соответственно первым и вторым управляющими входами устройства, последовательный цыход регистра соединен с первым выходом решающего блока, параллельные выходы регистра подключены к соответ- ,5 ствующим входам узла контроля струк товыми входами устройства, установочные входы первого счетчика импульсов являются первыми информационными входами устройства, установочные входы i-ro счетчика импульсов (i
  2. » 2, К«п) объединены с выходами разрядов (ί-1Ιγο счетчика импульсов и являются i-ми информационными входами устройства, синхровходы счетчиков импульсов являются синхровходом устройства.
SU884482860A 1988-09-13 1988-09-13 Устройство дл коррекции структурных кодов SU1644391A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884482860A SU1644391A1 (ru) 1988-09-13 1988-09-13 Устройство дл коррекции структурных кодов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884482860A SU1644391A1 (ru) 1988-09-13 1988-09-13 Устройство дл коррекции структурных кодов

Publications (1)

Publication Number Publication Date
SU1644391A1 true SU1644391A1 (ru) 1991-04-23

Family

ID=21399328

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884482860A SU1644391A1 (ru) 1988-09-13 1988-09-13 Устройство дл коррекции структурных кодов

Country Status (1)

Country Link
SU (1) SU1644391A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1283990, кл. Н 04 L 1/12, 1985. Авторское свидетельство СССР Р 1149261, кл. G 06 F 11/00, 1983. *

Similar Documents

Publication Publication Date Title
US3701894A (en) Apparatus for deriving synchronizing pulses from pulses in a single channel pcm communications system
SU1644391A1 (ru) Устройство дл коррекции структурных кодов
EP1295399B1 (en) Method and apparatus of producing a digital depiction of a signal
EP0530030A2 (en) Circuit for detecting synchronizing signal in frame synchronization data transmission
RU2024193C1 (ru) Аналого-цифровой преобразователь с коррекцией случайной погрешности
SU1543570A1 (ru) Устройство дл аналого-цифрового преобразовани телевизионного сигнала
RU2204884C1 (ru) Аналого-цифровой преобразователь
SU1187106A1 (ru) Устройство дл автоматического измерени реальной чувствительности радиоприемников
RU2020749C1 (ru) Аналого-цифровой преобразователь поразрядного сравнения
SU1541781A1 (ru) Дельта-кодер
RU2205500C1 (ru) Аналого-цифровой преобразователь
SU959120A1 (ru) Преобразователь угол-код
SU1480127A1 (ru) Устройство аналого-цифрового преобразовани
RU1823147C (ru) Детектор фазоманипулированных сигналов
SU656230A1 (ru) Устройство дл приема самосинхронизирующихс импульсных последовательностей
SU993245A1 (ru) Преобразователь последовательного двоичного кода в число-импульсный код
SU1582356A1 (ru) Устройство дл исправлени ошибок в избыточном коде
SU1325718A1 (ru) Устройство дл передачи двоичного кода
SU999018A1 (ru) Устройство программного управлени с самоконтролем
SU834735A1 (ru) Телеизмерительна система
SU1023334A2 (ru) Устройство дл контрол параллельного двоичного кода на четность
SU1035820A1 (ru) Цифровое устройство слежени за задержкой
SU1647520A1 (ru) Устройство дл автоматизированного контрол параметров
SU684503A1 (ru) Измеритель временных интервалов между импульсными сигналами
SU1117848A1 (ru) Дешифратор двоичного циклического кода