SU1325718A1 - Устройство дл передачи двоичного кода - Google Patents

Устройство дл передачи двоичного кода Download PDF

Info

Publication number
SU1325718A1
SU1325718A1 SU864022443A SU4022443A SU1325718A1 SU 1325718 A1 SU1325718 A1 SU 1325718A1 SU 864022443 A SU864022443 A SU 864022443A SU 4022443 A SU4022443 A SU 4022443A SU 1325718 A1 SU1325718 A1 SU 1325718A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
adder
output
inputs
block
Prior art date
Application number
SU864022443A
Other languages
English (en)
Inventor
Леонид Митрофанович Трубицын
Николай Иванович Цупрев
Анатолий Григорьевич Саперов
Original Assignee
Минский радиотехнический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Минский радиотехнический институт filed Critical Минский радиотехнический институт
Priority to SU864022443A priority Critical patent/SU1325718A1/ru
Application granted granted Critical
Publication of SU1325718A1 publication Critical patent/SU1325718A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)
  • Dc Digital Transmission (AREA)

Abstract

Изобретение относитс  к технике передачи данных и может быть использовано дл  передачи двоичного кода по каналам св зи. Изобретение позвол ет повысить помехоустойчивость при передаче информации за счет введени  цифроаналогового и аналого- цифрового преобразователей, сумматора , блока пам ти, блока счетчиков, порогового элемента и новых св зей. Работа соединенных соответствующим образом регистра сдвига, блока гене- .раторов опорных сигналов перемножителей и многовходового сумматора приемной части заключаетс  в формировании в каждом периоде Т кода, вычитание которого из прин того кода позвол ет одновременно определ ть разр ды кода, в то врем  как в аналогич ном устройстве с помощью перечисленных блоков производитс  перемножение прин того кода на опорный сигнал с последующим усреднением полученного произведени  и определение значени  одного разр да кода. Блок пам ти, блок счетчиков и пороговый элемент, соединенные соответствующим образом, производ т многократное определение каждого разр да кода. Совокупность перечисленных отличительных призна ков позвол ет увеличить скорость передачи и уменьшить веро тность ошибочного приема кода. 3 ил. С 8 (Л с

Description

1J3
Изобретение относитс  к технике передачи данных и может быть использовано дл  передачи цифровой информации в информационных системах.
Цель изобретени  - повышение помехоустойчивости передачи информации за счет многократного определени  каждого разр да принимаемого кода.
На фиг. 1 приведена функциональ- на  схема передающей стороны устройства i на фиг, 2 - функциональна  схема приемной стороны устройства, на фиг. 3 - функциональна  схема перемножител .
Передающа  сторона 1 (фиг, 1) содержит регистр 2 сдвига, состо щий из триггеров 3, блок 4 перемножителей , состо щий из перемножителей 5, блок 6 генераторов опорньзх сигналов, состо щий из генераторов 7 опорных сигналов, сумматор 8, цифроаналоговый преобразователь 9, фильтр 10, канал 11 св зи.
Приемна  сторона 12 (фиг. 2) со- держит регистр 13 сдвига, состо щий из триггеров 14, блок 15 перемножителей , состо щий из перемножителей 16, блок 17 генераторов опорных сигналов , состо щий из генераторов 18 опор ных сигналов, первый сумматор 19, аналого-цифровой преобразователь 20, второй сумматор 21, блок 22 пам ти, блок 23 счетчиков, содержащих счетчики 24, пороговый элемент 25„ Перемножитель 5(16). (фиг. 3) содержит элементы И 26.
Устройство работает следующим образом .
Передаваемый двоичный код (ПДК) подаетс  последовательно в регистр 2 и сдвигаетс  в нем с интервалом времени
Т - (1)
t
Q
где 7 - длительность импульса
Q число интервалов, на которое
делитс 
Значение коэффициентов базисной 1ФУНКЦИИ Y(t) дл  интервалов времени t,, t,+T, t,+2T,...,t,4Q.T (,2...) 50 вычисл ютс  предварительно по формуле
i Ар . У t-Cm-D Tl-exp
m S 4
1)2j,(2)
где m пор дковый номер импульса y(t):
2
V dCt) cos Ч(t);
xp();
5 U) (t)dt:
Ыоехр(-Виа);
W,
2f f.;
В - 4«1п
f Z t в - --- - --- с 1,
с - число раз, в которое измен етс  d(t) и U) (t);
fjj - средн   частота спектра y(t), и подаютс  в виде параллельных N-раз- р дных кодов на соответствующие пере- множители 5 блока 4 перемножитёлей. Значени  базисной функции вычисл ютс , начина  с момента времени, соответствующего максимальному значению производной функции y(t) и равного , причем функци  синуса дл  y(t) в этой точке равна нулю. В результате этого в блоке 4 происходит поразр дное перемножение ПДК на соответствующие значени  коэффициентов в базисной функции. Многовходовой сумматор 8 в течение каждого Т выдает в канал через цифроаналоговый преобразователь 9 сигнал
Q U,.,,, Y(k.T), (3)
где Х- - значение i-ro разр да ПДК.
На входе приемной стороны 12 с приходом сигнала и„ аналого-цифровой преобразователь 20 преобразует его в цифровую форму и подает на второй сумматор 21, который производит вычитание из сигнала U значени  моделируемого сигнала U,F .
H.V - M,, (4)
5
0
5
Так как речь идет о двоичном коде, то в каждом Т могут существовать .2 различных значений Up,f. Перед началом работы эти значени  вычисл ютс  и занос тс  в блок 22 пам ти. При поступлении в очередном Т на вход блока 22 одного из кодов Up на информационном, выходе этого блока после считывани  . из него по вл етс  двоичный парал- лельный код, число разр дов которого равно L и 1, в любом разр де которого означает наличие 1 в соответствующем разр де ПДК.
г .
Б каждом тактовом интервале Т с
выхода блока 22 единицы соответствующих разр дов добавл ютс  (или не до- .
313
бавл ютс  в случае нулей) к содержимому соответствующих счетчиков 24. Перед началом следующего.такта содержимое каждого j-ro счетчика (где j 1,2,..,,L) переписываетс  в (j+1)-ft счетчик, после этого первый счетчик обнул етс .
Таким образом, после L тактов Т в крайнем левом L-M счетчике находитс  число единиц, равное числу случаев, когда данный разр д определен как единичный. Если это число единиц больше L/2, то пороговый элемент 25 формирует на выходе единицу, если меньше либо равно L/2 - нуль.
С выхода элемента 25 значение сформированного разр да заноситс  в регистр 13 сдвига, после чего блок 15 перемножителей производит операцию X Y (i T) и подачу данного значени  на многовходовой сумматор 19.
Работа блоков 13, 15, 17 и 19 полностью аналогична работе блоков 2, 4, 6 и 8. Код с выхода сумматора 19 подаетс  на первый вход сумматора 21, который в каждом Т производит вычитание этого кода из кода с выхода аналого-цифрового преобразовател  20.
Применение предлагаемого устройства дл  передачи двоичного кода в аппаратуре передачи данных позвол ет повысить достоверность передачи информации за счет определени  в каждом временном интервале нескольких разр дов кода, увеличить отнощение сигнал/шум-в месте приема.

Claims (1)

  1. Формула изобретени 
    Устройство дл  передачи двоичного кода, содержащее на передающей стороне регистр сдвига, вход которого  вл етс  первым входом усфройства, вы
    Q д
    :
    0
    5
    0
    5
    0
    18
    ходы регистра сдвига соединены с соот ветствующими первыми входами блока .перемножителей, вторые входы которого подключены к соответствующим выходам блока генераторов опорных сиг налов, выходы блока перемножителей соединены с соответствующими входами сумматора, фильтр, выход которого подключен к каналу св зи, на приемной стороне устройство содержит регистр сдвига, выходы которого соединены с соответствующими первыми вхо- ,дами блока перемножителей, вторые входы которого подключены к соответствующим выходам блока генераторов опорных сигналов, выходы блока перемножителей соединены с соответствующими входами первого сумматора, отличающеес  тем, что, с целью повыщени  помехоустойчивости пе редачи информации, в него на передающей стороне введен цифроаналоговый преобразователь, вход и выход которого соединены соответственно с выходом сумматора и входом фильтра, на приемной стороне введены аналого-цифровой преобразователь, второй сумматор, блок пам ти, блок счетчиков и пороговый элемент, выход первого сумматора соединен с первым входом второго сумматора , второй вход которого подключен к выходу аналого-цифрового преобразовател , выход второго сумматора через блок пам ти соединен с соответствующими первыми входами блока счетчиков, выход которого через поро-. говый элемент соединен с входом регистра сдвига, вход аналого-цифрового преобразовател  подключен к каналу св зи, объединенные вторые входы блока счетчиков  вл ютс  управл ющим вхо- дом устройства, выход порогового элемента  вл етс  выходом устройства. ;
    BKdd(nf)t()
    X 1
    - 26
    III
    I Из канала
    N
    Фиг.З
    Составитель В.Бородин Редактор И.Шулла Техред Л.Сердюкова
    Заказ 3127/57 Тираж 901Подписное
    ВНИИПИ Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5
    Производственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна , А
    Корректор Н.Король
SU864022443A 1986-02-17 1986-02-17 Устройство дл передачи двоичного кода SU1325718A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864022443A SU1325718A1 (ru) 1986-02-17 1986-02-17 Устройство дл передачи двоичного кода

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864022443A SU1325718A1 (ru) 1986-02-17 1986-02-17 Устройство дл передачи двоичного кода

Publications (1)

Publication Number Publication Date
SU1325718A1 true SU1325718A1 (ru) 1987-07-23

Family

ID=21221700

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864022443A SU1325718A1 (ru) 1986-02-17 1986-02-17 Устройство дл передачи двоичного кода

Country Status (1)

Country Link
SU (1) SU1325718A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0836283A1 (en) 1996-04-18 1998-04-15 Jury Petrovich Milto Binary code compression and decompression and parallel compression and decompression processor

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Фесенко Б.В., Чермавин А.Д. Модель в стандарте КАМАК с цифровым способом формировани сигнала. - Автометри , 1980, № 4, с. 24-28. Тамм Ю.А., Фрицлер П.Г. Метод борьбы с импульсными помехами и кратковременными перерывами при передаче данных. - Электросв зь, 1984, № 10, с. 52-55. *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0836283A1 (en) 1996-04-18 1998-04-15 Jury Petrovich Milto Binary code compression and decompression and parallel compression and decompression processor
EP0836283A4 (en) * 1996-04-18 2001-02-28 Milto Jury Petrovich BINARY CODE COMPRESSION AND DECOMPRESSION METHOD AND PARALLEL COMPRESSION AND DECOMPRESSION PROCESSOR

Similar Documents

Publication Publication Date Title
US4584720A (en) Optical communication system using pulse position modulation
US4558454A (en) Digital partial response filter
US3588364A (en) Adaptive encoder and decoder
KR100379140B1 (ko) 변복조방식및변복조장치
SU1325718A1 (ru) Устройство дл передачи двоичного кода
CA1092242A (en) Method and apparatus for digital data transmission in television receiver remote control systems
US4020449A (en) Signal transmitting and receiving device
US4799218A (en) Network system
RU2752003C1 (ru) Устройство для приема сигналов относительной фазовой телеграфии с повышенной помехоустойчивостью
RU2747777C1 (ru) Способ приема сигналов относительной фазовой телеграфии в устройствах приема сигналов с фазовой манипуляцией
SU204422A1 (ru)
SU1211785A1 (ru) Многоканальное устройство дл приема сигналов
SU1280420A1 (ru) Многоканальна цифрова телеметрическа система
SU1043717A1 (ru) Устройство дл передачи телеметрической информации
SU944146A1 (ru) Система передачи и приема дискретной информации
SU868812A2 (ru) Телеизмерительна система
SU1672498A2 (ru) Многоканальна цифрова телеметрическа система
SU1644201A1 (ru) Система передачи и приема цифровой информации
SU813810A1 (ru) Устройство дл передачи дискретныхСигНАлОВ
SU853819A1 (ru) Устройство дл приема многопозиционныхСлОжНыХ СигНАлОВ
SU383042A1 (ru) Формирователь кодовых комбинаций
SU1184101A1 (ru) Устройство для передачи и приема информации
SU1298930A1 (ru) Устройство дл контрол дискретного канала
SU1249558A1 (ru) Система дл передачи и приема информации
SU783975A1 (ru) Устройство декодировани импульсной последовательности