SU813810A1 - Устройство дл передачи дискретныхСигНАлОВ - Google Patents
Устройство дл передачи дискретныхСигНАлОВ Download PDFInfo
- Publication number
- SU813810A1 SU813810A1 SU792776868A SU2776868A SU813810A1 SU 813810 A1 SU813810 A1 SU 813810A1 SU 792776868 A SU792776868 A SU 792776868A SU 2776868 A SU2776868 A SU 2776868A SU 813810 A1 SU813810 A1 SU 813810A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- generator
- transmitting device
- input
- signal transmitting
- Prior art date
Links
Description
(54) УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ ДИСКРЕТНЫХ СИГНАЛОВ
Изобретение относитс к технике передачи дискретной информации и может использоватьс в аппаратуре передачи данных, работающей по проводным каналам св зи. Известно устройство дл передачи сигналов , содержащее последовательно соединенные накопитель, переключающий блок и регистр сдвига, к тактовому входу которого подключен выход генератора пачек импульсов , тактовый вход которого соединен с выходом генератора импульсов, а также блок управлени , выход которого подключен к управл ющему входу переключающего блока 1. Однако данное устройство имеет низкую достоверность передачи. Цель изобретени - повыщение достоверности передачи. . Дл достижени этой цели в устройство дл передачи дискретных сигналов, содержащее последовательно соединенные накопитель , переключающий блок и регистр сдвига , к тактовому входу которого подключен выход генератора пачек импульсов, тактовый вход которого соединен с выходом генератора импульсов, а также блок управлени , выход которого подключен к управл ющему входу переключающего блока, введены суммирующий усилитель и два блока преобразовани сигналов, выходы которых подключены ко входам суммирующего уси.лител , при этом выходы регистра сдвига соединены с информационными входами блоков преобразовани сигналов, а выход блока управлени подключен к соответствующим входам регистра сдвига и генератора пачек импульсов, выход КОТОРОГО соединен с тактовыми входами блоков преобразовани сигналов, к управл ющим входам которых подключен соответствующий выход блока управлени . На чертеже представлена структурна электрическа схема предложенного устройства . Устройство дл передачи дискретных сигналов содержит накопитель 1, переключающий блок 2, регистр 3 сдвига, блок 4 управлени , генератор 5 пачек импульсов, генератор 6 импульсов, суммирующий усилитель 7, два блока 8, 9 преобразовани сигналов . Устройство работает следующим образом .
В исходном состо нии с выхода блока 4 управлени на управл ющий вход переключающего блока 2, вход «Запись регистра 3 сдвига и пусковой вход генератора 5 пачек импульсов поступает сигнал нулевого логического уровн и устройство находитс «в покое.
При по влении необходимости передать информацию с выхода блока 4 управлени на управл ющий вход переключающего блока 2j вход «Запись .регистра 3 сдвига и пускового генератора 5 пачек импульсов поступает импульс единичного логического уровн . Под воздействием этого импульса из накопител 1 через открытый переключающий блок 2 в регистр 3 сдвига записываетс подлежаща передаче информаци . Одновременно запускаетс и генератор 5 пачек импульсов, который начинает вырабатывать тактовые импульсы, поступающие на тактовый вход регистра 3 сдвига. По первому импульсу с генератора 5 пачек импульсов, с пр мого и инверсного выходов регистра 3 сдвига на информационные входы первого и второго блокб-в; В, 9 преобразовани сигналов поступают двоичные символы пере-, даваемой информационной последовательности . В блоках 8, 9 преобразовани сигналов поступающие последовательности символов преобразуютс следующим образом. Если в предществующем такте на выходе блока 8 (или 9) преобразовани сигналов был уровень логического нул , а на входе (в текущем такте) присутствует уровень логической единицы, то на выходе в текущем такте вырабатываетс уровень логической единицы, в остальных случа х на выходах первого и второго блоков 8(или 9) преобразовани сигналов вырабатываетс уровень логического нул ; С выходов первого и второго блоков 8, 9 преобразовани сигналов сигналы поступают соответственно на неинвертирующий и инвертирующий входы суммирующего усилител 7. С выхода суммирующего усилител 7 трехуровневый сигнал поступает в линию св зи. Од новременно с окончанием передаваемой кодовой комбинации заканчиваетс пачка им. пульсов с выхода генератора 5 пачек импульсов , а блоки 8, 9 преобразовани сигналов привод тс в исходное состо ние сигналом сброса со второго выхода блока 4 управлени .
Таким образом, помехоустойчивость повыщаетс благодар тому, что, во-первых уменьщена веро тность выдачи ложной кодовой комбинации, так как ложный запуск устройства может производитс только единственным сигналом с первого выхода блока 4 управлени , во-вторых, после каждого импульса с генератора 5 пачек импульсов на выходе суммирующего усилител 7 происходит смена уровн сигнала, чем достигаетс снижение веро тности срыва синхронизма и повыщение веро тности вхождени в синхронизм в течение заданного интервала, времени. Так, например, при введении предложенного устройства в состав аппаратуры передачи данных, работающей по лини м
ГТС, обеспечиваетс снижение веро тности ощибки в одном байте (8 двоичных символов ) примерно на один пор док (с 10
с
до 10
Claims (1)
1. Авторское свидетельство СССР
№ 559436, кл. Н 04 Ь 25/40, 1975 (прототип ).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792776868A SU813810A1 (ru) | 1979-06-04 | 1979-06-04 | Устройство дл передачи дискретныхСигНАлОВ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792776868A SU813810A1 (ru) | 1979-06-04 | 1979-06-04 | Устройство дл передачи дискретныхСигНАлОВ |
Publications (1)
Publication Number | Publication Date |
---|---|
SU813810A1 true SU813810A1 (ru) | 1981-03-15 |
Family
ID=20832290
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792776868A SU813810A1 (ru) | 1979-06-04 | 1979-06-04 | Устройство дл передачи дискретныхСигНАлОВ |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU813810A1 (ru) |
-
1979
- 1979-06-04 SU SU792776868A patent/SU813810A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3523291A (en) | Data transmission system | |
JPS62269443A (ja) | 並列伝送方式 | |
US3369229A (en) | Multilevel pulse transmission system | |
SU813810A1 (ru) | Устройство дл передачи дискретныхСигНАлОВ | |
US4763338A (en) | Synchronous signal decoder | |
GB1374080A (en) | Transmitting and receiving successive groups of multilevel coded signals | |
US4020449A (en) | Signal transmitting and receiving device | |
KR920001999B1 (ko) | 부호화장치와 그것을 사용한 자기기록시스템 | |
SU653743A1 (ru) | Устройство декодировани | |
JPH0710047B2 (ja) | 零連誤り検出回路 | |
SU1363479A1 (ru) | Устройство дл формировани международного телеграфного кода N2 | |
SU750749A1 (ru) | Формирователь кодовых комбинаций | |
SU873437A1 (ru) | Устройство дл приема информации по двум параллельным каналам св зи | |
SU1525922A1 (ru) | Устройство дл телеконтрол промежуточных станций системы св зи | |
SU1580581A1 (ru) | Система передачи двоичной информации | |
SU1607008A1 (ru) | Устройство дл записи цифровой информации | |
SU663123A1 (ru) | Приемник дискретной информации | |
SU1432526A1 (ru) | Устройство дл последовательной передачи цифровой информации | |
SU1417193A1 (ru) | Устройство дл преобразовани последовательного кода в параллельный | |
SU1061282A2 (ru) | Стартстопный передатчик | |
SU1325718A1 (ru) | Устройство дл передачи двоичного кода | |
SU1051557A1 (ru) | Устройство дл передачи цифровой информации | |
SU427466A1 (ru) | Декодирующий накопитель | |
SU1080252A2 (ru) | Устройство дл приема самосинхронизирующейс дискретной информации | |
SU1531225A1 (ru) | Преобразователь последовательного кода в параллельный |