SU1591049A1 - Фотоэлектрическое считывающее устройство 2 - Google Patents

Фотоэлектрическое считывающее устройство 2 Download PDF

Info

Publication number
SU1591049A1
SU1591049A1 SU884368692A SU4368692A SU1591049A1 SU 1591049 A1 SU1591049 A1 SU 1591049A1 SU 884368692 A SU884368692 A SU 884368692A SU 4368692 A SU4368692 A SU 4368692A SU 1591049 A1 SU1591049 A1 SU 1591049A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
outputs
inputs
pulse
Prior art date
Application number
SU884368692A
Other languages
English (en)
Inventor
Nail M Bareev
Raif M Bareev
Galina I Arapova
Original Assignee
Nail M Bareev
Raif M Bareev
Arapova Galina
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nail M Bareev, Raif M Bareev, Arapova Galina filed Critical Nail M Bareev
Priority to SU884368692A priority Critical patent/SU1591049A1/ru
Application granted granted Critical
Publication of SU1591049A1 publication Critical patent/SU1591049A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

Изобретение относится к области автоматики и вычислительной техники и может быть использовано, например, в устройствах ввода информации с перфоносителей. С целью повышения достоверности считывания в устройство введены средства формирования с подавлением дребезга синхросигналов, обеспечивающих разделение во времени считывания информации с носителя информации, перезапись ее в блок буферной памяти и выдачи во внешнее устройство, 2 ил,
Изобретение относится к области автоматики и вычислительной техники и может быть использовано, например, в устройствах ввода информации с перфоносителей.
Целью изобретения является повышение достоверности считывания информации.
На фиг, 1 представлена функциональная схема устройства; на фиг, 2 принципиальная схема первого, четвертого и пятого формирователей импульсов.
Устройство содержит блок 1 фотоэлектрических преобразователей, усилители 2, первый элемент ИЛИ 3, триггер 4, первый элемент И 5, первый 6, второй 7.и третий 8 формирователи импульсов, регистр 9, блок 10 памяти, второй элемент И 11, четвертый, пятый и шестой формирователи 12—14 импульсов, второй,, третий элементы ИЛИ 15 и 16 и счетчик 17.
Каждый из формирователей 6, 12 и 13 импульсов содержит последовательно соединенные элемент И-НЕ 18 и элемент НЕ 19, первый вход элемента 18 является входом формирователя и соединен с катодом диода 20, выход элемента 18 является выходом формирователя, второй вход элемента 18 соединен с анодом диода 20, через резистор 21 с источником питания и через конденсатор 22 с выходом элемента НЕ 19.
Указанные формирователи блокируют формирование на их выходах импульсов при поступлении на их входы коротких импульсов в результате их дребезга при считывании, Устранение дребезга происходит благодаря задержке формирования выходного сигнала на время, определяемое постоянной времени резистора 21 и конденсатора 22,
Устройство работает следующим образом,
511 ,„,1591049
3
1591049
4
При установке перфоносителя в направляющие устройства на выходах блока 1 и соответственно на выходах усилителей 2 появляются сигналы нулево- $ го уровня, соответствующие начальному "темному" участку перфоносителя,
При этом, на выходе элемента 11 устанавливается нулевой сигнал, соответствующий отсутствию перфонос.ителя в нап-^д равняющих устройствах, что приводит к срабатыванию формирователя 12 импульса, который через элемент 16 устанавливает по второму входу счетчик 17 в исходное состояние, Дребезг, который 15 может возникнуть на выходе схемы И 11, не изменит состояние счетчика адреса, Формирователь 12 не пропускает импульсы дребезга на вход формирователя 14 импульса, 20
При дальнейшем перемещении носителя на выходах блока 1 появляются сигналы, соответствующие пробивкам на перфоносителе, Эти сигналы формируются на выходах усилителей 2 и устанав- 25 ливают в единицу соответствующие разряды регистра 9. Наличие дребезга на надежность установки информации не влияет, '
Перепись информации с регистра 9 дд в блок 10 буферной памяти осуществляется при переходе блока 1 с информационного на промежуточный участок носителя, когда информация в регистре 9 готова для записи в память. При этом срабатывает формирователь 7 импульсов, выходной сигнал которого переписывает содержимое регистра 9 в блок буферной памяти по адресу, установленному в счетчике 17,
, По заднему фронту импульса на,выходе формирователя 7 импульсов срабатывают формирователь 8 импульсов, выходной сигнал которого сбрасывает регистр 9 и через элемент ИЛИ 15 изме- дд няет состояние счетчика 17 по первому входу на следующее. При этом длительности импульсов формирователей 8 и 9 не зависят от параметров импульсов дребезга и соответственно от скоростн вврда информации,
Далее процесс считывания повторяется.
После выхода перфожетона из зоны блока 1 по совпадению единичных уровней по всем информационным разрядам ( формируется импульс на выходе элемента И 11, сигнал с выхода которого через формирователь 13 запускает формирователь 14, Импульсом с выхода формирователя 14 через элемент ИЛИ 16 в исходное состояние устанавливается счетчик 17 адреса, по заднему фронту импульса по первому входу устанавливается триггер 4 в режим считывания информации из блока 10 памяти.
Центральное устройство, получив сигнал готовности по первому выходу .триггера 4, считывает информацию, записанную в блок 10,памяти построчно, Изменение адреса счетчика 17 центральное устройство производит после считывания каждой строки информации по первому входу счетчика через второй вход элемента ИЛИ 15.
После считывания зсей информации из блока 10 памяти центральное устройство по второму входу триггера 4 устанавливает режим считывания информации с перфожетона в блок 10 памяти,
Таким образом, в устройстве обеспечивается устранение влияния дребезга на момент формирования синхроимпульсов, разделены процессы считывания информации с перфоносителя, перезапись ее в блок памяти и передачи по-’ требителю. ·

Claims (1)

  1. Формула изобретения
    Фотоэлектрическое считывающее устройство, содержащее блок фотоэлектрических преобразователей, выходы которого соединены с входами соответствующих усилителей, счетчик, два элемента И, первый элемент ИЛИ, входы которого соединены с выходами усилителей, а выход - с первым входом первого элемента И, отличающееся тем, что, с целью повышения достоверности. считывания, устройство содержит шесть формирователей импульсов, второй и третий элементы ИЛИ, регистр, блок памяти и триггер, первый выход которого является выходом "Готов" устройства, второй выход соединен с вторым входом первого элемента И, первый вход является первым управляющим входом устройства, вход, первого формирователя соединен с выходом первого элемента И, а выход - ,с входом второ•го формирователя импульсов, выход которого соединен с входом третьего формирователя импульсов и со стробирующим входом блока памяти, выход третьего формирователя импульсов соединен с входом "Сброс” регистра и с первым входом второго элемента ИЛИ,
    159
    входа регистра соединены с входами второго элемента И и с выходами усилителей, а выходы - с информационными входами блока памяти, адресные входы которого соединены с выходами счетчика, а выходы являются информационными выходами устройства, выход второго элемента И соединен с входами четвертого и пятого формирователей импульсов, выход четвертого формирователя импульсов соединен с первым входом
    9 6
    третьего элемента ИЛИ, вход шестого формирователя импульсов соединен с выходом пятого формирователя импульсов, а выход - с вторым входом третье· го элемента ИЛИ и с вторым входом триггера, второй вход второго элемента ИЛИ является вторым управляющим входом устройства, а выход соединен со счетным входом счетчика, а выход третьего элемента ИЛИ соединен с входом "Сброс'' счетчика,
    -4
    Ή
    "-ί £
    £ —£ 11 /2'
    13
    5 —$ 6 7 д
    Γύ
    16
    ГУ
    17
    Готов
    гъ-Ь|
    Фиг.2
SU884368692A 1988-01-25 1988-01-25 Фотоэлектрическое считывающее устройство 2 SU1591049A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884368692A SU1591049A1 (ru) 1988-01-25 1988-01-25 Фотоэлектрическое считывающее устройство 2

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884368692A SU1591049A1 (ru) 1988-01-25 1988-01-25 Фотоэлектрическое считывающее устройство 2

Publications (1)

Publication Number Publication Date
SU1591049A1 true SU1591049A1 (ru) 1990-09-07

Family

ID=21351731

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884368692A SU1591049A1 (ru) 1988-01-25 1988-01-25 Фотоэлектрическое считывающее устройство 2

Country Status (1)

Country Link
SU (1) SU1591049A1 (ru)

Similar Documents

Publication Publication Date Title
JPS531100B2 (ru)
SU1591049A1 (ru) Фотоэлектрическое считывающее устройство 2
KR930006722A (ko) 반도체 기억장치 및 그 출력제어 방법
SU951678A1 (ru) Формирователь импульсов
GB1025838A (en) Improvements relating to data storage systems
SU503297A1 (ru) Рециркул ционное запоминающее устройство
SU1203521A1 (ru) Цифровой интегратор
SU733016A1 (ru) Устройство дл записи и считывани информации из блоков полупосто нной пам ти
SU411609A1 (ru)
GB1031829A (en) Error detection and correction circuits
SU391579A1 (ru) УСТРОЙСТВО дл СЧИТЫВАНИЯ ИНФОРМАЦИИ с ПЕРФОНОСИТЕЛЯ
SU1018150A1 (ru) Запоминающее устройство
SU1424045A1 (ru) Устройство дл приема последовательного кода
SU1444955A1 (ru) Устройство дл приема информации
SU461419A1 (ru) Устройство дл распознавани и контрол количества изделий
RU1790780C (ru) Устройство дл ввода информации от датчиков
SU1619410A1 (ru) Преобразователь кодов
SU1322256A1 (ru) Устройство дл сортировки информации
SU982093A1 (ru) Запоминающее устройство
SU403049A1 (ru) Преобразователь кода в напряжение
SU1465951A2 (ru) Многоканальный генератор задержанных импульсов
SU642878A1 (ru) Устройство дл селекции видеосигнала заданной фигуры сложной формы
SU486316A1 (ru) Устройство дл сортировки данных
SU567174A1 (ru) Устройство дл сжати информации
SU368618A1 (ru) Функциональный преобразователь типа «приращение-приращение»