SU1580338A1 - Устройство сопр жени ЭВМ с линией св зи - Google Patents
Устройство сопр жени ЭВМ с линией св зи Download PDFInfo
- Publication number
- SU1580338A1 SU1580338A1 SU884420828A SU4420828A SU1580338A1 SU 1580338 A1 SU1580338 A1 SU 1580338A1 SU 884420828 A SU884420828 A SU 884420828A SU 4420828 A SU4420828 A SU 4420828A SU 1580338 A1 SU1580338 A1 SU 1580338A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- block
- inputs
- information
- Prior art date
Links
Landscapes
- Error Detection And Correction (AREA)
Abstract
Изобретение относитс к вычислительной технике и предназначено дл обмена данными между ЭВМ и внешними устройствами, между двум ЭВМ, соединенными друг с другом по принципу внешнего устройства. Цель изобретени вл етс повышение быстродействи функционировани устройства ввода-вывода информации за счет сравнени характеристик передаваемого и прин того внешним устройством двоичного информационного кода. В случае возникновени сбойных ситуаций при вводе-выводе осуществл етс повторна передача того же информационного кода до тех пор, пока не будет прин т без искажений внешним устройством или пока устройство ввода-вывода не зафиксирует в соответствии с установленным критерием отказ линии св зи с внешним устройством. Устройство содержит первый регистр, блок элементов ИЛИ, свертку по модулю три, второй регистр, элемент ИЛИ, блок приема и разделени данных и контрольной информации, четыре элемента И, блок формировани импульсов, блок сравнени , два триггера, третий регистр, блок элементов И, счетчик. С ЭВМ устройство соединено с помощью шины данных и адресов и линий запроса ввода, вывода и готовности. Передача информации осуществл етс в последовательном коде. 1 ил.
Description
Изобретение относитс к вычислительной технике и предназначено дл обмена данными между ЭВМ и внешними устройствами, между двум ЭВМ,соединенными друг с другом по принципу внешнего устройства.
Целью изобретени вл етс повышение быстродействи устройства ввода-вывода информации за счет сравнени характеристик передаваемого и прин того влешним устройством двоичного информационного кода.
На чертеже представлена блок-схема устройства.
Устройство содержит первый регистр 1, блок 2 элементов 1ЫИ, свертку 3 по модулю три, второй регистр 4,элемент ИЛИ 5, третий 6, четвертый 7, первый 8 и второй 9 элементы И, блок 10 формировани импульсов, блок 11 сравнени , первый триггер 12,блок 13 элементов И, блок 14 приема и разделение данных и контрольной информации , третий 15 и второй 16 триггеры , счегчпк 17. На схеме укачаны входы и выходы 18-27 устройства.
Блок 14 содержит первый 28 и второй 29 элементы И, сдвиговый реСП
00
о со со оо
гистр 30 дл хранени информационных разр дов, сдвиговый регистр 31 дл хранени контрольных разр дов,элемент НЕ 32, причем первые входы элементов И 28 и 29 объединены и вл ютс первым входом блока 14, второй вход элемента И 28 вл етс вторым входом блока 14, второй вход элемента И 29 соединен с выходом элемента НЕ 32, вход которого соединен с вторым входом блока 14, выходы первого 28 и второго 29 элементов И соединены- соответственно с входами последовательного ввода регистров 30 и 31, выход элемента НЕ 32 вл етс также сигнальным выходом блока 14,выходы регистра 30 вл ютс группой информационных выходов блока 14, а выходы регистр 31 вл ютс выходами контрольных разр дов блока 14.
Блок 10 формировани контрольных импульсов содержит первый 33, второй 34 и третий 35 одновибраторы с соответствующими цеп ми и элемент ИЛИ 36, причем входы одновибраторов вл ютс соответственно первым,вторым и третьим входами блока 10, выходы одновибраторов соединены с соответствующими входами элемента ИЛИ 36, выход которого вл етс выходом блока 10.
Устройство работает следующим образом .
В режиме передачи данные и адрес из ЭВМ в параллельном коде поступают по входу 18 данных и адреса на вход первого регистра 1, куда код заноситс по сигналу, поступающему из ЭВМ на вход 19 устройства. Одновременно по этому сигналу разрешаетс запись во второй регистр 4, первый триггер 12 устанавливаетс в единичное состо ние , открыва третий 6 и четвертый 7 элементы И. С выхода регистра 1 код поступает на вход регистра 4, а также через блок 2 элементов ИЛИ - на вход свертки 3 по модулю три, на выходе которой формируютс контрольные разр ды. Код данных и адреса заноситс во второй регистр 4. Сигнал на входе 19 становитс низкого уровн . Информаци из регистра 4 в последовательном коде под управлением синхроимпульсов, поступающих на соответствующий вход сдвигового регистра 4 из ЭВМ, поступает через выход 21 , в линию св зи с внешним устройством.
5
0
5
0
5
0
5
0
5
Цепи синхронизации сдвигового регистра 4 не показаны.
Внешнее устройство, прин в из линии св зи переданную информацию,формирует контрольные разр ды и возвращает их по линии св зи через вход 22 в блок 14 приема информации. В последнем контрольные разр ды,пройд через открытый элемент И 29, так как на входе 23 внешним устройством поддерживаетс низкий уровень, по синхросигналам из внешнего устройства записываютс в сдвиговый регистр 31 (цепи его синхронизации не показаны). С выходов регистра 31 контрольные разр ды поступают на второй вход блока сравнени , на первом входе которой наход тс ранее сформированные контрольные разр ды переданной информации . Если не было искажений при передаче и контрольные коды одинаковы, на выходе Равно блока сравнени по витс сигнал высокого уровн ,который через открытый четвертый элемент И 7 поступит на первый вход блока fO, на выход 20 устройства дл формировани запроса вывода из ЭВМ следующего кода, а также на нулевой вход первого триггера 12. Прин в сигнал , блок 10 посылает в линию св зи сигнал подтверждени безошибочной передачи информации длительностью .Т.
Если контрольные коды на первом и втором входах блока 11 сравнени не одинаковы, т.е. имеет место искажение переданной информации, на выходе Неравно по вл етс сигнал высокого уровн , который через открытый третий элемент И 6 и элемент ИЛИ 5 поступает на управл ющий вход второго регистра 4, что приведет к записи в него кода, хран щегос в регистре 1 . В этом случае на выходе 20 не сформирован запрос на вывод из ЭВМ следующего кода. ЭВМ с определенной периодичностью провер ет состо ние вывода 20 устройства и на основе результатов проверки принимаетс решение на повторный вывод той же информации из регистра 4 на выход 21 путем выдачи синхроимпульсов из ЭВМ на сдвиговый вход регистра 4. В счетчике 17 фиксируетс количество передач с искажени ми.
Далее работа повтор етс до тех пор, пока внешнее устройство не примет неискаженный код или пока счетчик 17 не зафиксирует в соответстин с установленным критерием отказ инии св зи с внешним устройством. игнал об отказе линии поступит с
выхода 27 в ЭВМ дл обработки и прин ти решени о возможности альнейшего обмена.
Сброс счетчика 17 осуществл ете после каждого успешного сеанса обмена путем подачи на обнул ющий вход счетчика сигнала с выхода Равно блока 11 сравнени . Цепи обнулени счетчика 17 не показаны.
В режиме приема последовательного кода внешнее устройство передает по линии св зи на вход 22 устройства информационные и контрольные разр ды последовательным кодом, причем информационные разр ды сопровождаютс сигналом высокого уровн ,который выставл ет внешнее устройство на вход 23. Информационные разр ды через открытый элемент И 28 поступают на вход последовательного ввода регистра 30 и по синхросигналам, поступающим от внешнего устройства,записываютс в регистр. При выдаче контрольных разр дов на вход 22 внешнее устройство снимает сигнал высокого уровн с входа 23, тем самым закрываетс элемент И 28 и открываетс элемент И 29. Через последний контрольные разр ды занос тс в сдвиговый регистр 31. Синхронизаци его осуществл етс аналогично синхронизации регистра 30. При сн тии внешним устройством сигнала высокого уровн с входа 23 на выходе элемента НЕ 32 формируетс сигнал окончани записи информационных разр дов. Триггер 12 в режиме приема находитс в нулевом состо нии, поэтому открыты блок 13 элементов И,первый 8 и второй 9 элементы И. По сигналу окончани записи информационных разр дов, поступающего из блока 14 на второй вход блока 13 элементов И, информаци без контрольных разр дов поступает через открытый блок 13 элементов И на вход свертки 3 по модулю три, на выходе которой формируютс контрольные разр ды прин того кода, которые далее поступают на первый вход блока 11 сравнени . На второй вход блока 11 сравнени поступают контрольные разр ды из регистра 31, сформированные внешним устройством.
Если контрольные коды совпадают, на выходе Равно блока 11 сравнени
5
0
5
по вл етс сигнал высокого уровн , который через открытый элемент И 8 поступает на второй вход блока 10, с выхода 21 которого выдаетс сигнал внешнему устройству о подтверждении безошибочного приема информации длительностью 2Т. Этот же сигнал с выхода Равно блока сравнени поступает на единичный вход второго триггера 16, на пр мом выходе которого по вл етс сигнал о готовности устройства к очередному обмену, и на управл ющий вход четвертого регистра 15, в который переписываетс информаци из регистра 30, и параллельным кодом выдаетс в ЭВМ по выходу 24 по сигналу запроса на ввод с выхода 25 устройства .
Если контрольные коды не совпадают , т.е. при приеме произошло искажение информации, на выходе Неравно блока 11 сравнени по вл етс сигнал,- который через, открытый элемент И 9 поступает на третий вход блока 10, на нулевой вход триггера 16, на пр мом выходе которого сформирован сигнал о неготовности устройства к очередному обмену, и на счетный вход счетчика 17, в котором фиксируютс сбойные ситуации. С выхода блока 10 в этом случае на выход 21 передан сигнал внешнему .устройству на повторный ввод информации в блок 14 длительностью ЗТ.
Далее работа продолжаетс до тех пор, пока счетчик 17 не зафиксирует в соответствии с установленным критерием отказ линии св зи. Сигнал об отказе с выхода 27 устройства поступит в ЭВМ дл обработки и прин ти решени о возможности дальнейшего обмена.
0
5
0
45 Форму л а изобретени
Устройство сопр жени ЭВМ с линией св зи, содержащее первый, второй и третий регистры, первый и второй триггеры, блок элементов ИЛИ,
5
блок формировани импульсов, блок сравнени , элемент ИЛИ, первый, второй и третий элементы И, причем выходы первого регистра соединены с информационными входами второго регистра , последовательный выход которого подсоединен к выходу устройства дл подключени к информационному каналу линии св зи,о т л и ч а ю щ е е с , тем, что, с целью повышени быстродействи , в него введены счетчик, блок элементов И, свертка по модулю три, блок приема информации , четвертый элемент И, причем первый и второй информационные входы блока приема и разделени данных и контрольной информации вл ютс входами устройства дл подключени соответственно к информационному каналу и каналу идентификации данных линии св зи, группа информационных выходов блока приема и разделени данных и контрольной информации соединена с информационными входами третьего регистра и первой группой входов блока элементов И, выходы третьего регистра вл ютс выходом устройства дл подключени к шине данных ЭВМ, втора группа входов блока элементов И соединена с сигнальным выходом блока приема и разделени данных и контрольной информации, синхровход блока элементов И соединен с инверсным выходом первого.триггера, с первыми входами первого и второго элементов И, выходы блока элементов И соединены с первой группой входов блока элементов ИЛИ, втора группа входов которого соединена с выходами первого регистра, выходы блока элементов ИЛИ соединены с группой входов свертки по модулю три, выходы которой соединены с первой группой входов блока сравнени , втора группа входов которого соединена с выходами контрольных разр дов блока приема и разделени данных и контрольной информации, выход Не равно блока сравнени соединен с синхровходом,
входом сброса второго триггера,вторым входом второго и первым входом третьего элементов И, второй вход третьего элемента И соединен с пр мым выходом первого триггера и с первым входом четвертого элемента И, выход третьего элемента И соединен с первым входом элемента ИЛИ, второй вход которого вл етс входом устройства дл подключени к выходу Запись данных ЭВМ и св зан с S-входом первого триггера и входом записи первого регистра, информационные входы 5 которого вл ютс входом устройства дл подключени к шине данных ЭВМ, выход элемента ИЛИ соединен с входом записи второго регистра, выход Равно блока сравнени соединен с вто- 0 рыми входами первого и четвертого
элементов И, с S-входом второго триг- . гера, пр мой выход которого подсоединен к выходу устройства дл подключени к входу Сигнализаци ошибки пе- 5 редачи ЭВМ и св зан с входом записи третьего регистра, причем выход Pafl- но блока сравнени вл етс выходом устройства дл подключени к входу Готовность данных ЭВМ, выход чет- 0 вертого элемента И соединен с первым информационным входом блока формировани импульсов-, с К входом первого триггера и вл етс выходом устройства дл подключени к входу Запрос ,г данных ЭВМ, выходы первого и второго элементов И соединены с вторым и третьим информационными входами блока формировани импульсов соответственно , причем выход второго регистра 40 соединен с выходом блока формировани импульсов.
19
л m гт
18
L
-$
$
22
-
23
п
$
П
16
16
;/
17
Z7
/w
25
зо
15
гч
Claims (1)
- Формула изобретенияУстройство сопряжения ЭВМ с линией связи, содержащее первой, второй и третий регистры, первый и второй триггеры,' блок элементов ИЛИ, блок формирования импульсов, блок сравнения, элемент ИЛИ, первый, второй и третий.элементы И, причем выходы первого регистра соединены с информационными входами второго регистра, последовательный выход которого подсоединен к вьгходу устройства для подключения к информационному каналу линии связи,о т л и ч а ю щ е е с я тем, что, с целью повышения быстродействия, в него введены счетчик, блок элементов И, свертка по модулю три, блок приема информации, четвертый элемент И, причем первый и второй информационные входы блока приема и разделения данных и контрольной информации являются входами устройства для подключения соответственно к информационному каналу и каналу идентификации данных линии связи, группа информационных выходов блока приема и разделения данных и контрольной информации соединена с информационными входами третьего регистра и первой группой входов блока элементов И, выходы третьего регистра являются выходом устройства для подключения к шине данных ЭВМ, вторая группа входов блока элементов И соединена с сигнальным выходом блока приема и разделения данных и контрольной информации, синхровход блока элементов И соединен с инверсным выходом первого.триггера, с первыми входами первого и второго элементов И, выходы блока элементов И соединены с первой группой входов блока элементов ИЛИ, вторая группа входов которого соединена с выходами первого регистра,’ выходы блока элементов ИЛИ соединены с группой входов свертки по модулю три, выходы которой соединены с первой группой входов блока сравнения, вторая группа входов которого соединена с выходами контрольных разрядов блока приема и разделения данных и контрольной информации, выход Не равно блока сравнения соединен с синхровходом, входом сброса второго триггера,вторым входом второго и первым входом третьего элементов И, второй вход третьего элемента И соединен с прямым выходом первого триггера и с первым входом четвертого элемента И, выход третьего элемента И соединен с первым входом элемента ИЛИ, второй вход которого является входом устройства для подключения к выходу Запись данных ЭВМ и связан с S-входом первого триггера и входом записи первого регистра, информационные входы которого являются входом устройства для подключения к шине данных ЭВМ, выход элемента ИЛИ соединен с входом записи второго регистра, выход Равно блока сравнения соединен с вторыми входами первого и четвертого элементов И, с S-входом второго триггера, прямой выход которого подсоединен к выходу устройства для подключения к входу Сигнализация ошибки передачи ЭВМ и связан с входом записи третьего регистра, причем выход Равно блока сравнения является выходом устройства для подключения к входу Готовность данных ЭВМ, выход четвертого элемента И соединен с первым информационным входом блока формирования импульсов-, с R-входом первого триггера и является выходом устройства для подключения к входу Запрос данных ЭВМ, выходы первого и второго элементов И соединены с вторым и третьим информационными входами блока формирования импульсов соответственно, причем выход второго регистра соединен с выходом блока формирования импульсов.1530338
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884420828A SU1580338A1 (ru) | 1988-03-30 | 1988-03-30 | Устройство сопр жени ЭВМ с линией св зи |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884420828A SU1580338A1 (ru) | 1988-03-30 | 1988-03-30 | Устройство сопр жени ЭВМ с линией св зи |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1580338A1 true SU1580338A1 (ru) | 1990-07-23 |
Family
ID=21373087
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU884420828A SU1580338A1 (ru) | 1988-03-30 | 1988-03-30 | Устройство сопр жени ЭВМ с линией св зи |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1580338A1 (ru) |
-
1988
- 1988-03-30 SU SU884420828A patent/SU1580338A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 737337, кл. G 06 F 03/00, 1980. Авторское свидетельство СССР № 1247856, кл. G 06 F 03/00. 1986. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5128666A (en) | Protocol and apparatus for a control link between a control unit and several devices | |
GB2235995A (en) | Apparatus for read handshake in high-speed asynchronous bus interface | |
US4972345A (en) | Apparatus for error detection and reporting on a synchronous bus | |
JPH0331928A (ja) | フレーム変換回路 | |
SU1580338A1 (ru) | Устройство сопр жени ЭВМ с линией св зи | |
JP2648752B2 (ja) | データ情報の正確なデコードを保証する装置 | |
SU1355976A1 (ru) | Устройство дл передачи и приема цифровой информации | |
SU1596477A1 (ru) | Устройство дл приема биимпульсных сигналов | |
RU1805548C (ru) | Преобразователь последовательного кода в параллельный | |
SU1348885A1 (ru) | Устройство дл передачи и приема информации | |
SU1374269A1 (ru) | Устройство дл передачи и приема информации | |
SU1363227A2 (ru) | Устройство дл сопр жени источников и приемников с магистралью | |
SU1686452A1 (ru) | Устройство дл сопр жени ЭВМ с каналом передачи данных | |
SU1176360A1 (ru) | Устройство дл передачи и приема информации | |
SU1198762A1 (ru) | "уctpoйctbo для bыдeлehия pekуppehthoгo cиhxpocигhaлa c oбhapужehиem oшибok" | |
SU1179549A1 (ru) | Кодовый трансмиттер | |
SU1381568A1 (ru) | Устройство дл передачи и приема цифровой информации | |
EP0417918B1 (en) | Data receiver interface circuit | |
SU1647572A1 (ru) | Устройство дл контрол последовательного кода | |
SU1259506A1 (ru) | Стартстопное приемное устройство | |
SU1730728A1 (ru) | Устройство дл последовательного исправлени ошибок | |
SU1378066A1 (ru) | Устройство дл преобразовани кодов | |
SU1078421A2 (ru) | Устройство дл обмена данными | |
SU758125A1 (ru) | Устройство для сопряжения вычислительной машины с дискретными датчиками 1 | |
SU1540005A1 (ru) | Многоканальное декодирующее устройство |