SU1553969A1 - Устройство дл ввода информации - Google Patents
Устройство дл ввода информации Download PDFInfo
- Publication number
- SU1553969A1 SU1553969A1 SU884385311A SU4385311A SU1553969A1 SU 1553969 A1 SU1553969 A1 SU 1553969A1 SU 884385311 A SU884385311 A SU 884385311A SU 4385311 A SU4385311 A SU 4385311A SU 1553969 A1 SU1553969 A1 SU 1553969A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- sensors
- state
- register
- adders
- encoder
- Prior art date
Links
Landscapes
- Control By Computers (AREA)
Abstract
Изобретение относитс к автоматике и вычислительной технике и может быть использовано дл ввода информации о состо нии двухпозиционных датчиков. Цель изобретени - повышение быстродействи устройства. Устройство содержит три регистра 2, 3, 10, первый блок сумматоров 4 по модулю два, шифратор 5, дешифратор 6, коммутатор 7, блок синхронизации 8, второй блок сумматоров 9 по модулю два. При одновременном срабатывании нескольких датчиков информаци о номере и состо нии сработавших датчиков в пор дке приоритета вводитс в ЭВМ. Датчики, не изменившие своего состо ни , не опрашиваютс . Период считывани зависит только от количества сработавших датчиков, а период запроса - от времени срабатывани датчиков. 4 ил.
Description
Изобретение откоситс к автоматике и вычислительной технике и может использовано дл ввода в вычислительные или управл ющие системы ин формации о состо нии двухпозиционных датчиков.
Целью изобретени вл етс повышение быстродействи устройства за СЧЁТ сокращени цикла опроса сработавших датчиков.
На фиг. 1 показана функциональна устройства; на фиг. 2 - схема блока синхронизации; на фиг. 3 и 4 - - ременные диаграммы, по сн ющие работу устройства.
jУстройство дл ввода информации (фиг. 1) содержит двухпозиционные датчики 1, первый 2 и второй 3 регистры ), первый блок 4 сумматоров по модулю1 два и шифратор 5, дешифратор 6, коммутатор 7, блок 8 синхронизации, второй блок 9 сумматоров по модулю дв&, третий регистр 10, вход 11 подтверждени прерывани устройства, выход 12 запроса прерывани устройства , вход сброса 13 устройства, информационные выходы 14 устройства.
Блок 8 синхронизации (фиг. 1) содержит генератор 15 импульсов, элемент НЕ 16, три элемента И 17,18 и 19 и два триггера 20 и 21, На фиг. 3 обозначены: а, б - соответственно сигналы и if2 на выходах генератора 15 импуль- cote;
в - сигнал запроса шифратора 5; г -е - состо ни соответственно первого, второго и восьмого разр дов регистра 2;
ж-и - состо ние соответствующих разр дов регистра 3;
к - код на информационном выходе шифратора 5;
л-н - состо ние соответствующих выходов дешифратора 6;
о - выход коммутатора 7; п - код состо ни третьего регистра 10.
Дополнительно обозначены участки:
I- неизменное состо ние датчиков, в регистр 2 записан код 00000000;
II- изменение кода состо ни датчиков на 10000011; III - изменение код на 10000001; IV - изменение кода на 00000010.
На фиг.4 обозначены: а, б - сигналы генератора импульсов 15;
5
0
5
0
5
0
5
0
5
в - сигнал запроса шифратора 5;
г - сигнал записи в регистр 2 с выхода элемента И17 блока 8;
д - выход элемента И 18;
е - сигнал подтверждени прерывани на входе 11;
ж - сигнал запроса на прерывание с выхода триггера 20;
з - выход триггера 21;
и - сигнал записи в регистры 3, 10 с выхода элемента И 19.
Устройство работает следующим образом .
Двухфазный генератор 15 вырабатывает сигналы (фиг. За) (фиг. 36). В начапьное состо ние устройство приводитс сигналом сброса на входе 13, по которому сбрасываютс регистры 2 (фиг. Зг-е, участок 1) и 3 (фиг. Зж-и, участок 1). Сумматоры блока 4 осуществл ют сравнение состо ний соответствующих разр дов регистров 2 и 3. После сброса состо ни всех разр дов регистров 2 и 3 одинаковы , а на выходах всех сумматоров 4 установлен уровень О. На выходе запроса шифратора 5 присутствует 1 (фиг. Зв, участок 1), на остальных выходах шифратора 5 - код все единицы (фиг. Зк, участок 1). Триггер 20 - в состо нии О, сигнал подтверждени запроса на прерывание на входе 11 отсутствует, сигналом t/1 триггер 21 установлен в 1.
По сигналу запроса шифратора 5 элемент И 17 разрешает прохождение на выход 8.1 сигналов (.1 (фиг. 4г) , по заднему фронту которых осуществл етс запись в регистр 2 состо ни датчиков 1 .
При изменении состо ни датчиков (например, первого, второго и восьмого ) по заднему фронту 1/1 соответственно измен етс состо ние регистра 2 (фиг. 3, участок II). По несовпадению этих разр дов регистров 2 и 3 на выходах соответствующих сумматоров 4 устанавливаетс 1. Сигнал запроса шифратора 5 сбрасываетс , на его вы- хэдах устанавливаетс код, соответствующий номеру того из изменивших свое состо ние датчиков, который имеет наибольший приоритет (например, 000). В соответствии с этим кодом дешифратор 6 устанавливает 1 на соответствующем выходе (фиг. Зл), а коммутатор 7 подключает соответствующий разр д регистра 2 к первому ин
форм.чционному входу регистра 10 (фиг. Зо).
Сброс запроса шифратора 5 блокирует дальнейшую запись в регистр 2 и разрешает через элемент НЕ 16 прохождение сигналов (2 через элемент И 18 (фиг. 4д).
С выхода элемента 18 Ц 2 поступает через элемент И 19 и на второй выход блока синхронизации (фиг. 4и), и по его переднему фронту в старший разр д регистра 10 заноситс состо ние, а Б прочие - номер датчика, старшего по приоритету среди датчиков, изменивших свое состо ние (фиг. Зп). По заднему фронту сигнала на втором выходе блока 8 в регистр 3 заноситс состо ние сумматоров 9, которые выполн ют функцию управл емых инверторов. Тем самым соответствующий разр д регистра 3 приводитс в состо ние,равное состо нию соответствующего разр да регистра 2 (фиг, Зж), а прочие - разр ды регистра 3 свое состо ние сохран ют. Вследствие этого информационные выходы шифратора 5,, выходы дешифратора 6 (фиг. Зм) и коммутатора 7 устанавливаютс в состо ние,соответствующее следующему по приоритету сработавшему датчику.ч
Одновременно задним фронтом сигнала на выходе элемента 18 устанавливаетс в 1 триггер 20 (фиг. 4ж) и на выход 12 устройства поступает сигнал запроса на прерывание. Установкой триггера 20 сбрасываетс триггер 21 (фиг, 4з) , и дальнейшее поступление 2 на запись в регистры 3 и 10 блокируетс .
Информаци о первом из датчиков, изменивших свое состо ние,считываетс с регистра 10 на выходах 14, после чего на вход 11 поступает сиг
нал подтверждени прерывани (фиг. 4е),д5 дулю два,коммутатор и блок синхронизации , выходы первого и второго регистров соединены соответственно с входами
По нему триггер 20 сбрасываетс - - снимаетс сигнал запроса на прерывание , однако триггер 21 продолжает удерживатьс в состо нии О до съема сигнала подтверждени , после съема которого триггер 2 устанавлива- етч- в 1 по t/1, разреша переключение состо ний устройства в соответствии со следующим датчиком, изменившим свое состо ние (фиг. 4н), а с триггера 20 вновь поступает запрос на прерывание.
После того, как регистр 3.окончательно будет приведен в состо ние,
50
55
первой и второй групп первого блока сумматоров по модулю два, выходы которого соединены с входами шифратора, отличающеес тем, что, с целью повышени быстродействи устройства за счет сокращени цикла опроса сработавших датчиков, устройство содержит второй блок сумматоров по модулю два и третий регистр, выходы которого вл ютс информационными выходами устройства, входы сброса первого и второго регистров объедине10
0
39696
соответствующее состо нию регистра 2 (фиг. Зи, участок II), на выходах всех сумматоров 4 вновь устанавливаетс 1 и вновь устанавливаетс сигнал запроса шифратора 5. После выдачи информации о последнем из датчиков, изменивших свое состо ние, дальнейша установка регистров 3, 10 и сиг- налы запроса на прерывание блокируютс , а в регистр 2 вновь по tf 1 зано
ситс состо ние датчиков.
Б случае, если свое состо ние измен ет только один датчик (например, с номером 001), следующа запись состо ни датчиков в регистр 2 происходит сразу после переключени состо ний элементов устройства в соответствии с этим номером (фиг. 3, участок).
Отработка переключени различных датчиков из состо ни 1 в О и наоборот отражена на фиг. 3 (участок IV) .
Таким образом, в предлагаемом
устройстве осуществл етс считывание состо ни датчиков и выдача номера и состо ни датчиков, изменивших свое состо ние за врем , истекшее с пре- дыдущего считывани их состо ни .
При этом опрашиваютс только разр ды, соответствующие сработавшим датчикам, что повышает быстродействие устройства .
Период считывани зависит только от количества сработавших датчиков, а период запроса - от времени срабатывани датчиков.
Claims (1)
1. юра I toot Y /w У oooi I, flflft N
./j /j/jr
-/Ж/Wa
/j/
-/Ж/ЙЛ .З
K8.V
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884385311A SU1553969A1 (ru) | 1988-02-29 | 1988-02-29 | Устройство дл ввода информации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884385311A SU1553969A1 (ru) | 1988-02-29 | 1988-02-29 | Устройство дл ввода информации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1553969A1 true SU1553969A1 (ru) | 1990-03-30 |
Family
ID=21358408
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU884385311A SU1553969A1 (ru) | 1988-02-29 | 1988-02-29 | Устройство дл ввода информации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1553969A1 (ru) |
-
1988
- 1988-02-29 SU SU884385311A patent/SU1553969A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 656078, кл. G 06 F 3/00, 1979. Авторское свидетельство СССР № 842775, кл. G 06 F 13/20, 1979. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1553969A1 (ru) | Устройство дл ввода информации | |
SU1282107A1 (ru) | Устройство дл ввода информации | |
SU1550518A1 (ru) | Устройство дл обслуживани запросов | |
SU1453412A1 (ru) | Устройство дл ввода информации от двухпозиционных датчиков | |
SU1583744A1 (ru) | Устройство дл отладки программ | |
SU1591015A1 (ru) | Устройство для контроля электронных блоков | |
SU1096651A1 (ru) | Устройство дл обнаружени ошибок в параллельном @ -разр дном коде | |
SU1370644A1 (ru) | Преобразователь моментов времени в код | |
SU1183979A1 (ru) | Устройство для сбора информации о работе процессора | |
SU1599858A1 (ru) | Устройство дл циклического опроса инициативных сигналов | |
SU1691826A1 (ru) | Таймер | |
SU1742810A1 (ru) | Устройство дл ввода аналоговых сигналов | |
SU1605244A1 (ru) | Устройство дл сопр жени источника и приемника информации | |
SU1513455A1 (ru) | Устройство дл контрол правильности выполнени команд микропроцессорной системы | |
SU1682996A1 (ru) | Устройство дл ввода информации | |
SU1363221A1 (ru) | Устройство дл отладки программ | |
SU494745A1 (ru) | Устройство дл синтеза многотактной схемы | |
SU1642472A1 (ru) | Устройство дл контрол выполнени последовательности действий оператора | |
SU1196883A1 (ru) | Устройство дл ввода информации | |
SU1280600A1 (ru) | Устройство дл ввода информации | |
SU1647574A1 (ru) | Устройство дл коррекции программ | |
SU1735856A1 (ru) | Устройство дл отладки микропроцессорных систем | |
SU1265858A1 (ru) | Буферное запоминающее устройство | |
SU1541616A1 (ru) | Устройство дл отладки многопроцессорных систем | |
SU1606972A1 (ru) | Устройство дл сортировки информации |