SU1483652A1 - Устройство дл измерени характеристик цифровых каналов - Google Patents
Устройство дл измерени характеристик цифровых каналов Download PDFInfo
- Publication number
- SU1483652A1 SU1483652A1 SU874298056A SU4298056A SU1483652A1 SU 1483652 A1 SU1483652 A1 SU 1483652A1 SU 874298056 A SU874298056 A SU 874298056A SU 4298056 A SU4298056 A SU 4298056A SU 1483652 A1 SU1483652 A1 SU 1483652A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- comparison
- inputs
- sensor
- output
- outputs
- Prior art date
Links
Landscapes
- Detection And Correction Of Errors (AREA)
Abstract
Изобретение относитс к электросв зи. Цель изобретени - повышение точности измерени и сокращение времени измерени х-к цифровых каналов. Устройство содержит блок задержки 1, датчик 2 эталонной последовательности, накопитель 3 ошибок, блоки сравнени 4 и корректор 5 фазы. В устройстве циклически повтор ютс измерени веро тности сбо символа, а также величины и знака проскальзывани в цифровых каналах. После генерации корректирующих импульсов корректор 5 вырабатывает сигнал сброса дл всех блоков сравнени 4 и накопител 3. По этому сигналу стираютс ошибки, обнаруженные накопителем 3 во врем анализа проскальзывани в цифровых каналах, удлин етс цикл анализа веро тности сбо символа, а также сбрасываютс результаты сравнени сигналов в блоках сравнени 4. Цель достигаетс введением блока задержки 1, блоков сравнени 4 и корректора 5. 1 ил.
Description
Устройство относитс к электросв зи и может использоватьс дл измерени веро тности сбо символа, а также величины ч знака проскальзывани с в цифровом канале (ЦК).
Цель изобретени - повышение точности и сокращение времени измерени .
На чертеже представлена структурна электрическа схема устройства 10 дл измерени характеристик цифровых каналов.
Устройство содержит блок 1 задержки , датчик 2 эталонной последователь™ нести,, накопитель 3 ошибок, блоки 4 15 сравнени и корректор 5 фазы.
Устройство работает следующим образом .
Рекурентнь й испытательный сигнал из ЦК поступает на гчод блока 1, с 20 отводов которого сни.-5.г-гс 2п+1 (где п - число тактовых интервалов максимального измер емого проскальзывани ) задержанных на различное число такто- вых интервалов (ТИ) копий входного 25 испытательного сигнала. С первого отвода блока 1 задержки снимаетс копи испытательного сигнала, задержанна на один ТИ5 с второго - на два ТИЭ
информационный вход датчика 2 поступает задержанна на п+1 ТИ копи испытательного сигнала. При отсутствии ошибок и проскальзываний в ЦК эталонный сигнал, поступающий с выхода датчика 2 на первые входы блоков 4 сравнени , совпадает с испытательным Поскольку на вторые входы блоков 4 поступают копии входного сигнала, за держанные на различное число ТИ, сигналы на входах блоков 4 сравнени не совпадают. При возникновении проскальзывани в ЦК сигналы на входах одного из блоков 4 совпадают. При отсутствии сигнала сброса и совпадении сигналов на входах блока 4 на его выходе по вл етс импульс, указывающий на величину и знак проскальзывани , который поступает на один из вторых выходов устройства. Импульс на любом из первой половины входов 1-п корректора 5 формирует управл ющий сигнал на его выходе, устанавливающий на реверс датчик 2. Сигналы на остальных (п+1)-2п входах корректора 5 управл ющий сигнал ке формируют. Кроме того, сигналы на первом или выходе вызывают
т„До до последнего, с которого сни- 30 формирование на выходе корректора п
и
маетс копи испытательного сигнала, задержанна на 2п+1 ТИ, Со среднего отвода блока 1 задержки задержанна на п+1 ТИ копи испытательного сигнала поступает на информационный вход 35 датчика 2 и второй информационный вход накопител 3 ошибок. При отсутствии ошибок в ЦК в течение заданного времени датчик 2 выдел ет в испытательном сигнале анализируемый отре- 40 зокэ после чего с его выхода на первый информационный вход накопител 3 и на первые входы всех блоков 4 сравнени начинает поступать эталонный сигнал, который аналогичен испыта- 45 тельному сигналу на входе ЦК. Накопитель 3 ошибок суммирует случаи несовпадений сигналов на информационных входах в течение заданного времени, определ ет веро тность сбо символа сп и выдает ее на первый выход устройства . Если же веро тность ошибки превышает установленный порог, сигнал с второго выхода накопител 3 сбрасывает датчик 2, который начинает повтор- ный поиск анализируемого отрезка.
Допустим, до возникновени проскальзывани в ЦК со среднего (п+1)-го отвода блока 1 задержки на
импульсов за врем одного ТИ, которы поступают на тактовый вход датчика 2 Аналогично по вление сигнала на втором или (2.п-1)-м входе вызывает формирование п-1 импульсов, на третьем или (п-2)-м - формирование п-2 импульсов и т.д. В результате воздейст ви этих импульсов на датчик 2 проис ходит коррекци его работы, т.е. сиг нал на его выходе начинает совпадать с сигналами на выходе блока 1 и пере стает совпадать с сигналами на остальных выходах блока 1, которые сое динены с блоками 4. После генерации этих корректирующих импульсов коррек тор 5 вырабатывает сигнал сброса дл всех блоков 4 и накопител 3. По это му сигналу стираютс ошибки, обнаруженные во врем анализа проскальзыва ни в ЦК накопителем 3 ошибок, удлин етс цикл анализа веро тности сбо символа, а также сбрасываютс резуль таты сравнени сигналов в блоках 4 сравнени . Затем цикл измерени веро тности сбо символа, а также величины и знака проскальзывани в ЦК по втор етс .
информационный вход датчика 2 поступает задержанна на п+1 ТИ копи испытательного сигнала. При отсутствии ошибок и проскальзываний в ЦК эталонный сигнал, поступающий с выхода датчика 2 на первые входы блоков 4 сравнени , совпадает с испытательным Поскольку на вторые входы блоков 4 поступают копии входного сигнала, задержанные на различное число ТИ, сигналы на входах блоков 4 сравнени не совпадают. При возникновении проскальзывани в ЦК сигналы на входах одного из блоков 4 совпадают. При отсутствии сигнала сброса и совпадении сигналов на входах блока 4 на его выходе по вл етс импульс, указывающий на величину и знак проскальзывани , который поступает на один из вторых выходов устройства. Импульс на любом из первой половины входов 1-п корректора 5 формирует управл ющий сигнал на его выходе, устанавливающий на реверс датчик 2. Сигналы на остальных (п+1)-2п входах корректора 5 управл ющий сигнал ке формируют. Кроме того, сигналы на первом или выходе вызывают
импульсов за врем одного ТИ, которые поступают на тактовый вход датчика 2. Аналогично по вление сигнала на втором или (2.п-1)-м входе вызывает фор мирование п-1 импульсов, на третьем или (п-2)-м - формирование п-2 импульсов и т.д. В результате воздействи этих импульсов на датчик 2 проис-, ходит коррекци его работы, т.е. сигнал на его выходе начинает совпадать с сигналами на выходе блока 1 и перестает совпадать с сигналами на остальных выходах блока 1, которые соединены с блоками 4. После генерации этих корректирующих импульсов корректор 5 вырабатывает сигнал сброса дл всех блоков 4 и накопител 3. По этому сигналу стираютс ошибки, обнаруженные во врем анализа проскальзывани в ЦК накопителем 3 ошибок, удлин етс цикл анализа веро тности сбо символа, а также сбрасываютс результаты сравнени сигналов в блоках 4 сравнени . Затем цикл измерени веро тности сбо символа, а также величины и знака проскальзывани в ЦК повтор етс .
Claims (1)
- Формула изобретениУстройство дл измерени характеристик цифровых каналов, содержащее последовательно соединенные датчик эталонной последовательности и накопитель ошибок, отличающее- с тем, что, с целью повышени точности и сокращени времени измерени , в него введены корректор фазы, 2п блока сравнени , где п - число тактовых интервалов максимального измер емого проскальзывани , и блок задержсравнени подключены к соответствующим входам корректора фазы, первый и второй выходы которого подключены соответственно к второму и третьему входам датчика эталонной последовательности , третий выход - к объединенным вторым входам блоков сравнени и третьему входу накопител ошибок, первый выход которого подключен к четвертому входу датчика эталонной последовательности, выход которого подключен к третьим объединенным входам блоков сравнени , первыми выхоки, вход которого вл етс входом уст-15 дами устройства вл ютс соответстройства , первый выход подключен к датчику эталонного сигнала и втором входу накопител ошибок, а вторые выходы через COOTBL гс блоки.вующие вторые выходы накопител ошибок , а вторыми выходами устройства вл ютс выходы соответствующих, блоков сравнени .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874298056A SU1483652A1 (ru) | 1987-08-26 | 1987-08-26 | Устройство дл измерени характеристик цифровых каналов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874298056A SU1483652A1 (ru) | 1987-08-26 | 1987-08-26 | Устройство дл измерени характеристик цифровых каналов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1483652A1 true SU1483652A1 (ru) | 1989-05-30 |
Family
ID=21324680
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874298056A SU1483652A1 (ru) | 1987-08-26 | 1987-08-26 | Устройство дл измерени характеристик цифровых каналов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1483652A1 (ru) |
-
1987
- 1987-08-26 SU SU874298056A patent/SU1483652A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 12.02661, кл. Н 04 В 3/46, 1984. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1483652A1 (ru) | Устройство дл измерени характеристик цифровых каналов | |
SU690608A1 (ru) | Умножитель частоты | |
SU1027633A1 (ru) | Цифровое регистрирующее устройство формы моноимпульсных сигналов | |
SU1009676A1 (ru) | Устройство дл измерени амплитуды сварочного тока | |
SU799119A1 (ru) | Дискриминатор временного положени СигНАлОВ | |
SU554632A1 (ru) | Устройство автоматического определени коэффициента ошибок | |
SU1420547A1 (ru) | Цифровой фазометр | |
SU815939A2 (ru) | Устройство дл определени достоверностииНфОРМАции | |
SU1088143A2 (ru) | Устройство дл обнаружени ошибок бипол рного сигнала | |
SU1518894A2 (ru) | Автокоррел ционный измеритель параметров псевдослучайного фазоманипулированного сигнала | |
SU944133A1 (ru) | Устройство дл фазовой синхронизации | |
SU1061275A1 (ru) | Устройство дл исправлени одиночных и обнаружени многократных ошибок | |
SU1092738A1 (ru) | Устройство дл автоматического вы влени ошибок дискретного канала св зи | |
SU1446574A1 (ru) | Устройство дл измерени амплитуды импульсного сигнала | |
RU1795547C (ru) | Аналого-цифровой преобразователь | |
SU1045162A2 (ru) | Цифровой фазометр с посто нным измерительным временем | |
SU598007A1 (ru) | Способ измерени коэффициента затухани при акустическом каротаже скважин | |
SU1348745A2 (ru) | Цифровой фазометр мгновенных значений | |
SU788026A1 (ru) | Цифровой фазометр дл измерени среднего значени сдвига фаз | |
SU687407A1 (ru) | Цифровой частотомер | |
SU1663771A1 (ru) | Устройство дл детектировани ошибок | |
SU1483448A1 (ru) | Устройство определени экстремума функции | |
SU1575146A1 (ru) | Устройство дл регистрации сейсмической информации | |
SU1429116A1 (ru) | Устройство дл регистрации неисправностей | |
SU809612A1 (ru) | Устройство обнаружени расфазировани пРи пЕРЕдАчЕ иСпыТАТЕльНОй M-пОСлЕ-дОВАТЕльНОСТи |