SU1471197A1 - Устройство дл контрол двухмашинной системы - Google Patents

Устройство дл контрол двухмашинной системы Download PDF

Info

Publication number
SU1471197A1
SU1471197A1 SU874270428A SU4270428A SU1471197A1 SU 1471197 A1 SU1471197 A1 SU 1471197A1 SU 874270428 A SU874270428 A SU 874270428A SU 4270428 A SU4270428 A SU 4270428A SU 1471197 A1 SU1471197 A1 SU 1471197A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
outputs
elements
Prior art date
Application number
SU874270428A
Other languages
English (en)
Inventor
Киров Арутюнович Петросян
Артавазд Артушович Бадалян
Олег Арутюнович Петросян
Самвел Варданович Погосян
Левон Виленович Айрапетян
Original Assignee
Предприятие П/Я А-7390
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7390 filed Critical Предприятие П/Я А-7390
Priority to SU874270428A priority Critical patent/SU1471197A1/ru
Application granted granted Critical
Publication of SU1471197A1 publication Critical patent/SU1471197A1/ru

Links

Landscapes

  • Hardware Redundancy (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано в системах обработки данных дл  комплексировани  двух вычислительных машин в вычислительный комплекс с повышенным требованием к его надежности. Целью изобретени   вл етс  расширение функциональных возможностей и области применени  устройства за счет контрол  магистральной шины процессора. Устройство дл  контрол  двухмашинной системы содержит блоки 1 и 2 согласовани ,две группы элементов ИЛИ 3 и 4, элементы И 5-7, элемент ИЛИ 8, элемент И 9, счетчик 10 времени, триггеры контрол  пуска 11 и сброса 12, формирователи 13 и 14 одиночного импульса, элемент 15 задержки, дешифратор 16 адреса, триггер 17 адреса, схему 18 сравнени . Такое построение устройства позвол ет осуществить контроль магистральной шины ЭВМ, так как код подтверждени  исправности жестко задан на входе схемы сравнени  и при поступлении от ЭВМ другого кода (из-за неисправности ЭВМ или выходе из стро  магистральных линий) происходит автоматическое переключение ЭВМ. 1 ил.

Description

Г г/ 23
NJ
СО
Изобретение относитс  к вычислительной технике и может быть использовано в системах обработки данных дл  комплексировани  двух вычисли- тельных машин в вычислительный комплекс с повышенным требованием к его надежности.
Цель изобретени  - расширение функциональных возможностей и облас- ти применени  устройства за счет контрол  магистральной шины процессора.
На чертеже представлена структурна  схема устройства.
Устройство дл  контрол  двухма- тинной системы содержит первый 1, второй 2 блоки согласовани , элемен ты ИЛИ первой 3 и второй 4 групп, первый 5, второй 6 и третий 7 элементы И, элементы ИЛИ 8 и НЕ 9, счет чик 10 времени, триггеры контрол  пуска 11 и сброса 12, формирователи одиночных импульсов - первый 13 и второй 14, элемент 15 задержки, дешифратор 16 адреса, триггер 17 адре- са, схему 18 .сравнени . Устройство имеет вход 19 дл  подачи синхроимпульсов , входы-выходы 20 и 21 дл  подключени  к информационным и уп- .равл ющим входам-выходам соответст- венно первой и второй ЭВМ, выходы 22 и 23 дл  подачи сигнала Останов первой и второй ЭВМ соответственно.
Устройство работает следующим образом .
После включени  питани  устройства дл  контрол  двухмашинной системы триггер 12 сброса устанавливаетс  в произвольное состо ние, например на первом выходе триггера устанавли- ваетс  высокий уровень напр жени , а на втором выходе - низкий уровень, которьш блокирует элемент И 7, входы выходы блока 2 согласовани  и через второй выход 23 устройства передает- с  на вход Останов второй ЭВМ и переводит ее в состо ние резерва. Высокий уровень напр жени  с первого выхода триггера 12 сброса передаетс  на ,лервый вход элемента И 6. При включении питани  формируетс  сигнал вторым формирователем 14 одиночных импульсов и через второй элемент И 6, первый блоЛ 1 согласовани  и входы-выходы 20 устройства пере- даетс  на вход Пуск первой ЭВМ. Сигнал начального пуска по входам- выходам 20 устройства через первый блок 1 согласовани  и первый элемент
ИЛИ пе рвой группы 3 передаетс  на вход сброса триггера 11 контрол  пуска, а также через элемент ИЛИ 8 на вход сброса счетчика 10 времени и устанавливает их в исходное состо ние , т.е. в состо ние логического О.
Синхроимпульсы от входа 19 устройства через элемент НЕ 9 подаютс  на счетньй вход счетчика 10 времени, перва  ЭВМ посылает код подтверждени исправности по установленному адресу Адрес дешифрируетс  в дешифраторе
16адреса и запоминаетс  в триггере
17адреса, а с его вых;ода сигнал подаетс  на второй вход первого элемента И 5. Идентификационный сигнал первой ЭВМ через входы-выходы 20 устройства , блок 1 согласовани , элементы ИЛИ 3 и первый элемент И 5 подаетс  на вход первого формировател  .ТЗ одиночных импульсов. Сформированный импульс с выхода формировател  13 оди ночнык импульсов.через элемент ИЛИ В подаетс  на вход сброса счетчика 10 времени и переводит его в исходное состо ние. Код подтверждени  исправности от ЭВМ через входы-выходы -первого блока 1 согласовани , элементы ИЛИ 4 подаетс  на входы схемы 18 сравнени .
Если код подтверждени  исправности , поступивший с первой ЭВМ, совпадает с заданным кодом подтверждени  исправности, то на выходе схемы 18 сравнени  сигнал не вырабатьгоаетс , и триггер 11 контрол  пуска не мен ет своего состо ни , Если поступивший и заданный коды подтверждени  исправности не совпадают, то на выходе схемы 18 сравнени  вьфабатьгоаетс  сигнал , которьй поступает на информационный вход триггера контрол  пуска С поступлением идентификационного сигнала на вход записи триггера контрол  пуска от первого элемента И 5 на его выходе по вл етс  сигнал, который поступает на вход триггера 12 сброса и через элемент 15 задержки на вход второго формировател  14 одиночных импульсов. При этом происходит переключение триггера 12 сброса , который в свою очередь блокирует входы-выходы блока 1 согласовани  и через вь1ход 22 устройства посылает, сигнал Останов первой ЭВМ, а также с выхода 23 устройства снимает сигнал Останов второй ЭВМ и разблокирует
входы-выходы второго блока 2 согласовани .
Одновременно при переключении триггера 12 сброса подаетс  сигнал разрешени  на первый вход третьего элемента И 7 и блокирует второй элемент И 6. При этом сформирован- ньй сигнал с выхода второго формировател  14 одиночных импульсов чер третий элемент И 7, второй блок 2 согласовани  и входы-выходы 21 устройства поступает на вход Пуск второй (резервной) ЭВМ и запускает ее. Автоматическое переключение первой и второй ЭВМ происходит такж и при отсутствии фронта идентификацонного сигнала. В этом случае счетчик 10 времени переполн етс , сигнал переполнени  счетчика передаетс  к установочному входу триггера 11 контрол  пуска, который устанавливаетс  в состо ние логической 1, и в дальнейшем формирование сигналов Пуск и Останов происходит как и в случае поступлени  неправильного кода подтверждени  исправности ЭВМ.

Claims (1)

  1. Формула изобретени 
    Устройство дл  контрол  двухмашинной системы, содержсицее первый и второй блоки согласовани , две группы элементов ИЛИ, три элемента И, элементы ИЛИ и НЕ, счетчик времени , триггер контрол  пуска, триггер сброса и первый формирователь одиночного импульса, причем первые выходы первого и второго блоков со- гласовани  подключены к первым и вторым входам элементов ИЛИ первой группь соответственно, вторые выходы первого и второго блоков согласовани  подключены к первым и входам элементов ИЛИ второй группы соответственно, выход первого элемента ИЛИ первой группы соединен с первым входом элемента ИЛИ и входом сброса триггера контрол  пуска, вы- ход второго элемента ИЛИ первой группы соединен с первым входом первого элемента И, выход которого соединен с первыми входами первого и второго блоков согласовани , входом записи триггера контрол  пуска и входом йервого формировател  одиночного импульса , выход которого соединен с вторым входом элемента ИЛИ, выход элемента ИЛИ соединен с входом сброса счетчика времени, выход переполнени  которого соединен с входом установки триггера контрол  пуска, прмой выход которого соединен со счетным входом триггера контрол  сброса пр мой выход которого соединен с первым входом второго элемента И и вторым входом первого блока согласовани , третий вход которого соедине с выходом второго элемента И, входы- выходы сигналов информации и управлени  первого и второго блоков согласовани   вл ютс  входами-выходами устройства дл  подключени  первой и второй ЭВМ соответственно, инверсный выход триггера контрол  сброса соединен с вторым входом второго блока согласовани  и первым входом третьего элемента И, второй вход которого соединен с вторым входом второго элемента И, а выход - с третьим входом второго блока согласовани , третьи выходы первого и второго блоков согласовани   вл ютс  выходами сигналов останова устройства дл  первой и второй ЭВМ соответственно, счетный вход счетчика времени чеоез элемент НЕ соединен с входом-синхроимпульса устройства, отличающеес  тем, что, с целью расширени  функциональных возможностей и области применени  устройства за счет контрол  магистральной шины процессора, в него введены второй формирователь одиночных импульсов дешифратор адреса и триггер адреса, элемент задержки и схема сравнени , входы которой соединены с выходами элементов ИЛИ второй группы и входами дешифратора адреса, выход которого соединен с информационным входом триггера адреса, вход записи которого соединен с выходом третьего элемента ИЛИ первой группы, выход/ триггера адреса соединен с вторым входом первого элемента И, выход схемы сравнени  адреса соединен с информационным входом триггера контрол  пуска, вход второго формировател  одиночного импульса соединен через элемент задержки с пр мьм выходом триггера контрол  пуска, а выход - с вторьм входом второго элемента И.
SU874270428A 1987-04-07 1987-04-07 Устройство дл контрол двухмашинной системы SU1471197A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874270428A SU1471197A1 (ru) 1987-04-07 1987-04-07 Устройство дл контрол двухмашинной системы

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874270428A SU1471197A1 (ru) 1987-04-07 1987-04-07 Устройство дл контрол двухмашинной системы

Publications (1)

Publication Number Publication Date
SU1471197A1 true SU1471197A1 (ru) 1989-04-07

Family

ID=21314102

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874270428A SU1471197A1 (ru) 1987-04-07 1987-04-07 Устройство дл контрол двухмашинной системы

Country Status (1)

Country Link
SU (1) SU1471197A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Патент DD № 203653, кл. G 05 В 23/02. Патент DE № 3207120, кл. G 06 F 11/32. Авторское свидетельство СССР № 1013962, кл. G 06 F 15/16. *

Similar Documents

Publication Publication Date Title
US4691126A (en) Redundant synchronous clock system
RU97112632A (ru) Компьютерная система, имеющая шинный интерфейс
JPH0351002B2 (ru)
SU1471197A1 (ru) Устройство дл контрол двухмашинной системы
US5737571A (en) System for discriminating that an external processor is permitted to access a data storage device utilizing prescribed control signals including access enable signal
JPS6197762A (ja) マイクロプロセッサのメモリー安全装置
SU1737447A1 (ru) Устройство дл подключени абонентов к общей магистрали
SU1709317A1 (ru) Устройство дл управлени электропитанием и формировани сигнала блокировки
JPH0562784B2 (ru)
SU1322321A1 (ru) Устройство дл сопр жени внешних устройств с ЦВМ
SU1596307A1 (ru) Устройство дл программного управлени
SU1290285A1 (ru) Устройство дл управлени энергопотреблением микропроцессорной системы
SU1674140A2 (ru) Устройство дл контрол интерфейса ввода-вывода
RU1798798C (ru) Многомашинна вычислительна система
SU1755290A1 (ru) Устройство дл сопр жени двух магистралей
RU2018943C1 (ru) Устройство для сопряжения
SU1594548A1 (ru) Устройство дл контрол обращений процессора к пам ти
SU1410048A1 (ru) Устройство сопр жени вычислительной системы
SU1201829A1 (ru) Устройство дл управлени энергопитанием микропроцессорной системы
SU1539788A2 (ru) Устройство дл сопр жени двух магистралей
SU1571571A1 (ru) Устройство дл ввода информации
SU1177819A1 (ru) Устройство дл ввода-вывода информации
SU1642472A1 (ru) Устройство дл контрол выполнени последовательности действий оператора
SU1091167A1 (ru) Устройство дл контрол источника последовательности импульсов
SU1765813A2 (ru) Устройство дл вывода информации из ЭВМ