SU1439587A1 - Устройство приоритета - Google Patents
Устройство приоритета Download PDFInfo
- Publication number
- SU1439587A1 SU1439587A1 SU874247688A SU4247688A SU1439587A1 SU 1439587 A1 SU1439587 A1 SU 1439587A1 SU 874247688 A SU874247688 A SU 874247688A SU 4247688 A SU4247688 A SU 4247688A SU 1439587 A1 SU1439587 A1 SU 1439587A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- group
- register
- trigger
- Prior art date
Links
Landscapes
- Communication Control (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
- Small-Scale Networks (AREA)
Abstract
Изобретение относитс к цифровой вычислительной текнике, в частности к многоканальным устройствам приоритета о Целью изобретени вл етс повышение надежности устройства за счет исключени вьщачи на обслуживание более одного абонента Устройство приоритета содержит три регистра 1, 2, 11, группу триггеров 7, две ры элементов И 5, 6 элементы НЕ 9, И 8, РШИ 3, триггер 4 и элемент 10 задержкио В устройстве исключена возможность одновременной вьщачи разрешени на обслуживание двум абонентам за счет введени блокировки запроса об абонента с более высоким приоритетом , пришедшим после прохождени фронта опрашивающего сигнала 1 ил.
Description
TMJ
JS
с
W
4 САЭ Ю СП
00
&CS &fl
П- ТТ
SgJ S
о.
I. 11
Т/4 rjif Т;
, Изобретение относитс к цифровой вычислительной технике, в частности к многоканальным устройствам приоритета , и может быть использовано в системах дискретной обработки инфор- |мации с применением ЭВМо
Целью изобретени вл етс повьше- ние надежности устройства за счет исключени вьдачи на обслуживание более одного абонента о
На чертеже представлена блок-схема ;устройства,
i Устройство приоритета содержит регистры 1 и 2, элемент ИЛИ 3, триг- |гер 4, группы из N элементов И 5 и б, I группу из N триггеров 7, элемент И 8 Iэлемент НЕ 9, элемент 10 задержки, |регистр 11J гедератор 12 импульсов, iустановочньй вход 13, группу запрос- ных входов 14 J грзшпу информационных; выходов 15 и выход 16 расширени , Устройство работает следующим об- ipasoMo
i В исходном состо нии регистры 1, ;2 и 11 и триггер 4 наход тс в нуле- :вом состо нии о На группу входов 14 I поступают запросы на обслуживание абонентов соответствующего приорите- та в виде еди1шчных импульсов, гене- ратор 12 импульсов осуществл ет квитирование запросов во времегш, прив зыва запросы к заданной сетке частоты , соответствующие разр ды регист- ра 1 устанавливаютс в единицу, по- 1 вление любого сигнала запроса в регистре 1- вызьшает через элементы ИЛИ и И 8 установку в единицу триггера 4 Единица с выхода триггера 4 начинает распростран тьс по цепи сквозного I переноса, образованной элементами ИЗ, до наиболее приоритетного поступившего запроса, например i-roc
Все элементы И 5 с (i+1)-ro по N: закрыты уровнем напр жени с i-ro инверсного выхода регистра 1. По мере прохождени единицы через элемент И 5 устанавливаютс в нуль соответ- ствугацие триггеры 7, тем са мым блокиру все предьщущие элементы И 6 Ло-
гическа еданица, достигнув 1-го элемента И 6, соответствующего самому приоритетному из поступивших на дан- ньй момент запросов, через открытьй i-й элемент И б устанавливает в единицу i-й разр д регистра 2. В результате на i-M информационном выходе устройства по вл етс сигнал разрешени на обслуживание i-ro абонента.
п
5 0
5 Q . д
5
5
50
5
вл ющегос на данный момент наиболее приоритетнымо После окончани обслуживани i-ro запроса на входе 13 по вл етс (высокий уровень напр жени ) ответный сигнал, который устанавливает в исходное состо ние цепь сквозного переноса из элементов И 5, а затем через врем , определ емое элементом 10 задержки, устанавливает в единицу триггеры 7 и сбрасывает в нуль i-й разр д регистра 2, с выхода которого формируетс сигнал (перепад из единицы в ноль) дл записи логического нул в i-й разр д регистра 1 Если после обработки i-ro запроса на запросных входах 14 другие запросы отсутствуют, то устройство остаетс в исходном состо нии, есл есть еще запросы, то описанньй цикл работы устройства повтор етс .
Claims (1)
- Формула изобретениУстройство приоритета, содержащее первьй и второй N-разр дные регистры (N - число абонентов), элемент ИЛИ, триггер, первую и вторую группы из N элементов И, группа выходов второго регистра соединена с группой ин- версньцс тактовых входов первого регистра и вл етс группой информационных выходов устройства, нулевой вход триггера вл етс входом сброса устройства, каждый i-й (i 1,N) так- товьш вход второго регистра соединен с выходом i-го элемента И второй группы, первый вход которого соединен с i-M пр мым выходом первого регистра , каждый i-й инверсньй выход которого соединен с первым входом i-ro элемента И первой группы, вто- . |)ой вход каждого i-ro элемента И первой грзтпы, кроме первого, соединен с вторым входом i-ro элемента И второй группы и выходом (i-l)-ro элемента Ич первой группы, второй вход первого элемента И первой группы соединен с выходом триггера, отли чающе- е с тем, что, с целью повьштени надежности устройства за счет исключени вьдачи на обслуживание более одного абонента, оно содержит группу из N триггеров, элемент И, элемент НЕ, третий регистр, генератор импульсов и элемент задержки, причем нулевой вход каждого i-ro триггера группы соединен с выходом i-ro элемента И первой группы, выход N-ro элемента31439587И первой группы вл етс выходомвходом элемента задержки, выход которасййрени устройства, второй входрого соединен с нулевым входом второпервого элемента И второй группы со-го регистра и единичными входами тригединен с выходом триггера, выход каж-геров группы, каждый i-й вход элемендого i-ro триггера группы соединента ИЛИ соединен с i-м пр мым выходомс третьим входом i-ro элемента И вто-первого регистра, каждый i-й единичрой группы, единичный вход триггераный вход первого регистра соединенсоединен с выходом элемента И, пер-с 1-м выходом третьего регистра, кажвый вход которого соединен с выходом Д вход которого вл етс i-Mэлемента ИЛИ, а второй вход - с выхо-запросным входом устройства, выходдом элемента НЕ, вход элемента НЕ со-генератора импульсов соединен с такединен с входом сброса устройства итовым входом третьего регистра.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874247688A SU1439587A1 (ru) | 1987-05-21 | 1987-05-21 | Устройство приоритета |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874247688A SU1439587A1 (ru) | 1987-05-21 | 1987-05-21 | Устройство приоритета |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1439587A1 true SU1439587A1 (ru) | 1988-11-23 |
Family
ID=21305314
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874247688A SU1439587A1 (ru) | 1987-05-21 | 1987-05-21 | Устройство приоритета |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1439587A1 (ru) |
-
1987
- 1987-05-21 SU SU874247688A patent/SU1439587A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР №600537, кпо G 06 F 9/46, 1976. Авторское .свидетельство СССР № 902016, кпо G 06 F 9/46, 1982 * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1439587A1 (ru) | Устройство приоритета | |
SU1522206A1 (ru) | Устройство динамического приоритета | |
SU1608657A1 (ru) | Преобразователь код-веро тность | |
SU1388863A1 (ru) | Многоканальное устройство дл подключени абонентов к общей магистрали | |
SU1621059A1 (ru) | Устройство дл обработки изображений объектов | |
SU452827A1 (ru) | Устройство дл сравнени двоичных чисел | |
SU1265772A1 (ru) | Многоканальное устройство приоритета | |
SU1644146A1 (ru) | Устройство дл контрол последовательного двоичного кода | |
RU1837288C (ru) | Устройство динамического приоритета | |
SU1591010A1 (ru) | Цифровой интегратор | |
SU1265795A1 (ru) | Устройство быстрого преобразовани сигналов по Уолшу с упор дочением по Адамару | |
SU1213483A1 (ru) | Устройство дл сбора статистических данных об обменах по общей шине мини-ЭВМ | |
SU1187143A1 (ru) | Устройство дл измерени временных интервалов | |
SU1562914A1 (ru) | Многоканальное устройство дл подключени абонентов к общей магистрали | |
SU1728975A1 (ru) | Устройство выбора каналов | |
SU1295507A1 (ru) | Цифровой веро тностный фильтр | |
SU1117631A1 (ru) | Устройство дл сортировки чисел | |
SU1167660A1 (ru) | Устройство дл контрол пам ти | |
SU1302322A1 (ru) | Устройство дл формировани теста оперативной пам ти | |
SU1401462A1 (ru) | Устройство дл контрол логических блоков | |
RU1826081C (ru) | Устройство дл формировани гистограммы изображени | |
SU1427370A1 (ru) | Сигнатурный анализатор | |
RU1809441C (ru) | Многоканальное устройство приоритета | |
SU1287266A1 (ru) | Устройство формировани импульса в середине временного интервала | |
SU1403357A1 (ru) | Цифровой временной дискриминатор |