SU1265772A1 - Многоканальное устройство приоритета - Google Patents

Многоканальное устройство приоритета Download PDF

Info

Publication number
SU1265772A1
SU1265772A1 SU853864953A SU3864953A SU1265772A1 SU 1265772 A1 SU1265772 A1 SU 1265772A1 SU 853864953 A SU853864953 A SU 853864953A SU 3864953 A SU3864953 A SU 3864953A SU 1265772 A1 SU1265772 A1 SU 1265772A1
Authority
SU
USSR - Soviet Union
Prior art keywords
channel
trigger
output
input
pulse
Prior art date
Application number
SU853864953A
Other languages
English (en)
Inventor
Николай Николаевич Шарпило
Юрий Яковлевич Антонов
Original Assignee
Предприятие П/Я А-3517
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3517 filed Critical Предприятие П/Я А-3517
Priority to SU853864953A priority Critical patent/SU1265772A1/ru
Application granted granted Critical
Publication of SU1265772A1 publication Critical patent/SU1265772A1/ru

Links

Landscapes

  • Bus Control (AREA)

Abstract

Изобретение относитс  к вычислительной технике. Цель изобретени  сокращение оборудовани  и улучшение синхронизации устройства. В многоканальное устройство приоритета, содержащее в каждом канале три триггера, три элемента И и элемент ИЛИ, дополнительно введены генератор импульсов, элемент И, триггер, два элемента ШШ и элемент И в каждый канал. Э.то позвол ет сократить оборудование и улучшить синхронизацию работы устройства. Изобретение может быть использова-i но в устройствах сопр жени  ЦВМ с абонентами автоматизированных систем управлени , работающих в режиме разделени  времени. I ил.

Description

to
а ел | 1 ю
Изобретение относитс  к вычислительной технике, в частности, к устройствам приоритета, и может быть использовано при организации обмена периферийными устройствами и ЭВМ, а также дл  подключени  к общему полю пам ти регистров приема и вьщачи информации в автоматизированных системах управлени , работающих в режиме разделени  времени.
Целью изобретени   вл етс  сокращение оборудовани .
На чертеже приведена функциональна  схема многоканального устройства приоритета.
Многоканальное устройство приоритета содержит каналы 1, в каждый из которых вход т триггеры 2-4 и элементы И 5-7, генератор 8 импульсов, элемент И 9, Триггер 10, элементы ИЛИ 11 и 12, каждый канал 1 содержит элемент И 13 и элемент ИЛИ 14. Устройство имеет запросные входы 15, ответный вход 16 и выходы 17, а также выход 18 элемен -а ИЛИ 14, выход 19 элемента И 6, выход 20 элемента И 13, вход 21 канала 1 и установочной вход 22 устройства.
При включении питающего напр жени  в многоканальное устройство приоритета по установочному входу 22- поступает сигнал установки в исходное состо ние, который через элемент ИЛИ 14 устанавливает триггеры 2-4 и через элемент ИЛИ 12 триггер 10 в исходное состо ние.
Триггеры 2-4 всех каналов устанавливаютс  в исходное состо ние.
Тактовые импульсы с выхода генератора 8 проход т через элементы ИЗ, 6 и 13. Так как триггеры 2-4 всех каналов наход тс  в исходном состо нии , сигналы опроса за вок проход т через элемент И 13 на вход 21.j второго канала, с выхода второго канала на вход 2 Ij третьего канала и так далее, т.е. импульсы опроса за вок посто нно анализируют состо ние триггера 4 каждого канала до тех пор, пока в один, из каналов по входу 15 не поступит сигнал за вки.
Устройство работает следукицим образом .
Сигнал за вки по входу 15 поступает на вход триггера 2 и устанавливает его в состо ние I. Первый тактовый импульс опроса (отсчет ведетс  от момента поступлени  сигнала запроса ) с входа 21 проходит- через элемент И 5, открытый 1 с выхода триггера 2, и через элемент И 13, открытый 1 с инверсных выходов триггеров 3 и 4, на вход 21 второго канала . Импульс с выхода элемента И 5 поступает на вход триггера 3 и устанавливает его в состо ние 1, т.е. он начинает выдавать О на входы элементов И 5 и 13, и 1 на вход элемента И 6.
Второй тактовый импульс с входа 2 проходит только через элемент И 6 (элементы И 5 и 13 закрыты О с инверсного выхода триггера 3) на вход триггера 4, устанавлива  его в 1, и через элемент ИЛИ 11 на вход сброса триггера 10, устанавлива  его в О.
С выхода триггера 10 начинает выдаватьс  О, который блокирует прохождение тактовых импульсов через элемент И 9.
С пр мого выхода триггера 4 начинает выдаватьс  1 на выход 17 и на первый вход элемента И7. После передачи информации по входу 16 поступает сигнал окончани  работы общей магистрали . -Он поступает одновременно во все каналы, но устанавливает в исходное состо ние триггеры 2-4 того канала , который разрешил подключение к магистрали. В данном примере в исходное состо ние устанавливаютс  тригге5 ры 2-4 первого канала, потому что на элемент И 7 этого канала поступает 1 с выхода триггера 4.
Одновременно через элемент ИЛИ 12 устанавливаетс  в 1 триггер 10. Тактовые импульсы опроса с выхода элемента И 9 начинают вновь поступать в каналы 1.
На этом первый канал свою работу заканчивает. Остальные каналы работают аналогично.
При поступлении за вок по входам 15 сразу в несколько каналов сначала обнаруживаетс  за вка в младшем канале 1 и ;Вьтолн етс , затем в старшем канале и так поочередно, пока не будут вьтолнены все за вки, т.е. высший приоритет на подключение к магистрали у первого канала, затем у второ -о и так далее, последний канал имеет низкий приоритет.

Claims (1)

  1. Рассмотрим работу устройства при одновременном поступлении за вок в первый и второй каналы. 3 Сигналами за вок по входам 15 устанавливаютс  триггеры 2 каналов 1 и „ . Первый тактовый импульс с выхода элемента И 9 проходит через элемент И 5, устанавлива  в 1 триггер 3, и через элемент И 14 на вход 2 вто рого канала 1. С входа 21 первый тактовый импульс поступает на входы элементов И 5 и 13 второго канала l. Так как элемент И 5 второго кана ла 1 открыт разрешающим потенциалом с выхода триггера 2, первьй импульс опроса проходит через элемент И 5 на вход триггера 3 второго канала 1 и устанавливает его в 1. Одновремен но импульс проходит через элемент И 13 второго канала 1, на вход 2 Ц третьего канала и так далее до последнего канала „. Во всех каналах, в которые поступили за вки, первым тактовым импульсом опроса признаки поступивших за вок переписываютс  из триггеров 2 в триггеры 3 соответствующего канала. При этом с инверсного выхода триггера 3 начинает вьщаватьс  запрещающий потенциал на входы элементов И 5 и 13, тем самым блокируетс  передача следующего тактового импульса опроса через элемент И 13 в старщий канал, с пр мого выхода триггера 3 начинает вьщаватьс  разрешающий потенциал на вход элемента И 6. Второй тактовый импульс опроса с выхода элемента И 9 через вход 21j первого канала поступает на входы элементов И 5, 6 и 13, но проходит только через элемент И 6, Триггер 4 у :танавливаетс  в 1 , котора  посту пает на выход 17 и элемент И 7, Второй тактовый импульс опроса во второй 1 канал не поступает, так как элемент И 13 закрыт запрещающим потенциалом с инверсного выхода триг гера 3. Одновременно с выхода элемен та И 6 второй тактовый импульс опроса проходит через элемент ИЛИ I1 на вход сброса триггера 10 и устанавливает его в О, О с выхода триггера 10 блокирует прохождение импульсов через элемент И 9. После вьптолнени  за вки первого канала 1 , по входу 16 поступает сиг нал окончани  работы, который устанавливает триггеры 2-4 первого канала 1;, через элементы И 7 и ИЛИ 14 и 724 . триггер 10 через элеме гт ИЛИ 12 в исходное состо ние. Следующий тактовый импульс опроса с выхода элемента И 9 через вход 21 и элемент И 13 первого канала 1 поступает на вход 21 второго канала Ij. Этот импульс проходит только через элемент И 6 второго канала на вход ,,триггера 4 и через выход 19, и элемент ИЛИ II на вход триггера 10. С второго выхода триггера 4 второго канала начинает вьодаватьс  разрещающий потенциал на вход элемента И 7 и выход 17. Запрещающим потенциалом с выхода триггера 10 блокируетс  прохождение тактовых импульсов через элемент И 9. При поступлении сигнала окончани  работы по входу 16 устанавливаетс  в исходное состо ние только триггеры 2-4 второго канала (триггеры 2-4 остальных каналов не могут бЬтть установлены в исходное состо ние, так как элемент И 7 каждого из этих каналов блокирован запрещающим потенциалом с пр мого вьгхода триггера 4) через открытый элемент И 7 и элемент ИЛИ 14, а также триггер 10 через выход 18 и элемент ИЛИ 12. Формула изобретени  Многоканальное устройство приоритета , содержащее в каждом канапе три триггера, три элемента И и в каждом канале, кроме первого и последнего, элемент ИЛИ, причем пр мой выход первого триггера канала соединен с первым входом первого элемента И своего канала,-выход первого элемента И канала соединен с единичным входом второго триггера своего канала, пр мой выход второго триггера канала соединен с первым входом второго элемента И своего канала, выход второго элемента И канала соединен с единичным входом третьего триггера своего канала , единичный вход третьего триггера каждого канала  вл етс  соответствующим выходом устройства, о т л и чающеес  тем, что, с целью сокращени  оборудовани , устройство содержит генератор импульсов, эле-, мент И, триггер, два элемента ИЛИ, в каждом канапе четвертый элемент И, а в первом и последнем каналах элемент ИЛИ, причем каждый запросный вход устройства соединен с единичным вхо
SU853864953A 1985-03-11 1985-03-11 Многоканальное устройство приоритета SU1265772A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853864953A SU1265772A1 (ru) 1985-03-11 1985-03-11 Многоканальное устройство приоритета

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853864953A SU1265772A1 (ru) 1985-03-11 1985-03-11 Многоканальное устройство приоритета

Publications (1)

Publication Number Publication Date
SU1265772A1 true SU1265772A1 (ru) 1986-10-23

Family

ID=21166168

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853864953A SU1265772A1 (ru) 1985-03-11 1985-03-11 Многоканальное устройство приоритета

Country Status (1)

Country Link
SU (1) SU1265772A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5491824A (en) * 1992-04-20 1996-02-13 International Business Machines Corporation System and method for improved efficiency and deadlock prevention in communication interfaces utilizing a first-in-first-out action queue

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 684536, кл. G 06 F 3/04, G 06 F 9/46, 1978. Авторское свидетельство СССР № 734689, кл. G 06 F 9/46, 1980. *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5491824A (en) * 1992-04-20 1996-02-13 International Business Machines Corporation System and method for improved efficiency and deadlock prevention in communication interfaces utilizing a first-in-first-out action queue

Similar Documents

Publication Publication Date Title
SU1265772A1 (ru) Многоканальное устройство приоритета
SU631921A1 (ru) Многоканальное устройство дл управлени очередностью обращени к общему потребителю
SU1633529A1 (ru) Устройство дл мажоритарного выбора асинхронных сигналов
SU1388863A1 (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
RU1797136C (ru) Устройство дл опроса абонентов
SU1397936A2 (ru) Устройство дл перебора сочетаний
SU1439587A1 (ru) Устройство приоритета
SU1264206A1 (ru) Устройство коммутации дл систем многоканального контрол и управлени
SU1672450A1 (ru) Блок анализа значимости за вки
SU1520515A1 (ru) Многоканальное устройство приоритета
SU1388845A1 (ru) Устройство дл определени экстремального числа
SU1513440A1 (ru) Настраиваемое логическое устройство
RU1837288C (ru) Устройство динамического приоритета
SU1397914A1 (ru) Многоканальное устройство дл приоритетного подключени абонентов к общей магистрали
SU1686443A1 (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
SU1310822A1 (ru) Устройство дл определени старшего значащего разр да
SU1168941A1 (ru) Многоканальное устройство дл подключени источников информации к общей магистрали
SU1339572A1 (ru) Устройство дл обмена информацией
SU1317436A1 (ru) Устройство дл обслуживани запросов
SU1584097A1 (ru) Устройство дл контрол очередности поступлени импульсов в N последовательност х
SU1315976A1 (ru) Устройство приоритета
SU1762306A1 (ru) Многоканальное устройство динамического приоритета
SU1111149A1 (ru) Устройство дл ввода информации
SU1481778A1 (ru) Устройство дл сопр жени магистрали с каналом св зи
SU1084794A1 (ru) Устройство дл обслуживани запросов в пор дке поступлени