SU1481778A1 - Устройство дл сопр жени магистрали с каналом св зи - Google Patents

Устройство дл сопр жени магистрали с каналом св зи Download PDF

Info

Publication number
SU1481778A1
SU1481778A1 SU874294149A SU4294149A SU1481778A1 SU 1481778 A1 SU1481778 A1 SU 1481778A1 SU 874294149 A SU874294149 A SU 874294149A SU 4294149 A SU4294149 A SU 4294149A SU 1481778 A1 SU1481778 A1 SU 1481778A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
group
output
trigger
input
Prior art date
Application number
SU874294149A
Other languages
English (en)
Inventor
Александр Витальевич Анцыгин
Владимир Иванович Гречишников
Андрей Алексеевич Шанин
Нина Яковлевна Полонская
Original Assignee
Предприятие П/Я В-2431
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2431 filed Critical Предприятие П/Я В-2431
Priority to SU874294149A priority Critical patent/SU1481778A1/ru
Application granted granted Critical
Publication of SU1481778A1 publication Critical patent/SU1481778A1/ru

Links

Landscapes

  • Small-Scale Networks (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано дл  передачи импульсно-потенциальных сигналов управлени  вычислительными процессами по магистрали данных в вычислительных комплексах и локальных сет х. Целью изобретени   вл етс  расширение области применени  устройства и сокращение оборудовани  путем передачи по магистрали данных импульсно-потенциальных сигналов управлени  вычислительными процессами. Устройство содержит генератор импульсов, распределитель импульсов, элемент И, триггер, два регистра и коммутатор. Цель достигаетс  тем, что в устройство введены элементы ИЛИ, два триггера, четыре элемента И и группа из М элементов И, соединенные определенным образом. 1 ил.

Description

Изобретение относитс  к вычислительной технике и может быть использовано дл  передачи импульсно-потен- циальных сигналов управлени  вычислительными процессами по магистрали данных в вычислительных комплексах и локальных сет х.
Целью изобретени   вл етс  расширение области применени  и сокращение оборудовани  путем передачи по магистрали данных импульсно-потенциаль- ных сигналов управлени  вычислительными процессами.
На чертеже приведена схема устройства .
Устройство содержит генератор 1 импульсов, распределитель 2 импульсов , первый элемент И 3, первый триггер 4, коммутатор-5, первый и второй
регистры 6 и 7, выходы 8 устройства, информационные входы 9 устройства, входы 10 управл ющих импульсных сигналов , входы 11 управл ющих потенциальных сигналов, вход 12 сигнала строба выдачи, элемент ИЛИ 13,второй триггер 14, третий триггер 15, вто- рой-п тый элементы И 16-19, группу элементов И .
Устройство работает следующим об- оазом.
Импульсно-потенциальные сигналы управлени , поступающие на входы 10 и 11 устройства, выдаютс  в магистраль данных через выходы 8 устройства каждый раз при поступлении импульсного сигнала на любой из входов 10.
00
J
оо
314
Выдача импульсно-потенцйальных сигналов синхронизируетс  с сигналом строба выдачи, поступающего на вход 12 устройства и имеет приоритет по отношению к выдаче данных, поступающих на входы 9 устройства.
В исходном состо нии все триггеры и регистры устройства наход тс  в нулевом состо нии. Цепи установки в исходное состо ние условно не показаны.
Когда триггер 4 находитс  в О, на выходы устройства 8 через коммутатор 5 выдаютс  сигналы с информационных входов 9.
Импульсный сигнал, пришедший на К-й разр д входов 10, установит в 1 К-й разр д регистра 7. Потенциал с К-го разр да регистра 7 поступает через элемент ИЛИ 13 на вход элемента И 16. Импульс, с первого выхода распределител  импульсов 2 проходит через элемент И 16 и устанавливает
в
М триггер 14.
Поскольку на входах элемента И 18 имеютс  единичные потенциалы с пр мого выхода триггера 14 и инверсного выхода триггера 15, импульс с второго выхода распределител  импульсов 2 проходит через него и разрешает запись на регистр 6 содержимого регистра 7 и потенциальных сигналов с входов 11 устройства.
Импульсный сигнал с третьего выхода распределител  2 импульсов проходит через элемент И 19, так как триггер 15 находитс  в О, и устанавливает в О те разр ды регистра 7, которые уже переписаны в регистр 6, это производитс  через элементы И группы 20.
По импульсу с четвертого выхода распределител  2 импульсов устанавливаетс  в 1 триггер 15.
Триггер 4 устанавливаетс  в 1 и разрешает прохождение кода с регистра 6 на выходы 8 устройства через коммутатор 5 по переднему фронту сигнала 12 строба выдачи при условии 1 триггера 14.
Если за врем  выдачи на входы 10 не поступило ни одного импульсного сигнала, то триггеры 14 и 15 сбрасываютс  по заднему фронту сигнала 12 ,строба выдачи, а триггер 4 устанавливаетс  в О по переднему фронту следующего сигнала 12 строба выдачи если триггер 14 находитс  в О.
1778
Частота импульсов генератора 1 должна быть выбрана в соответствии с временем переключени  используемых в устройстве элементов.
Восстановление импульсно-потенцйальных сигналов управлени  на приемной стороне производитс  с помощью окраски передаваемых кодов в (N+1)-M разр де, который равен О при передаче данных с входов 9 и - 1 при передаче сигналов управле 1
ни .

Claims (1)

15 Формула изобретени 
0
5
0
5
0
5
0
5
Устройство дл  сопр жени  магистрали с каналом св зи, содержащее генератор импульсов, выход которого соединен с входом распределител  импульсов , первый элемент И, первый триггер, коммутатор, первый и второй регистры, причем группа выходов коммутатора  вл етс  группой выходов устройства дл  подключени  к входам магистрали данных, перва  группа информационных входов коммутатора  вл етс  группой входов устройства дл  подключени  к выходам магистрали данных, втора  группа информационных входов коммутатора подключена к группе выходов первого регистра,первые стробирующий и информационный входы коммутатора подключены к инверсному выходу первого триггера, вторые стробирующий и информационный входы коммутатора соединены с пр мым выходом первого триггера, установочные входы разр дов второго регистра  вл ютс  входами устройства дл  подключени  к шинам импульсных управл ющих сигналов управл ющей магистрали, группа выходов второго регистра соединена с первой группой информационных входов первого регистра, втора  группа информационных входов которого  вл етс  группой входов устройства дл  подключени  к шинам потенциальных управл ющих сигналов управл ющей магистрали, вход строба выдачи устройства соединен с синхровходом первого триггера и первым входом первого элемента И, выход которого соединен с входом сброса первого триггера, отличающеес  тем, что, с целью расширени  области применени  и сокращени  оборудовани , оно содержит элемент ИЛИ, второй и третий триггеры, с второго по п тый элементы И, группу элементов И, причем входы сброса второго и третьего триггеров соединены с входом строба выдачи устройства, установочные входы второго и третьего триггеров соединены соответственно с выходами второго и третьего элементов И, пр мой выход второго триггера соединен с информационным входом первого триггера и первыми входами третьего и четвертого элемента И, инверсный выход второго триггера соединен с вторым входом первого элемента И, инверсный выход третьего триггера соединен с вторым входом четвертого элемента И и первым входом п того элемента И, первый вход второго элемента И, третий вход четвертого эле81778 . 6
мента И и вторые входы п того и третьего элементов И соединены соответственно с первым, вторым, третьим и четвертым выходами распределител  импульсов, второй вход второго элемента И соединен с выходом элемента ИЛИ, группа входов которого соединена с группой выходов второго регистра, выход четвертого элемента И соединен с синхровходом первого регистра, выход п того элемента И соединен с первыми входами элементов И группы, вторые входы которых соединены с соответствующими выходами группы выходов первого регистра, а выходы соединены с входами сброса соответствующих разр дов второго регистра .
10
15
SU874294149A 1987-08-05 1987-08-05 Устройство дл сопр жени магистрали с каналом св зи SU1481778A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874294149A SU1481778A1 (ru) 1987-08-05 1987-08-05 Устройство дл сопр жени магистрали с каналом св зи

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874294149A SU1481778A1 (ru) 1987-08-05 1987-08-05 Устройство дл сопр жени магистрали с каналом св зи

Publications (1)

Publication Number Publication Date
SU1481778A1 true SU1481778A1 (ru) 1989-05-23

Family

ID=21323201

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874294149A SU1481778A1 (ru) 1987-08-05 1987-08-05 Устройство дл сопр жени магистрали с каналом св зи

Country Status (1)

Country Link
SU (1) SU1481778A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 604175, кл. И 04 L 25/40, 1978. Авторское свидетельство СССР № 663124, кл. Н 04 L 25/40, 1979. *

Similar Documents

Publication Publication Date Title
SU1481778A1 (ru) Устройство дл сопр жени магистрали с каналом св зи
SU1388863A1 (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
SU1762307A1 (ru) Устройство дл передачи информации
SU1105884A1 (ru) Устройство дл сопр жени абонентов с цифровой вычислительной машиной
SU1693611A1 (ru) Устройство дл сопр жени ЭВМ с линией св зи
SU1187253A1 (ru) Устройство для временной привязки импульсов
SU798785A1 (ru) Устройство дл вывода информации
SU1265772A1 (ru) Многоканальное устройство приоритета
SU1167720A1 (ru) Коммутатор
SU1518904A1 (ru) Устройство дл фазировани электронного стартстопного телеграфного приемника
CA1189928A (en) Full-duplex transmission of bit streams serially and in bit-synchronism on a bus between two terminals
SU1370655A1 (ru) Устройство дл перебора сочетаний
SU1381599A1 (ru) Устройство дл сдвига импульсов
SU1355976A1 (ru) Устройство дл передачи и приема цифровой информации
SU911718A2 (ru) Селектор импульсов по длительности
SU1363217A1 (ru) Устройство дл мажоритарного выбора асинхронных сигналов
SU1193672A1 (ru) Числоимпульсный квадратор
SU922715A1 (ru) Устройство дл ввода информации
SU1309294A1 (ru) Матричный коммутатор
SU1510105A1 (ru) Устройство дл передачи и приема данных
SU1562914A1 (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
SU1742825A1 (ru) Многоканальное устройство дл сопр жени вычислительных машин
SU1397914A1 (ru) Многоканальное устройство дл приоритетного подключени абонентов к общей магистрали
SU957436A1 (ru) Счетное устройство
RU1784987C (ru) Устройство дл двунаправленной передачи информации