SU1425674A1 - Контролируемое арифметическое устройство - Google Patents

Контролируемое арифметическое устройство Download PDF

Info

Publication number
SU1425674A1
SU1425674A1 SU874201106A SU4201106A SU1425674A1 SU 1425674 A1 SU1425674 A1 SU 1425674A1 SU 874201106 A SU874201106 A SU 874201106A SU 4201106 A SU4201106 A SU 4201106A SU 1425674 A1 SU1425674 A1 SU 1425674A1
Authority
SU
USSR - Soviet Union
Prior art keywords
arithmetic unit
monitored
outputs
result
information
Prior art date
Application number
SU874201106A
Other languages
English (en)
Inventor
Збышек Иванович Домбровский
Михаил Алексеевич Дуда
Людмила Анатольевна Узлова
Original Assignee
Тернопольский Финансово-Экономический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Тернопольский Финансово-Экономический Институт filed Critical Тернопольский Финансово-Экономический Институт
Priority to SU874201106A priority Critical patent/SU1425674A1/ru
Application granted granted Critical
Publication of SU1425674A1 publication Critical patent/SU1425674A1/ru

Links

Landscapes

  • Hardware Redundancy (AREA)

Abstract

Изобретение относитс  к области автоматики и вычислительной техники и может быть использовано в устройствах обработки цифровой информации повьшенной надежности. Цель изобретени  - повьшение достоверности контрол  устройства. Контролируемое арифметическое устройство содержит регистры 1, 2 сдвига, сумматор 3, регистр 4 результата, блок 5 сравнени . Цикл работы контролируемого арифметического устройства состоит из двух тактов - рабочего и контрольного. В рабочем такте п-разр дные первый и второй операнды записываютс  в регистры 1, 2 сдвига, старшие разр ды которых остаютс  в нулевом состо нии. Результат сложени  на сумматоре 3 за- письшаетс  в регистр 4 результата. В контрольном такте блокируетс  запись на регистр 4 результата и осуществл етс  сдвиг информации на регистрах 1,2 сдвига в сторону старших разр дов на один разр д. Теперь результат сложени  снимаетс  со старших п разр дов сумматора 3 и сравниваетс  блоком 5 сравнени  с содержи мым регистра 4 результата. Выход блока 5 сравнени   вл етс  выходом Неисправности контролируемого арифметического устройства, группа информационных выходов регистра 4 результата  вл етс  группой информационных выходов контролируемого арифметического устройства. Режим работы ус трой- ства определ етс  сигналом, поступающим на вход 6 задани  режима работы контролируемого ерифметического устройства. 1 ил. , « (Л

Description

п
ff.
m/ П
Изобретение относитс  к автоматик и вычислительной технике и может быть использовано в устройствах обработки цифровой информации повышен- ной надежности.
Целью изобретени   вл етс  повышение достоверности контрол  устройства .
На чертеже приведена функциональ- нал схема контролируемого арифметического устройства.
Контролируемое арифметическое устройство содержит регистры 1 и 2 сдвига, сумматор 3, регистр 4 резуль тата, блок 5 сравнени  и вход 6 задани  режима работы контролируемого арифметического устройства.
Контролргруемое арифметическое устройство работает следующим образом .
Работа состоит из двух тактов - рабочего и контрольного. В рабочем Iтакте на вход 6 задани  режима ра- |боты контролируемого устройства Подаетс  нулевой сигнал.. ; п-разр дные операторы поступают на регистры 1 и 2 сдвига, с выходов :которых подаютс  на входы первого и iBToporo операндов сумматора 3 (в (п+1)-х разр дах регистров 1 и 2 сдвига имеютс  нулевые сигналы).
I Код с -выходов суммы п младших 1разр дов сумматора 3 записываетс  в регистр 4 результата. После этого начинаетс  контрольный такт работы устройства и на входе 6 задани  ре- ;Жима работы контролируемого арифме- тического устройства устанавливаетс  единичньш сигнал.
По этому сигналу происходит сдви содержимого регистров 1 и 2 сдвига на один разр д в сторону старших разр дов, при этом первые разр ды обоих регистров устанавливаютс  в нулевое состо ние. Запись в регистр 4 результата запрещаетс .
Результат сложени  снимаетс  с выходов суммы разр дов с второго по (п+1)-й и сравниваетс  поразр дно н блоке 5 сравнени  с содерзкимым ре
O
5
0
0
5
5
0
5
0
гистра 4 результата. При неравенстве этих кодов на выходе блока 5 сравнени  формируетс  единичный сиг- - нал, по вление которого в такте контрол  означает неисправность контролируемого арифметического устройства.

Claims (1)

  1. Формула изобретени 
    Контролируемое арифметическое устройство, содержащее сумматор, регистр результата и блок сравнени , причем выходы суммы п разр дов сумматора -соединены с соответствующими разр дами группы информационных входов регистра результата, информационные выходы которого образуют группу информационных выходов контролируемого арифметического устройства и соединены с первой группой информационных входов блока сравнени , выход несравнёни  которого  вл етс  выходов неисправности контролируемого арифметического устройства, вход разрешени  записи регистра результата  вл етс  входом задани  режима работы контролируемого арифметического устройства, отличающеес  тем, что, с целью повышени  достоверности контрол  устройства , в него введены два регистра сдвига, причем информационные выходы первого и второго регистров сдвига соединены с входами первого и второго операндов соответственно, информационные входы п младших разр дов первого и второго регистров сдвига  вл ютс  соответственно группами входов первого и второго операндов контролируемого устройства, входы сдвига первого и второго регистров сдвига подключены к входу задани  режима работы контролируемого арифметического устройства, выходы суммы с второго по (п+1)-й разр дов сумматора соединены с второй группой информационных входов блока сравнений , информационные входы Сп+1)-х разр дов первого и второго регистров сдвига подключены к шине нулевого потенциала устройства.
SU874201106A 1987-02-25 1987-02-25 Контролируемое арифметическое устройство SU1425674A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874201106A SU1425674A1 (ru) 1987-02-25 1987-02-25 Контролируемое арифметическое устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874201106A SU1425674A1 (ru) 1987-02-25 1987-02-25 Контролируемое арифметическое устройство

Publications (1)

Publication Number Publication Date
SU1425674A1 true SU1425674A1 (ru) 1988-09-23

Family

ID=21288105

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874201106A SU1425674A1 (ru) 1987-02-25 1987-02-25 Контролируемое арифметическое устройство

Country Status (1)

Country Link
SU (1) SU1425674A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 792250, кл. G 06 F 11/00, 1978. . Авторское свидетельство СССР № 1076906, кл. G 06 F 11/00, 1980. *

Similar Documents

Publication Publication Date Title
SU1425674A1 (ru) Контролируемое арифметическое устройство
RU2066067C1 (ru) Центральный процессор для многопроцессорной вычислительной системы
SU1675897A1 (ru) Устройство дл обработки данных переменной длины
SU686027A1 (ru) Устройство дл определени экстремальных чисел
SU680477A1 (ru) Арифметическое устройство
SU1387003A2 (ru) Устройство дл сопр жени @ датчиков с ЭВМ
GB1114503A (en) Improvements in or relating to data handling apparatus
SU1221650A1 (ru) Устройство дл определени экстремумов функций
RU1829034C (ru) Устройство дл контрол программно-управл емого вычислительного блока
SU968804A1 (ru) Устройство дл определени экстремальных чисел
SU1478213A1 (ru) Устройство дл вычислени функций синуса и косинуса
SU1336022A1 (ru) Вычислительное устройство
SU1176322A1 (ru) Вычислительное устройство
SU1411740A1 (ru) Устройство дл вычислени экспоненциальной функции
SU378810A1 (ru) Позиционная система для программного управления поворотными механизмами
SU1589268A1 (ru) Устройство дл выполнени операций над нечеткими переменными
SU378945A1 (ru) Устройство для микропрограммного управления
RU1797108C (ru) Арифметическое устройство с микропрограммным управлением
SU1539765A1 (ru) Арифметико-логический модуль
SU1368978A2 (ru) Пороговый элемент
SU1429111A1 (ru) Устройство дл возведени в квадрат чисел с произвольными знаками
SU1603369A1 (ru) Устройство дл сдвига информации
SU1683012A1 (ru) Устройство дл сложени и вычитани чисел по модулю
SU1083198A1 (ru) Операционный модуль
SU1429122A2 (ru) Устройство дл сопр жени @ датчиков с ЭВМ