SU1410100A1 - Запоминающее устройство с последовательным вводом информации - Google Patents
Запоминающее устройство с последовательным вводом информации Download PDFInfo
- Publication number
- SU1410100A1 SU1410100A1 SU864149970A SU4149970A SU1410100A1 SU 1410100 A1 SU1410100 A1 SU 1410100A1 SU 864149970 A SU864149970 A SU 864149970A SU 4149970 A SU4149970 A SU 4149970A SU 1410100 A1 SU1410100 A1 SU 1410100A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- information
- input
- address
- inputs
- column
- Prior art date
Links
Landscapes
- Dram (AREA)
Abstract
Изобретение относитс к вычислительной технике и может быть использовано при построении запоминающих устройств большой емкости в интегральном исполнении. Цель изобретени - увеличение емкости накопител при фиксированном числе адресных вхо
Description
Ш-Ш
16.1-li
(Л
|дов запоминающего устройства с после- .овательным йводом информации. Пос- тавленна цель осуществлйетс за счет введени блока 9 счетчиков, на входы Которого поступает последовательный |код через адресные входы устройства. |БЛОК 9 считает импульсы .последова- |тельного кода и на его выходах по вл етс параллельный код, соответствующий последовательнот гу коду на входах блока 9. Устройство содержит накопитель 2, дешифраторы адреса строки 3 и столбца 4, регистры адреса строки,5 и столбца 6, блок 7 управлени , блок 8 ввода-вывода информации, блок 9 счетчиков. 1 ил.
Изобретение относитс к вычисли- тельной технике и может быть использовано при построении запоминающих устройств большой емкости,
Цель изобретени - увеличение емкости накопител при фиксированном числе адресных входов запоминающего устройства с последовательным вводом информации.
На чертеже представлена сусема запоминающего устройства с последовательным вводом информации.
Запоминающее устройство t с последовательным вводом информации содер- жит накопитель 2, дешифратор 3 адреса строки, дешифратор 4 адреса столб Iца, регистр 5 адреса строки, регистр б адреса столбца, блок 7 управлени , I блок 8 ввода-вывода информации, блок 9 счетчиков, блок 10 формировани последовательного кода, .блок 11 мультиплексоров , вход 12 разрешени вы- |борки столбца, вход 13 выборки строки , вход 14 разрешени выборки инфор мации, информационные Т5.1 - 15.1 и адресные 16.1-16.га входы запоминаю- :5щего устройства с последовательным вводом информации.
Устройство работает следующим об- разом. 3
На входы 16.1-16.га подаетс код адреса строки в виде параллельного двоичного кода, который поступает на входы блока 11. По приходе сигнала разрешени выборки строки с входа 14 |блока 7 поступает последовательный ;код, вырабатываемый в блоке 10.. На выходах блока 11 по вл ютс группы Импульсов (последовательный код), со- ответствующие параллельному двоичному коду на входах 15.1-15.1.
Последовательный код через адресные входы запоминающего устройства 1 поступает на входы блока 9, который считает импульсы последовательного кода, и на его вькодах по вл етс параллельный код, соответствующий последовательному коду на входах.
i .
Информаци с выходов блока 9 записываетс в регистр 5. I После этого на входы 16.1 и 16.га устройства подаетс код адреса столбца , по приходе сигнала разрешени выборки столбца на вход 13 блока 7 устройство работает, нак и при запис кода адреса строки. Код адреса записываетс в регистр 6. С выходов регистров 5 и 6 код адреса поступает на дешифраторы 3 и 4, которые вырабатывают сигналы выборки чейки накопител 2. В зависимости от сигнала разрешени выборки на входе 14 блока 7 информаци или выбираетс из накопител 2, или записываетс в него через блок 8.
Форму л а изобретени
Запоминающее устройство с последовательным вводом информации, содержащее накопитель,-дешифраторы адреса столбца и строки, регистры адреса столбца и строки, блок ввода-вывода информации, блок управлени , первый выход которого вл етс управл ющим входом блока ввода-вывода информации информационные вход и выход которого вл ютс информационными входом и выходом запоминающего устройства с пос- лeдoвaтeJJЬным вводом информации, информационные вход-выход накопител
подключены соответственно к входам записи-считывани блока ввода-вывода информации,- а адресные входы подключены соответственно к выходам дешиф- раторов адреса столбца и строки, информационные входы которых подключены соответственно к выходам регистров адреса столбца и строки, второй выход блока управлени подключен к входам разрешени выборки информации регистра адреса столбца и дешифратора адреса столбца, третий выход блока управлени подключен к входам разрешени выборки информации регистра адреса строки и дешифратора адреса строки, первый управл ющий вход блока управлени вл етс входом разрешени выборки информации запоминающего устройства с последовательным вводом информации , второй управл ющий вход вл етс входом разрешени выборки, столбца запоминающего устройства с последовательньм вводом информации, третий управл ющий вход вл етс входом разрешени выборки строки запоминающего устройства с последовательным вводом информации, отличающеес тем, что, с целью увеличе- 1ни емкости накопител при фиксированном числе адресных входов запоминающего устройства с последовательным вводом информации, в него введен блок-счетчиков, выходы которого подключены соответственно к информационным входам регистров адреса строки и столбца, а входы вл ютс адресными входами запоминающего устройства с последовательным вводом информации.
Claims (1)
- Форму ла изобретенияЗапоминающее устройство с последовательным вводом информации, содержащее накопитель,.дешифраторы адреса столбца и строки, регистры адреса столбца и строки, блок ввода-вывода информации, блок управления, первый выход которого является управляющим входом блока ввода-вывода информации, информационные вход и выход которого являются информационными входом и выходом запоминающего устройства с последовательным вводом информации, информационные вход-выход накопителя подключены соответственно к входам записи-считывания блока ввода-вывода информации,- а адресные входы подключены соответственно к выходам дешиф- $ раторов адреса столбца и строки, информационные входы которых подключены соответственно к выходам регистров адреса столбца и строки, второй выход ;блока управления подключен к входам разрешения выборки информации регистра адреса столбца и дешифратора адреса столбца, третий выход блока управления подключен к входам разрешения выборки информации регистра адреса 15 строки и дешифратора адреса строки, первый управляющий вход блока управления является входом разрешения выборки информации запоминающего устройства с последовательным вводом ин формации, второй управляющий вход является входом разрешения выборки, столбца запоминающего устройства с последовательным вводом информации, третий управляющий вход является входом разрешения выборки строки запоминающего устройства с последовательным вводом информации, отличающееся тем, что, с целью увеличе|ния емкости накопителя при фиксированном числе адресных входов запоминающего устройства с последовательным вводом информации, в него введен блок-счетчиков, выходы которого подключены соответственно к информационным входам регистров адреса строки и столбца, а входы являются адресными входами запоминающего устройства с последовательным вводом информации.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864149970A SU1410100A1 (ru) | 1986-11-20 | 1986-11-20 | Запоминающее устройство с последовательным вводом информации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864149970A SU1410100A1 (ru) | 1986-11-20 | 1986-11-20 | Запоминающее устройство с последовательным вводом информации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1410100A1 true SU1410100A1 (ru) | 1988-07-15 |
Family
ID=21268573
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864149970A SU1410100A1 (ru) | 1986-11-20 | 1986-11-20 | Запоминающее устройство с последовательным вводом информации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1410100A1 (ru) |
-
1986
- 1986-11-20 SU SU864149970A patent/SU1410100A1/ru active
Non-Patent Citations (1)
Title |
---|
ТУ на ИМС 537РУ 6А,б.к 347-24306 ТУ. , Соловьев Г.Н. Схемотехника ЭВМ. М.: Высша школа, 1985, с. 239. . * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1452685A (en) | Interleaved main storage and data processing system | |
SU1410100A1 (ru) | Запоминающее устройство с последовательным вводом информации | |
SU1282141A1 (ru) | Буферное запоминающее устройство | |
SU1084896A1 (ru) | Буферное запоминающее устройство | |
SU1278869A1 (ru) | Устройство дл сопр жени ЭВМ с внешними устройствами | |
SU1564695A1 (ru) | Буферное запоминающее устройство | |
SU1226473A1 (ru) | Устройство дл сопр жени источника и приемника информации | |
SU1399821A1 (ru) | Буферное запоминающее устройство | |
SU663113A1 (ru) | Двоичный счетчик | |
SU377782A1 (ru) | Устройство для обработки информации | |
SU1160472A1 (ru) | Буферное запоминающее. устройство | |
SU435561A1 (ru) | Запоминающее устройство | |
SU1265856A1 (ru) | Устройство управлени дл доменной пам ти | |
SU1322256A1 (ru) | Устройство дл сортировки информации | |
SU369569A1 (ru) | Всесоюзная i | |
SU515155A1 (ru) | Устройство дл обмена информацией между регистрами | |
SU1553983A1 (ru) | Устройство посто нной пам ти | |
SU1273936A2 (ru) | Многоканальное устройство ввода информации | |
SU608161A1 (ru) | Система упор дочени информации | |
SU1529287A1 (ru) | Запоминающее устройство | |
SU1305776A1 (ru) | Запоминающее устройство с последовательной записью и считыванием | |
SU1550561A1 (ru) | Устройство дл сбора и регистрации данных | |
SU1010653A1 (ru) | Запоминающее устройство | |
SU1310900A1 (ru) | Ассоциативное запоминающее устройство | |
RU1803909C (ru) | Устройство дл упор дочени массива чисел |