SU1339460A1 - Устройство дл автоматического контрол сопротивлени изол ции электрических цепей - Google Patents

Устройство дл автоматического контрол сопротивлени изол ции электрических цепей Download PDF

Info

Publication number
SU1339460A1
SU1339460A1 SU853994672A SU3994672A SU1339460A1 SU 1339460 A1 SU1339460 A1 SU 1339460A1 SU 853994672 A SU853994672 A SU 853994672A SU 3994672 A SU3994672 A SU 3994672A SU 1339460 A1 SU1339460 A1 SU 1339460A1
Authority
SU
USSR - Soviet Union
Prior art keywords
unit
output
input
node
inputs
Prior art date
Application number
SU853994672A
Other languages
English (en)
Inventor
Владимир Петрович Рожнов
Иршат Лутфуллович Аитов
Original Assignee
Предприятие П/Я Г-4629
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4629 filed Critical Предприятие П/Я Г-4629
Priority to SU853994672A priority Critical patent/SU1339460A1/ru
Application granted granted Critical
Publication of SU1339460A1 publication Critical patent/SU1339460A1/ru

Links

Landscapes

  • Measurement Of Resistance Or Impedance (AREA)

Abstract

Изобретемте служит дл  повышени  надежности и быстродействи  контрол  сопротивлени . Устройство содержит коммутатор 3 с элементами подключени  4 и 5, источник 6 испытательного напр жени , ключ 7, блок 8 задержки, измерительный блок 9, блок / 12 управлени  и блок 13 регистрации. В устройство введены конденсаторы 2 по числу контролируемых цепей, блок 16 ускоренного зар да, компаратор 10 и дифференцирующий блок I1. Это позвол ет совместить в одном цикле измерени  операгщн контрол  исправности измерительных каналов и операции контрол  сопротивлени  изол ции контролируемых цепей. Предложенное включение компаратора 10 и дифференцирующего блока I1 позвол ет определить начало и окончание переходного процесса и одновременно повысить чувствительность измерительного блока 9. Кроме того, в описании приведены примеры реализации блока 12 управлени  и блока 13 регистрации. 2 з.п. ф-лы. 4 ил. с (Л с 00 оо со 4 05 О us.f

Description

Изобретеш1е относитс  к контрольно-измерительной технике и может бып; использовано дл  контрол  сопротивлени  изол ции электрических цепей Электре- и радиотехнических, изделий..,
Цель изобретени  - повышение надежности и быстродействи  контрол . На фиг, 1 приведена структурна  схема предлагаемого устройства; на фиг, 2 - структурна  схема блока управлени ; на фиг, 3 - структурна  схема блока регистрации; на фиг. А - временные диаграммы, по сн юнще работу устройства.
Устройство (фиг, ) состоит из входных зажимов 1, подключенных к ним контрольных конденсаторов 2, коммутатора 3 с элементами 4 и 5 подключени , источника 6 испытательно- го напр жени  ключа 7, блока 8 задерь. 5 измерительного блока 9, компаратора lOj дифференцирующего блока 11, блока 12 управлени , блока 13,- регистрации, ограничивающего резис- тора 14з. и образцового резистора 15, блока 16 ускоренного зар да паразитных емкостей и контрольных конденсаторов , содержащего переключатель 17 и резистор 18, причем входные зажимы Is к которым подключены конденсаторы 2, соединенные протибоположными выводами друг с другом, подключаютс  к соответствующим шинам коммутатора с помощью элементов 4 и 5 подключени  : коммутатора 3, Перва  щина соединена с источником 6 испытательного напр жени , втора  щина с блоком 16 ускоренного зар да и входом измерительного делител  (резисторы 54 и 15); выход которого через ключ 7, управл емый блоком 8 задержек, подключаетс  к Входу измерительного блока 9, выход которого соединен с входом компаратора 10, -а выход компаратора подключен к третьему входу блока 13 регистрации и через дифференцирующий блок 11 к первому входу блока 12 управлени , первый выход которого соединен с коммутатором 3 и входом блока 8 задержек , а второй выход подключен к блоку 16 ускоренного зар да и первому входу блока 13 регистрации, второй вход которого соедит ен с вторым выходом блока 8 задержек, а выход подключен к второму входу блока 12 управлени  .
Блок 12 управлени  (фиг, 2) состоит из переключател  19, узла 20 пус
-, 5 Q
5
0
ка, узла 2 останова, генератора 72 импульсов, счетчика 23 импульсов, дешифратора 24, блока 25 пам ти, узла 26 индикации, триггера 27 переключени  режимов контрол  и узла 28 останова по браку.
Узел 20 пуска можно выполнить, например , на основе RS-триггера, одно- вибратора, схемы И, причем R-вход триггера подключен к шине Сброс, 5-вход - к шине Пуск, а пр мой выход - к входу схемы И, второй вход которой соединен с выходом одновиб- ратора, вход которого подключен к переключателю 19 по шине Пуск по браку, а выход схемы И соединен с управл ющим входом генератора 22 иьшульсов.
Одновибратор формирует отрицательные импульсы ;ц1Я установки генератора 22 импульсов в первоначальное положение дл  переключени  устройства на следующий цикл контрол  при браке изол ции или при неисправности измерительных каналов.
Узел останова выполнен, например, в виде RS-триггера, к R-входу которого через разв зывающие диоды подключены следующие шины: шина Сброс шина Остан, по браку ; шина Останов j шина Остан, по конец, контр, к S-ВХОДУ - шина Пуск, а пр мой выход триггера соединен с вторым управл ю- входом генератора 22 импульсов,
Первый и второй управл ющие входы генератора 22 импульсов  вл ютс  входами схемы И, Генератор 22 импульсов может быть реализован по любой схеме, Схема И производит включение его в .работу и возвращение в первоначальное состо ние с целью выработки им тактовых импульсов сразу после прихода разрешающих импульсов на управл ющие : входы.
Узел индикации вьшолнен, например, в виде индикаторных ламп, подключенных к элементам пам ти - анодам тиристоров , к управл ющим электродам которых подключены выходы блока пам ти и шины с выхода блока 13 регистрации.
Триггер 27 переключени  режимов коптрол  выполнен по схеме RS-триггера , который работает по входам на отрицательной логике.
Узел останова по браку выполнен по схеме ИЛИ,
Блок 13 регистр;щии (фиг, З) состоит из четырех лог ических злемен3133
тов и 29-32 и двух инверторов 33 и 34.
Введение компаратора и дифферешди- рующего блока позвол ет повысить надежность , быстродействие и упростить устройство за счет совмещени  в одном цикле измерени  операции контрол  исправности измерительных каналов и операции контрол  сопротивлени  изол ции контролируемых цепей. Такое включение компаратора и дифференцирующего блока позвол ет определ ть начало и окончание переходного процесса и одновременно повысить чувствительность измерительного блока.
Крива  35 (фиг. 4, U )  вл етс  экспонентой зар да максимальной паразитной емкости между измерительными каналами через цепь ускоренного зар да , крива  36 - экспонента зар да максимальной паразитной емкости и емкостей контрольных конденсаторов через цепь ускоренного зар да, крива  37 - экспонента зар да минимальПрограмму , записанную в блоке 25 пам ти, можно представить, например, в виде замонтированной логики, т.е. ЗУ с замонтированной программой. При необходимости изменени  алгоритма контрол  электрических цепей нужно произвести замену ЗУ. Коммутатор 3 при помощи элементов 4 и 5 образует измерительную, цепь, состо щую из источника 6 испытательного напр жени 
ной паразитной емкости через цепь контролируемого сопротивлени  изол - коренного зар да, а крива  38 - экс- ции, подключенного к входным зажимам понента зар да минимальной паразитной 1 с контрольными конденсаторами 2,
емкости и емкостей контрольных конденсаторов через цепь ускоренного зар да .30
Временные диаграммы характеризуют работу устройства в четырех возможных случа х: измерительные каналы исправны , сопротивление изол ции в норме
измерительного делител  и параллельно подключенного к нему блока 16 ускоренного зар да. Величина сопротивлени  последнего выбираетс  во много раз меньше величины входного сопротивлени  измерительного делител , что позвол ет примерно во столько же раз
40
(зона А); измерительные каналы исправ 35 ускорить врем  зар да паразитных ем- ны, сопротивление изол ции ниже нору мы (зона Б); обрыв в измерительных каналах (зона В); короткое замыкание в измерительных каналах или в контролируемой изол ции (зона Г),
Устройство работает следующим образом .
Команда Сброс (фиг, 2)-/устанавливает в исходное состо ние узел 20 пуска, узел 21 останова, счетчик 23 импульсов, сбрасывает элементы пам ти узла 26 индикации.
По команде , Пуск узел 20 пуска и узел 21 останова дают разрешение работе генератора 22 импульсов дл  формировани  запускающих (синхронизирующих ) импульсов с периодом, равным времени нахождени  изол ции под испы45
50
костей измерительных каналов и контрольных конденсаторов 2.
Величина емкости контрольных конденсаторов 2 выбираетс  из услови  С-,(2 - 4} С„„, где С„,с- максимальна  паразитна  емкость между измерительными каналами.
С момента образовани  измерительной цепи (фиг. 4, t) через паразитную емкость каналов контрольные конденсаторы 2 и блок 16 ускоренного зар да начинает протекать ток зар да емкостей , который выдел етс  на резисторе 1 8 в виде экспоненциально убывающего напр жени . Это напр жение посту-- пает на вход измерительного делител , где оно, ограниченное по амплитуде резистором 14, выдел етс  на образцовом резисторе 15 и далее поступает на
тательным напр жением (фиг. 4, U).
С генератора 22 импульсы подаютс ключ 7 (фиг. 4, U, экспоненты 35-38). на вход счетчика 23 импульсов и каж- Синхронно с подачей последовательдый раз устанавливают по R-входу триг-ного кода в коммутатор 3 (фиг. l) дл 
гер 27 переключени  режимов контрол включени , выбранного в соответствии
5
0
в режим контрол  испранности измерительных каналов.
Информаци  с выхода счетчика 23 поступает на входы дешифратора 24, который преобразует двоичный код в дес тичный, определ ющий пор дковый номер цикла контрол . Выходы дешифратора 24 подключены к входам блока 25 пам ти, а выходы последнех о управл ют работой узла 26 индикации и производ т в каждом цикле контрол  в , соответствии с программой выбор необходимых элементов 4 и 5 подключени  коммутатора 3 (фиг. 1).
Программу, записанную в блоке 25 пам ти, можно представить, например, в виде замонтированной логики, т.е. ЗУ с замонтированной программой. При необходимости изменени  алгоритма контрол  электрических цепей нужно произвести замену ЗУ. Коммутатор 3 при помощи элементов 4 и 5 образует измерительную, цепь, состо щую из источника 6 испытательного напр жени 
5 контролируемого сопротивлени  изол - ции, подключенного к входным зажимам 1 с контрольными конденсаторами 2,
измерительного делител  и параллельно подключенного к нему блока 16 ускоренного зар да. Величина сопротивлени  последнего выбираетс  во много раз меньше величины входного сопротивлени  измерительного делител , что позвол ет примерно во столько же раз
ускорить врем  зар да паразитных ем-
ускорить врем  зар да паразитных ем-
костей измерительных каналов и контрольных конденсаторов 2.
Величина емкости контрольных конденсаторов 2 выбираетс  из услови  С-,(2 - 4} С„„, где С„,с- максимальна  паразитна  емкость между измерительными каналами.
С момента образовани  измерительной цепи (фиг. 4, t) через паразитную емкость каналов контрольные конденсаторы 2 и блок 16 ускоренного зар да начинает протекать ток зар да емкостей , который выдел етс  на резисторе 1 8 в виде экспоненциально убывающего напр жени . Это напр жение посту-- пает на вход измерительного делител , где оно, ограниченное по амплитуде резистором 14, выдел етс  на образцовом резисторе 15 и далее поступает на
с программой элементов подключени , Генератор 22 импульсов запускает в каждом цикле контрол  блок 8 задерже дл  формировани  импульсов задержек включени  ключа 7 и блока 13 регистрации (соответственно t . и tj., ) Это необходимо дл  исключени  ложной регистрации исправности измерительны каналов в случае их обрыва, что може . быть вызвано зар дом паразитных емкостей в начале цикла контрол  (фиг. 4, экспоненты 35 и 37), поэтом блок 8 задержек только через врем  4.,,. (2,3 - 3) .С„ (фиг. 4, и) включает ключ 7, который соедин ет выход измерительного делител  с входом измерительного блока 9, где.,
If- 0 К С
посто нна  времени зар да максимальной паразитной емкости через блок ускоренного зар да,
, Блок 8 задержек через врем  (фиг. 4, и ;| ) вырабатьшает сигнал в блок 13 регистратдии дл  фиксации результата контрол  как состо ни  измерительных каналов, так и состо ни  сопротивлени  изол ции. Длительность t должна превышать максимальную длительность зар да паразитных емкостей и контрольных конденсаторов. На узел 26 индикациИ; кроме сигналов с блока 25 пам ти, указывающих номера, наход щихс  в работе измерительнглх каналов, с блока 13 ре)истрацин поступают сигналы, характеризующие в течение цикла контрол  состо ние как контролируемой изол ции, так и состо ние измерительных каналов; R
в норме ; .
игол.
Н ЮЛниже нормы , Обрыв
каналов ; КЗ в каналах или в изол,
При исправности изол  дии узел 26 индикации отображает номера измерительных каналов, участвующих в контроле , в течение текущего цикла контрол  .
В случа х вы влени  брака сопротивлени  изол ции или неисправностей в измерительных каналах узел 26 индикации при помоши элементов пам ти запоминает номера каналов и вид неисправности до окончани  контрол  всего издели .
Узел 28 останова по браку объедин ет сигналы брака изол ции и сигналы неисправностей измерительных каналов и подает их на переключатель 19, с которого сигнал от узла 28 поступает либо но шине Пуск по браку на узел 20 пуска дл  переключени 
устройства сразу на следующий цикл контрол  с целью ускорени  времени контрол , либо по шине Останов по браку на узел 21 останова дл  запрещени  работы генератора 22 на данном цикле контрол , а следовательно и устройства с целью поиска и устранени  сразу причин брака. Дл 
отладки, редактировани  программ
контрол , а также принудительной остановки контрол  на любом цикле в устройстве предусмотрена команда Останов , поступающа  в узел 21 остано5 ва по шине Останов.
Если измерительные каналы исправны и сопротивление изол ции в норме (фиг. 4, зона А), после срабатывани  ключа 7 в момент времени t (фиг. 4)
0 на вход измерительного блока 9 поступает экспоненн {альное напр жение незаконченного переходного процесса, которое превышает по величине верхний порог контролируемого сопротивлени 
5 изол ции (фиг. 4, U). Верхний и нижний пороги и и Uj контролируемого сопротивлени  изол ции наход тс  в пр мой зависимости от. соответственно порогов срабатывани  и отпускани  U
0 и Ug (фиг, 4, и) компаратора 10, которые  вл ютс  определ ющими при настройке устройства на необходимый верхний порог контролируемого сопротивлени  изол ции, а также на нижний
порог, который используетс  дл  определени  окончани  переходного процесса . Компаратор 10 в устройстве вьшол- н ет две функции: определение начала и завершени  переходного процесса и
Q повьццение чувствительности устройства .
На выходе измерительного блока 9 вырабатываетс  напр жение (фиг. 4, Ug), которое превышает величину наg пр жени  порога срабатывани  (фиг. 4,
и.
на выходе компаратора 10, Последний срабатывает (фиг. 4, U „) и выдает сигнал высокого уровн  в дифференцирующий блок 11 и блок 13 регистрации, на который они в данном случае не ре- агирз т. Когда паразитные емкости и контрольные конденсаторы 2 зар д тс  практически до величины напр жени  источника 6 испытательного напр жени , в момент времени t (фиг. 4) экспоненциальное напр жение на входе измерительного блока 9 пересечет нижний порог контролируемого сопротивлени  изол ции (фиг. 4, Us) и на выходе
измерительного блока 9 напр жение станет меньше порога отпускани  компаратора 10 (фиг. 4, Ug), последний вырабатывает сигнал (фиг. 4, U), ко- торьй через дифференцирующий блок 11 5 (фиг, 4, Uj ) переключает блок 12 упрог срабатывани  компаратора. Последний срабатывает и выдает сигнал высокого уровн  в блок 13 регистрации, в котором на входд элемента И 30 поступают сигналы высокого уровн  с триггера 27 переключени  режимов контрол  блока 12 управлени  и компазад 2
с выхоравлени , т.е. с компаратора 10 чеоез дифференцирующий блок 11 на S-вход триггера 27 переключени  режимов контрол  подаетс  сигнал дл  переключе- О |ции и на узел 28 останова по браку ни  устройства с режима контрол  ис- .блока 12 управлени  поступает сигнал
R,35, ниже нормы (фиг. 4, U , t).
Если обрыв в измерительных каналах (фиг. 4, зона в), в начале цикла 15
правности измерительных каналов на . режим контрол  сопротивлени  изол ции , причем, чем меньше суммарна  величина емкостей, тем быстрее произойдет переключение режимов (фиг. 4,
и.).
С выхода триггера 27 сигнал высокого уровн  при помощи переключател 
ратора 10. Через врем  t
|Да элемента И 30 на узел 26 индикаконтрол  максимальна  паразитна  ем- jKoCTb зар жаетс  за врем , меньшее,
зоА-ч врем  tj ключ 7 подключает измерительный делитель, зашунтированный блоком 16 ускоренно- 17 разрывает цепь блока 16 ускорен- 20 го зар да, к измерительному блоку 9, него зар да, включа  тем самым изме- на который поступает напр жение, рительный делитель. Если измерительные каналы исправны и сопро тивление изол ции в норме, с триггера 27 переключени  режимов контрол  блока 12 управлени  и компаратора 10 через инвертор 33 на входы элемента И 29 поступают сигналы высокого уровн .
меньшее, чем напр жение верхнего порога контролируемой изол ции, компаратор 10 не срабатывает, переключени  режимов контрол  не происходит. В блок 13 регистрации,на входы элемента И 31 поступают сигналы высокого уровн  с инвертора 34, инвертирующего сиг сигнал низкого уровн  от триггера 27
Через врем  t с блока 8 задержек
меньшее, чем напр жение верхнего порога контролируемой изол ции, компаратор 10 не срабатывает, переключени  режимов контрол  не происходит. В блок 13 регистрации,на входы элемента И 31 поступают сигналы высокого уровн  с инвертора 34, инвертирующего сиг сигнал низкого уровн  от триггера 27
на разрешающие входы элементов И 29- 30 переключени  режимов контрол  блока 32 приходит сигнал высокого уровн  12 управлени , и с инвертора 33, ин- дл  определени  результатов контрол . С выхода элемента И 29 через вревертирующего сигнал низкого уровн  с выхода компаратора 10. Через врем  ЗОА 1 выхода элемента И 31 на узел
вертирующего сигнал низкого уровн  с выхода компаратора 10. Через врем  ЗОА 1 выхода элемента И 31 на узел
м  tj „ на узел 26 индикации блока
19 управлени  поступает сигнал индикации и на узел 28 останова
в норме дл  фиксации результата контрол , и блок 12 управлени .выдерживает заданную длительность цикла контрол  сопротивлени  изол ции, при котором изол ци  находитс  под воздействием испытательного напр жени  (фиг. 4, ).
Если измерительные каналы исправны , а сопротивление изол ции ниже .
по браку блока 12 управлени  поступает сигнал Обрыв каналов.
Если в измерительных каналах или в контролируемой изол ции (фиг. 4, 40 зона г) имеетс  короткое замыкание, через врем  на выходе измерительного блока 9 находитс  неизменный высокий уровень напр жени . Компаратор 10 срабатывает, в блок 13 ренормы (фиг. 4, зона Б), определение 45гистрации на входы элемента И 32 поисправности измерительных каналов иступают сигналы высокого уровн  чепереключение режимов работы блока 12рез инвертор 34, которьй инвертирует
управлени  происходит аналогично ука-сигнал низкого уровн  с триггера 27
занному случаю.переключени  режимов контрол  блока
Если сопротивление изол ции ниже 5012 управлени  и выхода компаратора
нормы, после переключени  режимов на10. Через врем  t с выхода элевход измерительного блока 9 с измерительного делител  поступает напр жение , превышающее верхний порог контролируемой изол ции (фиг. 4, tj). Следовательно, с выхода измерительного блока 9 на вход компаратора 10 снимаетс  напр жение, превышающее верхний помента И 32 на узел 26 индикации и на узел 28 останова по браку блока 12 управлени  поступает сигнал КЗ в 55 каналах или в изол..
Последние два вида контрол  неисправности удобно использовать дл  ус- ускоренного самоконтрол  измеритель 5 94608
рог срабатывани  компаратора. Последний срабатывает и выдает сигнал высокого уровн  в блок 13 регистрации, в котором на входд элемента И 30 поступают сигналы высокого уровн  с триггера 27 переключени  режимов контрол  блока 12 управлени  и компа О |ции и на узел 28 останова по браку .блока 12 управлени  поступает сигнал
зад 2
с выхо|ции и на узел 28 останова по браку .блока 12 управлени  поступает сигнал
ратора 10. Через врем  t
|Да элемента И 30 на узел 26 индика зоА-ч врем  tj ключ 7 подключает измерительный делитель, зашунтированный блоком 16 ускоренно- го зар да, к измерительному блоку 9, на который поступает напр жение,
меньшее, чем напр жение верхнего порога контролируемой изол ции, компаратор 10 не срабатывает, переключени  режимов контрол  не происходит. В блок 13 регистрации,на входы элемента И 31 поступают сигналы высокого уровн  с инвертора 34, инвертирующего сиг- сигнал низкого уровн  от триггера 27
переключени  режимов контрол  блока 12 управлени , и с инвертора 33, ин-
вертирующего сигнал низкого уровн  с выхода компаратора 10. Через врем  ЗОА 1 выхода элемента И 31 на узел
индикации и на узел 28 останова
индикации и на узел 28 останова
по браку блока 12 управлени  поступает сигнал Обрыв каналов.
Если в измерительных каналах или в контролируемой изол ции (фиг. 4, зона г) имеетс  короткое замыкание, через врем  на выходе измерительного блока 9 находитс  неизменный высокий уровень напр жени . Компаратор 10 срабатывает, в блок 13 регистрации на входы элемента И 32 по10 . Через врем  t с выхода элемента И 32 на узел 26 индикации и на узел 28 останова по браку блока 12 управлени  поступает сигнал КЗ в каналах или в изол..
Последние два вида контрол  неисправности удобно использовать дл  ус- ускоренного самоконтрол  измерительных каналов без лс дключепион контролируемой ИЗОЛЯЕ;ИИ с рег нстрацивй ви- дон брака в каналах.
После завершени  запрограммированных , циклов контрол , нанример, К ник- лов, на К + 1-м цикле с блока 25 пам ти по шине . по конец. контр., на узел 2 останова поступает сигнал, устройства
которьм остановит работу

Claims (3)

  1. Формула изобретени 
    1, Устройство дл  автоматического контрол  сопротивлени  изол ции электрических цепей, содержащее коммутатор j источник испытательного напр жени , блок управлени , блок регистрации , блок задержек, ключ, измери- тельньй блок, первый и второй резисторы , первьй выход блока задержек соединен с вторым входом ключа, о т л и ч а ю щ е е с   тем, что, с целью повышени  надежности и быстродействи , в него введены конденсаторы по числу контролируемых цепей, блок ускоренного зар да, компаратор, дифференцирующий блок, при этом первый вывод каждого конденсатора соединен с соответствующими первыми выводами коммутатора и соответствующими клеммами дл  подключени  объекта контрол , вторые выводы всех конденсаторов соединены между собой, второй вывод коммутатора соединен с первым выводом источника испытательного напр жени , второй вывод которого соедине с общей шиной устройства, третий вывод коммутатора соединен с первым выводом блока ускоренногозар да, второй вывод которого соединен с общей шиной устройства, первый вывод первого резистора соединен с первым выводом блока ускоренного зар да, второй вывод первого резистора соединен с первым выводом второго резистора , с первым входом ключа, второй вывод второго резистора соединен с общей щиной устройств-а, вход блока задержки соединен с первым выходом блока управлени  и четвертым выводом коммутатора, второй выход блока управлени  соединен с третьим выводом блока ускоренного зар да и первым
    входом блока регистрации, второй вход которого соединен с первыми входами
    которого соединен с вторым выходом , блока задержек, выход ключа через измерительный блок соединен с компаратором , выход которого соединен с тре
    0
    5
    10
    тьим входом блока регистрации и входом дифференцирующего блока, выход которого соединен с первым входом блока управлени , второй вход которого соединен с выходом блока регистрации ,
  2. 2, Устройство по rt, 1, о т л и - чающеес  тем, что;блок управлени  содержит переключатель, узел пуска, узел останова, генератор импульсов , счетчик импульсов, дешифратор , блок пам ти, узел индикации, триггер, узел останова по браку, первьй вход узла пуска и узла останова соединены с пусковой шиной, выход узла пуска и узла останова соединены соответственно с первым и вторым входами генератора импульсов, выход которого соединен с первым входом счетчика импульсов, с первым установочным входом триггера и первым выходом блока , выходы счетчика импульсов соединены с соответствующими входами дешифратора , выходы которого соединены с входами блока пам ти, первые выходы которого соединены с первыми входами узла индикации и первым выходом блока , второй вь1ход блока пам ти соединен с вторым входом узла останова, второй установочный вход триггера соединен с первым входом блока, выход триггера соединен с вторым выходом блока, вторые входы узла индикации соединены с вторым входом блока и соответствующими входами узла останова по браку, выход которого соединен с входом переключател , первый и второй выходы которого соединены соответственно с вторым и третьим входами узла пуска и узла останова, четвертый вход узла останова соединен с шиной ручного останова, установочные входы узла пуска, узла ос- танова, счетчика импульсов и узла индикации соединены с
  3. 3. Устройство по п. чающеес  тем, что блок ре- Q гистрации содержит первый, второй, третий, четвертый элементы И, первый и второй инверторы, первые входы первого и третьего элементов И соединены с выходом первого инвертора, вход
    0
    5
    0
    шиной Сброс.
    о т л и второго и четвертого элементов И и третьим .входом блока, вторые входы всех элементов И соединены с вторым вхо;т,ом блока,- третий входы третьего
    11133946012
    и четвертого элементов И соедине ы первого и второго элементов И и пер- с выходом второго инвертора, вход вым входом блока, выходы всех эле- которого соединен с третьими входами ментов И соединены с выходом блока.
    16
    ;Ф 2 5
    12
    Луск
    по ffpOKlf
    Пдск: Г - Остан. Л Н ytoipm OcmuHOlr Cfpoc
    Остан.по конец кт
    гв
    Й
    / 7r7f
    s
    Elf
    Л
    rr%/т t.-./fiw-
    9иг.З
SU853994672A 1985-12-17 1985-12-17 Устройство дл автоматического контрол сопротивлени изол ции электрических цепей SU1339460A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853994672A SU1339460A1 (ru) 1985-12-17 1985-12-17 Устройство дл автоматического контрол сопротивлени изол ции электрических цепей

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853994672A SU1339460A1 (ru) 1985-12-17 1985-12-17 Устройство дл автоматического контрол сопротивлени изол ции электрических цепей

Publications (1)

Publication Number Publication Date
SU1339460A1 true SU1339460A1 (ru) 1987-09-23

Family

ID=21211694

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853994672A SU1339460A1 (ru) 1985-12-17 1985-12-17 Устройство дл автоматического контрол сопротивлени изол ции электрических цепей

Country Status (1)

Country Link
SU (1) SU1339460A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 516005, кл. G 01 R 31/08, 1974, Авторское свидетельство СССР № 363936, кл. G 01 R 27/00, 1972. *

Similar Documents

Publication Publication Date Title
US4342112A (en) Error checking circuit
JP3983807B2 (ja) 試験可能回路及び試験方法
SU1339460A1 (ru) Устройство дл автоматического контрол сопротивлени изол ции электрических цепей
US4379993A (en) Pulse failure monitor circuit employing selectable frequency reference clock and counter pair to vary time period of pulse failure indication
JP2002090426A (ja) 半導体試験装置
SU993168A1 (ru) Устройство дл контрол логических узлов
SU917144A1 (ru) Логический пробник
SU723578A1 (ru) Устройство дл контрол логических блоков
RU2093941C1 (ru) Устройство для сигнализации срабатывания блоков защиты электропитания
SU762014A1 (ru) Устройство для диагностики неисправностей цифровых узлов 1
SU1387044A1 (ru) Устройство дл контрол блоков посто нной пам ти
SU920788A1 (ru) Устройство дл регистрации времени работы оборудовани
SU1020829A1 (ru) Устройство дл контрол логических узлов
SU857938A1 (ru) Устройство дл испытани электромагнитных коммутационных аппаратов на надежность
SU1316002A1 (ru) Устройство дл контрол состо ни диагностируемых цепей
SU1205158A1 (ru) Устройство дл контрол монтажа
SU1352420A1 (ru) Логический пробник
RU1354989C (ru) Устройство для контроля цифровых узлов
RU2050700C1 (ru) Устройство для диагностирования телевизионной аппаратуры
SU1591024A1 (ru) Устройство для контроля цифровых узлов
SU955205A1 (ru) Устройство дл электрического программировани блоков посто нной пам ти
SU809185A1 (ru) Устройство дл функциональногоКОНТРОл МиКРОэлЕКТРОННыХ узлОВ
SU1481800A1 (ru) Устройство дл проверки электрического монтажа
SU1067453A1 (ru) Устройство дл функционально-параметрического контрол логических элементов
SU1071979A1 (ru) Устройство дл диагностики цифровых узлов