SU857938A1 - Устройство дл испытани электромагнитных коммутационных аппаратов на надежность - Google Patents
Устройство дл испытани электромагнитных коммутационных аппаратов на надежность Download PDFInfo
- Publication number
- SU857938A1 SU857938A1 SU792858514A SU2858514A SU857938A1 SU 857938 A1 SU857938 A1 SU 857938A1 SU 792858514 A SU792858514 A SU 792858514A SU 2858514 A SU2858514 A SU 2858514A SU 857938 A1 SU857938 A1 SU 857938A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- contacts
- inputs
- voltage
- input
- test
- Prior art date
Links
Landscapes
- Testing Electric Properties And Detecting Electric Faults (AREA)
Description
подключени контактов испытуемых аппаратов и подключенные к входам многовходовой схемы антисовпадений, введены многовходова схема совпадений , генератор одиночных импульсов, блок индикации напр жени , блок запуска , счетчик циклов испытаний,блок индикации, усилители и инверторы, причем каждый инвертор подключен к пр мому выходу триггера с раздельными входами, к выходу каждого инвертора , через каждый усилитель подключены клеммы дл подключени обмотки каждого испытуемого аппарата, каждый нагрузочный резистор соединен с входами блока индикации и каждым входом многовходовой схемы совпадений , к другим входам которой подключены генератор одиночных импульсов и один выход счетчика циклов испытаний, генератор одиночных импульсов и указанный выход счетчика циклов испытаний подключены к другим входам многовходовой схемы антисовпадений/ выход которой и выход многовходовой схемы совпадений подключены к входам триггера с раздельными входами , другой выход счетчика циклов
испытаний через блок запуска соединен с входом многовходовой схемы совпадений, инверсный выход триггера с раздельными входами соединен с входом счетчика циклов испытаний, а клеммы дл подключени обмоток испытуемых аппаратов соединены с входами индикатора напр жени .
Дл обеспечени возможности испытаний аппаратов с замыкающими и размыкающими контактами в устройство введены также другие инверторы,каждый из которых включен между каждым нагрузочным резистором, соединенным с клеммами дл подключени размыкающих контактов испытуемых ч.ппаратов и каждым входом многовходовых схем антисовпадений и совпадений.
Блок-схема устройства представлена на чертеже.
Устройство содержит триггер 1 с раздельными входами, к одному вход которого подключена схема антисовпадений 2, а к другому входу - схема совпадений 3. Каждый контакт 4 испытуемых коммутационных аппаратов подключен к соответствующим входам схем антйсовпадений 2, совпадений 3 и блока индикации отказов 5, Напр жение на контакт 4 подаетс через соответствующий нагрузочный резистор 6. К одному входу схемы антисовпадений 2 и одному входу схемы совпадений 3 подключен генератор 7 одиночных импульсов. К инверсному выходу триггера 1 с раздельными входами через каждый усилитель 8 и каждый инвертор 9 подключена одним концом кажда обмотка 10 испытуемых коммутационных аппаратов. Тем же концом кажда обмотка 10 испытуемых коммутационных аппаратов подключена к входам блока 11 индикации напр жени К пр мому выходу триггера 1 с раздельными входами подключен счетчик
12циклов испытани , один выход которого соединен с одним входом схемы антисовпадений 2 и одним входом схемы совпадений 3, а другой выход еще с одним входом схемы совпадений
3 через блок запуска, состо щий из подключенных к цепи питани резистор
13и -ключа 14.
При испытании аппаратов, имеющих и замыкающие и размыкающие контакты, в цепь каждого размыкающего контакта включен логический, элемент НЕ (на схеме не показано).
Устройство дл случа испытани .электромагнитных коммутационных аппаратов с замыкающими контактгили работает следующим образом.
В исходном состо нии ключ 14 замкнут . При включении питани и разомкнутых контактах 4 на входы схемы антисовпадений 2 и схемы совпадений 3 подаетс высокое напр жение, соответствующее по уровню логической , Через ключ 14 на входе схемы совпадений 3 подаетс отрицательный потенциал, что вл етс запретом дл ее работы. На выходе схемы 3 формируетс сигнал, соответствующий по уровню напр жени логическому О. Триггер 1 с раздельными входами остаетс в устойчивом состо нии, напр жение на его пр мом и инверсном выходах соответствуют уровню напр жени , равного , обмотки 10 контролируемых аппаратов обесточены, так как подключены через инверторы 9, а на пр мом выходе присутствует напр жение, но счетчик 12 не срабатывает , так как на него поступает запрет через ключ 14. Размыканием ключа
14снимаетс запрещающий сигнал в схеме совпадений 3 и счетчике 12. На выходе схемы совпадений 3 по вл етс напр жение, по уровню соответствующее логической 1
триггер
1 с раздельными входами перебрасываетс в другое состо ние. На его инверсном выходе напр жение по уровню соответствует логическому оу а на его пр мом выходе - . Напр жение с инверсного выхода инвертируетс каждым инвертором 9 и через каждый усилитель 8 поступает на каждую обмотку 10, что отражаетс на блоке индикации напр жени 11. Каждый контакт 4 замыкаетс , напр жение через каждый усилитель 15 поступает на блок индикации 5 и входы схем антисовпадений 2 и совпадений 3.
В случае замыкани всех контактов 4 на выходе схем антйсовпадений 2 и совпадений 3 с задержкой, определ емой генератором 7 одиночных импульсов , по вл етс соответственно сигЗадержка сигналов
Claims (3)
- 5 налы в схемах антисовпадений 2 и совпаде ний 3 осуществл етс с целью исключени ложной информации о замыкании контактов, вызываемой их дребезгом. Величина задержки (длительность оди ночного импульса) выбираетс больше времени дребезга контактов. Кроме того, с помощью геньратора 7 одиноч ных импульсов можно задавать различ ную частоту коммутащ; 1 контактами нагрузок, что позвол ет испытывать аппараты с различной предельной частотой , а также конкретный аппарат в разных режимах (например, дл вы влени возможностей опытных образцов новых аппаратов). Триггер 1 с раздел кьалн входами переходит в лсходное положение: напр жение на пр мом выходе исчезает, а на инверсном по вл етс . В результате этого исчезае напр жение на каждой обмотке 10, что отражаетс на блоке индикации напр жени 11, контакты 4 размыкают с . Так как счетчик 12 фиксирует цик срабатывани при изменении величины сигнала с Ч до О и на нем не сигнала запрета, происходит фиксаци одного цикла срабатывани контактов После размыкани контактов 4 напр жение на индивидуальных входах схем антисовпадений 2 и совпадений 3 и блока индикации отказов 5 становитс равным по уровню напр жению логической .. На выходах схем антисовпадений 2 и совпадений 3 формируютс сигналы соответственно триггер 1 с раздельными входами перебрасываетс и происходит очередной цикл испытани . С помощью счетчика 12 задают количество циклов испытани , по достижению которого сигнал запрета с его выхода поступае на схемы антисовпадений 2 и совпадений 3, вызыва в них несовпадение с сигналами от контактов 4, что приводит к прекращению испытани . В слу чае отсутстви замыкани или размыкани одного или нескольких контактов на входы схем антисовпадений 2 и совпадений 3 не приход т согласованные сигналы. Это ведет к тому, что на выходах схем антисовпадений 2 и совпадений 3 остаютс сигналы, соответствующие предыдущему состо ни контактов: при незамыкании одного или нескольких контактов - сигналы, соответствующие замкнутому состо нию всех контактов, при неразмыкании (залипании) - сигналы, соответствующие разомкнутому состо нию всех контактов . Так как смены сигнала на входе триггера 1 с раздельньвли входами не происходит, он не перебрасываетс в другое положение и происходит остановка испытани до вы влени места и характера отказа по показани м блоков индикации отказов 5 и индикации напр жений И. В случае незамыкани одного или нескольких контактов блок индикации напр жении 11 показывает наличие напр жени на всех обмотках Ю (все элементы индикации свет тс ), а блок индикации отказов 5 - номера неисправных контактов 4 (соответствующие элементы индикации не свет тс ), В случае неразмыкани (эалипани ) одного или нескольких контактов блок индикации напр жений 11 сигнализирует об отсутствии напр жени на всех обмотках 1(7 (все элементы индикации не свет тс ) , а блок индикации отказов 5 - о номерах неисправных контактов (соответствующие элементы индикации будут продолжать светитс , тогда как остальные нет) . Использование изобретени позвол ет расширить функциональные возможности испытательного оборудовани , производить фиксацию и индикацию отказов основных узлов аппаратов, определ ть характер возникающих отказов и повысить достоверность информации при оценке фактической наработки на отказ .ппаратов. Формула изобретени 1. Устройство дл испытани электромагнитных коммутационных аппаратов на надежность, содержащее источник питани , клеммы дл подключени контактов и обмоток испытуемых аппаратов , триггер с раздельными входами, многовходовую схему антисовпадений, нагрузочные резисторы, включенные в цепь источника питани через клеммы дл подключени контактов испытуемых аппаратов и подключенные к входам многовходовой схемы антисовпадений , отличаюцеес тем, что, с целью повьыени достоверности испытаний, в него введены многовходова схема совпадений, генератор одиночных импульсов, блок индикации напр жени , блок запуска, счетчик цикловиспытаний, блок индикации , усилители и инверторы, причем каждый инвертор подключен к пр мому выходу триггера с раздельными входами , к выходу каждого инвертора через каждый усилитель подключены клеммы дл подключени обмотки каждого испытуемого аппарата, каждый нагрузочный резистор соединен с входами блока индикации и каждым входом многовходовой схемы совпадений, к другим входеьм которой подключены генератор одиночных импульсов и один выход счетчика циклов испытаний, генератор одиночных импульсов и указанный выход счетчика циклов испытаний подключены к другим входам многовходовой схемы антисовпадений, выход которой и выход многовходовой схемы совпадений подключены к входам триггера с раздельньми входами, другой аыход счет 1сика циклов испытаний чере блок запуска соединен с входом многоходовой схемы совпадений, инверсный выход триггера с раздельными входами соединен с входом счетчика циклов испытаний, а клеммы,дл подключени обмоток испытуемых аппаратов соединены с входами индикатора напр жени . 2. Устройство по п, 1, отличающеес тем, что/ с целью расширени функциональных возможносте состо щих в возможности испытаний аппаратов с замыкающими и размыкающими контактами, в него введены другие инверт9ры, каждый из которых 8 включен между каждым нагрузочные резистором, соединенным с клеммами дл подключени размыкающих контактов испытуемых аппаратов и каждьм входом многовходовых схем антисовпадений и совпсщений. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР I 331436, кл. Н 01 Н 47/00, 1970.
- 2.Авторское свидетельство СССР 441606, кл. Н 01 Н 47/00, 1972.
- 3.Авторское свидетельство СССР 537401, кл. Н 01 Н 47/00, 1976 (прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792858514A SU857938A1 (ru) | 1979-12-25 | 1979-12-25 | Устройство дл испытани электромагнитных коммутационных аппаратов на надежность |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792858514A SU857938A1 (ru) | 1979-12-25 | 1979-12-25 | Устройство дл испытани электромагнитных коммутационных аппаратов на надежность |
Publications (1)
Publication Number | Publication Date |
---|---|
SU857938A1 true SU857938A1 (ru) | 1981-08-23 |
Family
ID=20867430
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792858514A SU857938A1 (ru) | 1979-12-25 | 1979-12-25 | Устройство дл испытани электромагнитных коммутационных аппаратов на надежность |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU857938A1 (ru) |
-
1979
- 1979-12-25 SU SU792858514A patent/SU857938A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4996691A (en) | Integrated circuit testing method and apparatus and integrated circuit devices for use therewith | |
US5610925A (en) | Failure analyzer for semiconductor tester | |
KR100440366B1 (ko) | 테스트가능회로및테스트방법 | |
SU857938A1 (ru) | Устройство дл испытани электромагнитных коммутационных аппаратов на надежность | |
GB1370180A (en) | Apparatus for fault testing binary circuit subsystems | |
US4009437A (en) | Net analyzer for electronic circuits | |
SU785807A1 (ru) | Пробник дл проверки логических устройств | |
SU1071979A1 (ru) | Устройство дл диагностики цифровых узлов | |
SU1709318A1 (ru) | Устройство дл контрол цифровых блоков | |
SU1647867A1 (ru) | Устройство дл защиты от дребезга контактов в измерительных цеп х | |
RU2020498C1 (ru) | Устройство контроля контактирования интегральных схем | |
SU661552A1 (ru) | Устройство дл тестового диагностировани логических блоков | |
SU742879A1 (ru) | Устройство дл фиксации сбоев контактировани электромагнитных реле | |
SU920788A1 (ru) | Устройство дл регистрации времени работы оборудовани | |
SU1339460A1 (ru) | Устройство дл автоматического контрол сопротивлени изол ции электрических цепей | |
SU1234840A1 (ru) | Устройство дл непрерывного диагностировани однотипных логических блоков | |
SU775732A1 (ru) | Устройство дл построени провер ющего теста и диагностировани бесповторных комбинационных схем | |
SU553618A1 (ru) | Устройство дл контрол интегральных схем | |
SU519713A1 (ru) | Устройство дл контрол цифровых модулей и проверки качества тестов | |
SU1444779A1 (ru) | Устройство дл автоматического диагностировани однотипных логических блоков | |
SU1264181A1 (ru) | Устройство дл контрол БИС | |
SU1683051A1 (ru) | Устройство дл обучени операторов | |
SU1084804A2 (ru) | Устройство дл отладки тестов | |
SU656076A1 (ru) | Устройство дл поиска неисправностей в дискретных объектах | |
SU817607A1 (ru) | Устройство дл контрол сопро-ТиВлЕНи изОл ции |