SU1320897A1 - Преобразователь логических уровней - Google Patents
Преобразователь логических уровней Download PDFInfo
- Publication number
- SU1320897A1 SU1320897A1 SU864006461A SU4006461A SU1320897A1 SU 1320897 A1 SU1320897 A1 SU 1320897A1 SU 864006461 A SU864006461 A SU 864006461A SU 4006461 A SU4006461 A SU 4006461A SU 1320897 A1 SU1320897 A1 SU 1320897A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- transistor
- input
- terminals
- levels
- transistors
- Prior art date
Links
Landscapes
- Logic Circuits (AREA)
Abstract
Изобретение относитс к импульсной технике и может быть использовано дл согласовани уровней различных логических схем. Цель изобретени - расширение функциональных возможностей преобразовател за счет возможности согласовани уровней различных логических элементов. Преобразователь логических уровней со- держит транзисторы 1, 2 и 3 п-р-п- типа, диодный оптрон 4 со светодио- дом 5 и фотодиодом 6, выходные диоды 7 и 8, входные клеммы 14 и 15, выходные клеммы 16 и 17, клеммы 18 и 19 источников питани и клемму 20 источника опорного напр жени . Подключение оптрона между входной и выходной част ми устройства позвол ет использовать преобразователь дл согласовани уровней различных логических схем. 1 ил. i (Л () f + E. 20
Description
Изобретение относитс к импульсной технике и может быть использовано дл согласовани уровней различных логических схем.
Цель изобретени - расширение функциональных возможностей преобразовател зй счет согласовани уровней различных логических элементов.
На чертеже представлена принципиальна схема преобразовател логических уровней.
Преобразователь состоит из трех п-р-п транзисторов 1-3, диодного оп- трона 4 со светодиодом 5 и фотодиодом 6, двух входных диодов 7 и 8, п ти резисторов 9-13, двух входных клемм 14 и 15, двух выходных клемм 16 и 17, двух клемм источников 18 и 1 питани , клеммы 20 источника опорного напр жени . Клеммы 14 и 15 подключены соответственно к катодам диодов 7 и 8, аноды которых соедине- НЬ1 с базой транзистора 1 и через резистор 9 - с первой клеммой источника 18 питани , с которой соединен че рез резистор 10 коллектор транзистора 1, эмиттер которого соединен с анодом светодиода 5, катод которого подключен к общей шине. Фотодиод 6 включен между базой и эмиттером транзистора 2, катодом к эмиттеру транзистора 2, который соединен с змиттером транзистора 3 и через резистор 11 - с клеммой 19. Коллекторы транзисторов 2 и 3 подключены к клем мам 16 и 17 соответственно и через резисторы 12 и 13 - к общей шине. База транзистора 3 подключена к клемме 20 источника опорного напр жени .
На клемме 18 присутствует положительное напр жение источника питани Е,,.а на клемме 19 - отрицательное напр жение источника питани Е. Транзистор 1 вместе с диодами 7 и 8, резисторами 9 и 10 образуют входную часть устройства, вл ющуюс структурой ТТЛ или диодно-транзисторной логики . Транзисторы 2 и 3 вместе с резисторами 11-13 образуют выходную часть устройства, вл ющуюс структурой ЭСЛ. Св зь между входной и выходной част ми устройства осуществл етс с помощью анодного оптрона 4. Фотодиод 6 в оптроне 4 работает в фотогальваническом режиме.
При закрытом транзисторе 1 ток через светодиод 5 протекать не будет, следовательно, фотодиод 6 не выраба
тьгаает ЭДС. При открытом транзисторе 1 светодиод высвечивает кванты света, которые, попада на фотодиод 6, генерируют в нем ЭДС, знаком + приложенную к базе п-р-п транзистора 2. При этом токи транзистора 2 возрастают и он переходит в открытое состо ние .
Непосредственное подключение фотодиода 6 между базой и эмиттером управл емого транзистора 2 позвол ет осуществл ть его открывание одной и той же величиной сигнала независимо от конкретной схемы, где используетс этот транзистор. Дл кремневых схем напр жение на фотодиоде и соответственно напр жение база - эмиттер транзистора примерно равно 0,7 В, Что соответствует открытому состо нию кремниевого бипол рного транзистора .
Подключение оптрона между входной и выходной част ми устройства позво- л ет использовать последнее дл согласовани уровней различных логических схем.
Claims (1)
- Формула изобретени3530Преобразователь логических уровней , содержащий три п-р-п-транзисто- ра, диодный оптрон, два входных диода , п ть резисторов. Две входные и две выходные клеммы, две клеммы источников питани и клемму источника опорного напр жени , кажда из входг- ных клемм подключена через входной диод к базе первого транзистора иQ через первый резистор - к первой клемме источника питани , к которой через второй резистор подключен коллектор первого транзистора, эмиттер которого соединен с анодом светодио е да диодного оптрона, катод которого подключен к общей шине, анод фотодиода соединен с базой второго транзистора , эмиттеры второго и третьего транзисторов соединены через третийrf. резистор с второй клеммой источника питани , выходные клеммы подключены к коллекторам второго и третьего транзистора и соответственно через четвертый и п тый резисторы - к обсг щей шине, база третьего транзистора подключена к клемме источника опорного напр жени , отличающий- с тем, что, с целью расширени функциональных возможностей за счет3 13208974согласовани уровней различных логи- непосредственно соединен с эмиттером ческих элементов, катод фотодиода второго транзистора.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864006461A SU1320897A1 (ru) | 1986-01-23 | 1986-01-23 | Преобразователь логических уровней |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864006461A SU1320897A1 (ru) | 1986-01-23 | 1986-01-23 | Преобразователь логических уровней |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1320897A1 true SU1320897A1 (ru) | 1987-06-30 |
Family
ID=21215976
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864006461A SU1320897A1 (ru) | 1986-01-23 | 1986-01-23 | Преобразователь логических уровней |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1320897A1 (ru) |
-
1986
- 1986-01-23 SU SU864006461A patent/SU1320897A1/ru active
Non-Patent Citations (1)
Title |
---|
Мкртч н С. 0. Преобразователи уровней логических элементов, М,: Радио и св зь, 1982, с. 15. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR840004280A (ko) | 표시 구동장치 | |
KR890001287A (ko) | 논리 레벨 변환기 회로 | |
SU1320897A1 (ru) | Преобразователь логических уровней | |
JPH06500210A (ja) | 3端子非反転形トランジスタスイッチ | |
US4716513A (en) | Base drive circuit in a transistor inverter | |
SU1501299A1 (ru) | Устройство дл преобразовани телеграфных однопол рных сигналов в двухпол рные | |
SU1637003A1 (ru) | Формирователь импульсов | |
SU1378049A1 (ru) | Мажоритарный элемент | |
SU1309301A1 (ru) | Схема согласовани уровней ТТЛ-ЭСЛ | |
SU615604A1 (ru) | Инвертор | |
SU1262719A1 (ru) | Согласующее устройство | |
SU1205295A1 (ru) | Интегральный ЭСЛ-элемент | |
SU936269A1 (ru) | Устройство дл реверсировани тока в нагрузке при ее питании от одного источника посто нного тока | |
SU949790A1 (ru) | Преобразователь двухпол рного сигнала в однопол рный | |
SU1495892A1 (ru) | Устройство дл защиты источника питани от короткого замыкани в нагрузке | |
SU1676092A1 (ru) | Инвертор | |
SU913609A1 (ru) | Устройство для преобразования телеграфных однополярных сигналов в двухполярныеi | |
KR930006692Y1 (ko) | 쇼트키 다이오드를 이용한 스위칭 시간 단축회로 | |
SU790327A1 (ru) | Преобразователь логических уровней | |
SU1651367A1 (ru) | Транзисторное реле | |
SU1051717A1 (ru) | Полупроводниковый ключ | |
SU1734122A1 (ru) | Адресный формирователь | |
SU1390796A1 (ru) | Транзисторный ключ | |
SU1725384A1 (ru) | Трехстабильный аналоговый коммутатор | |
SU860314A1 (ru) | Интегральна логическа схема |