SU1267614A1 - Счетчик - Google Patents
Счетчик Download PDFInfo
- Publication number
- SU1267614A1 SU1267614A1 SU853876119A SU3876119A SU1267614A1 SU 1267614 A1 SU1267614 A1 SU 1267614A1 SU 853876119 A SU853876119 A SU 853876119A SU 3876119 A SU3876119 A SU 3876119A SU 1267614 A1 SU1267614 A1 SU 1267614A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- trigger
- bit
- switching
- input
- Prior art date
Links
Landscapes
- Tests Of Electronic Circuits (AREA)
Description
Изобретение относитс к вычисли- ельной технике и автоматике, и может ыть использовано дл счета импульов в двоичном и двоично-дес тичном оде.
Цель изобретени - расширение ункциональных возможностей за счет беспечени режима двоично-дес тичого счета.
На чертеже изображена функциональна схема счетчика.
Счетчик содержит в каждой группе I четыре разр да 2.1-2.4, каждый из которых содержит несимметричный Ттриггер , выполненный на двух коммутационных триггерах-элементах 3 и 4 и элементах 5 и 6 и одном триггере пам ти - элементы 7 и 8 в базисе И-НЕ (,ИЛИ-НЕ), причем тактовые входы всех коммутационных триггеров соединены с Выходами 9 переноса предыдущих групп и с входом 10 счетчика, в каждой группе I с разрешающими входами коммутационных триггеров второго
2.2и третьего 2.3 разр дов соединен выход переноса первого разр да 2.1, с разрешающим входом первого коммутационного триггера третьего разр да
2.3соединен выход переноса второго разр да, с разрешающими входами перBoro коммутационного триггера четверТого разр да соединены выходы переноса первого и третьего разр дов, с дополнительными входами (входы элемента 3) первого коммутационного триггера четвертого разр да соединены единичный выход триггера пам ти и нулевой выход первого коммутационного триггера первого разр да, выход переноса третьего разр да 2,3 и нулевой выход (.выход элемента 5) второго коммутационного триггера четвертого разр да 2.4, единичный выход (выход элемента 3)первого коммутационного триггера четвертого разр да 2.1, выход
9 переноса каждой группы 1 подключен к выходу Переноса (выход элемента 6) четвертого разр да 2.4 этой же группы . Кроме того, счетчик содержит управл ющую шину 11, подключенную к первому входу элемента 12 И-НЕ (ИЛИ-НЕ) каждой группы, с вторым входом элемента 12 соединен единичный выход (выход элемента 1) триггера пам тИ; четвертого разр да 2.4, выход элемента 12 соединен с дополнительными входами (входами элемента 6) вторых коммутационных триггеров второго 2.2 и
третьего 2.3 разр дов, а с дополнительным входом (вход элемента 3) первого коммутационного триггера третьего разр да 2,3 соединен выход переноса второго разр да 2.2.
Кажда группа счетчика работает следующим образом.
В исходном состо нии на выходах элементов 7 триггеров разр дов 2.12 .4 будут О. Пусть на шину 11 управлени подан потенциал, равный 1. Тогда на выходе элемента 12 сигнал равен 1. Изменение состо ний триггеров пам ти (элементов 7 и 8) группы происходит по импульсам I, подаваемым на вход О счетчика при условии , что сигналы с выходов 9 переноса предыду)цих групп равны 1. При выполнении этого услови с приходом
очередного тактового импульса срабатывает элемент. 4 И-НЕ первого разр да 2.1 и трипер пам ти (элементы 7
и 8) этого разр да устанавливаетс , в It 1 ti
По ближайшей, паузе между тактовыми импульсами на выходе переноса (выход элемента 6) первого разр да 2,1 по вл етс . При следующем выполнении услови срабатывани дл этой
группы происходит переключение триггеров пам ти - элементы 7 и 8 разр дов 2., 2.2 и т.д.
8.М-й тактовый импульс (где М коэффициент пересчета предыдущих,.. .
групп) устанавливает триггер пам тиэлементы 7 и 8 разр да 2.4 в состо ние 1, а триггеры пам ти разр дов 2.1-2.3 - в состо ние О. На выходе элемента 12 по вл етс О, который
устанавливает 1 на выходах переноса разр дов 2.2 и 2 .. 3 .
9.М-й тактовьш импульс устанавливает триггер пам ти - элементы 7 и 8 разр да 2.1 в состо ние 1. По
ближайшей паузе между тактовыми имI ,.;....пульсами на входах элемента 3 разр да 2.4 будут одни 1, поэтому на его выходе по витс О, который установит 1 на выходе переноса (выход .,
элемента б) четвертого разр да 2.4 (группы). Тогда 10 М-й тактовый импульс установит все триггеры пам ти элементы 7 и 8 данной группы в состо ние О, триггер пам ти первого
Claims (1)
- разр да последующей группы - в состо ние , а на выходе элемента 12 по витс 1 и группа установитс в исходное состо ние. Формула изобретени Счетчик, содержащий в каждой группе четыре разр да, каждый из которых содержит несимметричный Т-триггер, выполненньш на двух комму тационных триггерах и одном триггере пам ти в базисе И-НЕ (ИЛИ-НЕ), причем тактовые входы всех коммутационных триггеров соединены с входом счетчика и выходами переноса предыдущих групп, в каждой группе с разрешающими входами коммутационных триггеров второго и третьего разр дов соединен выход переноса первого разр да, с разрешающим входом первого коммутационного триггера третьего разр да соединен выход 1 переноса второго разр да, с разрейающими входами первого коммутационного триггера четвертого разр да соединены выходы переноса первого и третьего разр дов, с дополнительными входами первого коммутационного триггера четвертого разр да соединены единичный выход триггера пам ти и нулевой выход первого коммутационного триггера первого разр да, выход пере14 носа третьего разр да и нулевой въ1ход второго коммутационного триггера четвертого разр да, единичный выход первого коммутационного триггера четвертого разр да соединен с единичным входом триггера пам ти первого разр да, выход переноса каждой группы подключен к выходу переноса четвертого разр да этой же группы, о тличающийс тем, что, с целью расширени функциональных возможностей за счет обеспечени режима двоично-дес тичного счета, в каждую его группу введен логический элемент И-НЕ (ИЛИ-НЕ), с первым входом которого соединена управл юща шина, а с вторьм входом соединен единичный выход триггера пам ти четвертого разр да , причем выход элемента И-НЕ ( ИЛИ-НЕ) соединен с дополнительными входами вторых коммутационных триггеров второго и третьего разр дов, а с дополнительным входом первого коммутационного триггера третьего разр да соединен выход переноса второго разр да.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853876119A SU1267614A1 (ru) | 1985-04-01 | 1985-04-01 | Счетчик |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853876119A SU1267614A1 (ru) | 1985-04-01 | 1985-04-01 | Счетчик |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1267614A1 true SU1267614A1 (ru) | 1986-10-30 |
Family
ID=21170183
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853876119A SU1267614A1 (ru) | 1985-04-01 | 1985-04-01 | Счетчик |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1267614A1 (ru) |
-
1985
- 1985-04-01 SU SU853876119A patent/SU1267614A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1267614A1 (ru) | Счетчик | |
SU117503A1 (ru) | Двоичный реверсивный счетчик с запуском триггеров по единичным входам | |
SU1529444A1 (ru) | Двоичный счетчик | |
SU1677867A1 (ru) | Реверсивное счетное устройство | |
SU508940A1 (ru) | Двоичный счетчик | |
SU507943A1 (ru) | Счетчик с параллельным переносом | |
SU1721824A1 (ru) | Делитель частоты с переменным коэффициентом делени | |
SU476687A1 (ru) | Реверсивный счетчик | |
SU1081803A1 (ru) | Счетчик | |
SU1013942A1 (ru) | Преобразователь двоично-дес тичного кода в двоичный | |
SU1061264A1 (ru) | Счетчик | |
SU738177A1 (ru) | Счетчик на кольцевом регистре | |
SU1206784A1 (ru) | Устройство дл формировани и хранени вычетов по модулю три | |
SU1647888A2 (ru) | Счетное устройство | |
SU1541776A1 (ru) | Счетчик | |
SU1046937A1 (ru) | Кольцевое пересчетное устройство | |
SU788375A1 (ru) | Преобразователь интервала времени в цифровой код | |
SU405180A1 (ru) | КОЛЬЦЕВОЙ СЧЕТЧИК НА ПОТЕНЦИАЛЬНЫХ ЛОГИЧЕСКИХ ЭЛЕМЕНТАХ <гИ —НЕ», «ИЛИ —НЕ» | |
SU1462282A1 (ru) | Устройство дл генерировани синхроимпульсов | |
SU1056469A1 (ru) | Делитель частоты следовани импульсов | |
SU1046938A1 (ru) | Кольцевое пересчетное устройство | |
SU1287262A1 (ru) | Формирователь импульсов | |
SU1599858A1 (ru) | Устройство дл циклического опроса инициативных сигналов | |
SU1003356A1 (ru) | Реверсивный счетчик | |
RU1786657C (ru) | Счетчик импульсов в минимальных Р-кодах Фибоначчи |