SU1248041A2 - Synchronizing device - Google Patents

Synchronizing device Download PDF

Info

Publication number
SU1248041A2
SU1248041A2 SU843814337A SU3814337A SU1248041A2 SU 1248041 A2 SU1248041 A2 SU 1248041A2 SU 843814337 A SU843814337 A SU 843814337A SU 3814337 A SU3814337 A SU 3814337A SU 1248041 A2 SU1248041 A2 SU 1248041A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
bus
trigger
pulses
Prior art date
Application number
SU843814337A
Other languages
Russian (ru)
Inventor
Леонид Яковлевич Новиков
Original Assignee
Предприятие П/Я Р-6115
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6115 filed Critical Предприятие П/Я Р-6115
Priority to SU843814337A priority Critical patent/SU1248041A2/en
Application granted granted Critical
Publication of SU1248041A2 publication Critical patent/SU1248041A2/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)
  • Measurement Of Unknown Time Intervals (AREA)

Description

Изобретение относитс  к импульс7 ной технике и может быть использовано дл  синхронизации асинхронных ш - пульсов импульсами тактовой частоты. The invention relates to a pulse technique and can be used to synchronize asynchronous w - pulses with clock pulses.

Цель изобретени  - расширение функциональных возможностей путем получени  дополнительной последовательности синхронизированных импульсов , задержанной относительно основной .The purpose of the invention is to expand the functionality by obtaining an additional sequence of synchronized pulses, delayed relative to the main one.

На фиг. 1 приведена электрическа  функциональна  схема устройства синхронизации; на фиг. 2 - временные диаграммы, по сн ющие его работу.FIG. 1 shows an electrical functional diagram of a synchronization device; in fig. 2 - time diagrams that show his work.

Устройство синхронизации содержит три триггера 1, 2 и 3, элемент И- Ш1И 4, элемент ИСКЛЮЧАННЦЕЕ ИЛИ 5, элемент И б, счетчик 7 импульсов, дешифратор 8, элемент ИЛИ 9, 3-вход первого триггера I соединен.с первой шиной 10 тактовых импульсов, с первым входом элемента И-ИЛИ 4 и с первым входом элемента ИЛИ 9, К-вход - с второй шиной 11 тактовых импульсов j, с вторым входом элемента И- ШШ 4 и с вторым входом элемента ИЛИ 9, пр мой выход - с третьим входом элемента И-ИЖ 4, инверсный выход - с четвертым входом элемента И-ШШ 4, п тый и шестой входы кото- рого соединены с выходом второго триггера 2, С-вход которого соединен с выходом элемента-ИСКгаоЧАНЩЕЕ ИЛИ 5, первый вход которого соединен с С-входом первого триггера 1 и с вход- ной шиной 12, второй вход - с выходом элемента И-ИЛИ 4, с выходной шиной 13 и с R-входом третьего триггера 3, С-вход которого соединен с выходом элемента Ибис дополнительной выход ной шиной 14, выход - с входом установки нул  счетчика 7 импульсов, выход которого соединен с входом дешифратора 8, выход которого соединен с первым входом элемента И 6, второй . вход которого соединен со счетным входом счетчика 7 импульсов и с выходом элемента ШШ 9.The synchronization device contains three flip-flops 1, 2 and 3, the element AND- ШИИ 4, the element EXCLUSIVE OR 5, the element AND b, the counter 7 pulses, the decoder 8, the element OR 9, 3 the input of the first trigger I is connected to the first bus 10 clock pulses, with the first input of the element AND-OR 4 and with the first input of the element OR 9, K-input - with the second bus 11 clock pulses j, with the second input of the element I-W 4 and with the second input of the element OR 9, direct output - with the third input of the I-IL 4 element, the inverse output with the fourth input of the I-ШШ 4 element, the fifth and sixth inputs of which are connected to you the second trigger 2, the C input of which is connected to the output of the element EXCESSING OR 5, the first input of which is connected to the C input of the first trigger 1 and the input bus 12, the second input to the output of the element OR-OR 4, with the output bus 13 and with the R input of the third trigger 3, the C input of which is connected to the output of the Ibis element by the additional output bus 14, the output to the input of setting the zero of the counter 7 pulses, the output of which is connected to the input of the decoder 8 whose output is connected to the first input element And 6, the second. the input of which is connected to the counting input of the counter 7 pulses and to the output of the SHSh 9 element.

Устройство Синхронизации работает следующим образом.The synchronization device operates as follows.

В исходном состо нии на шине .12 (фиг. 2а) присутствует уровень на шцне 10 (фиг. 2&) - перва  последовательность тактовых импульсов; на шине 11 (фиг. 2&) - втора  последо-т вательность тактовых импульсов; на пр мом выходе триггера 1 (фиг. 2г) - на выходе триггера 2 (фиг. 2А) на шине 13 (фиг. 2е) - на выходе триппера 3 (фиг. 2- - на выходе элемента 9 (фиг. 2) - треть  последовательность тактовых импульсов; на выходе счетчика 7 .. (фиг. 2и) - . на выходе дешифра- тора 8 (фиг. 2к) - на шине 14 (фиг. 2л)- О.In the initial state on the .12 bus (Fig. 2a) there is a level on Schick 10 (Fig. 2 &) - the first sequence of clock pulses; bus 11 (Fig. 2 &) - the second sequence of clock pulses; at the direct output of the trigger 1 (Fig. 2d) - at the output of the trigger 2 (Fig. 2A) on the bus 13 (Fig. 2e) - at the output of the tripper 3 (Fig. 2- at the output of the element 9 (Fig. 2) - the third sequence of clock pulses; at the output of the counter 7 .. (Fig. 2i) -. At the output of the decoder 8 (Fig. 2k) - on the bus 14 (Fig. 2n) - O.

При по влении на шине 12 синхронизируемого импульса (фиг. 2а), представл ющего собой импульс единичного уровн  длительностью, меньшей временного интервала между задним фронтом импульсов одной последовательности тактовых импульсов и передним фронтом очередных импульсов другой последовательности тактовых импульсов (фиг. 2 & ,6 ), на выходе элемента 5 образуетс  аналогичный по уровню и длительности сигнал.When a synchronized pulse appears on bus 12 (Fig. 2a), it is a single level pulse with a duration shorter than the time interval between the falling edge of pulses of one clock sequence and the leading edge of successive pulses of another clock sequence (Fig. 2 & 6 ), at the output of element 5, a signal of the same level and duration is formed.

В случае совпадени  заднего фронта входного импульса (фиг. 2ц) с тактовым импульсом (фиг. 2в), приход щим по шине 11 на К-вход триггера 1, последний переключаетс  в нулевое состо ние (фиг. 2 г). In case of a falling edge of the input pulse (Fig. 2c) with a clock pulse (Fig. 2c) coming through the bus 11 to the K input of the trigger 1, the latter switches to the zero state (Fig. 2 g).

С задержкой, обусловленной временем прохождени  входного импульса (фиг. 2а) на выход элемента 5, триггер 2 переключаетс  задним фронтом импульса, на С-входе в противоположно ( единичное) состо ние (фиг. 2.А).With a delay due to the passage of the input pulse (Fig. 2a) to the output of element 5, the trigger 2 is switched by the falling edge of the pulse, at the C input, in the opposite (one) state (Fig. 2.A).

Нулевой уровень (фиг. 2г), посту- пающий с пр мого выхода триггера 1 на третий вход элемента 4, запрещает прохождение на выход элемента 4 тактовых импульсов, приход щих по шине 11 на его второй вход, а единичный уровень, поступающий с инверсного выхода триггера 1 на четвертый вход элемента 4, вместе с единичным зфов- нем (фиг. 2А), приход щим с выхода триггера 2 на п тьШ и шестой входы элемента 4, разрешает прохождение на выход элемента 4 очередного тактового импульса (фиг. 25), поступающего по шине 10 на его первьй вход.The zero level (fig. 2d), coming from the direct output of flip-flop 1 to the third input of element 4, prohibits the passage at the output of an element of 4 clocks arriving via bus 11 to its second input, and the unit level coming from the inverse output trigger 1 to the fourth input of element 4, together with a single unit (Fig. 2A) coming from the output of trigger 2 on the five and sixth inputs of element 4, allows the next clock pulse to pass to the output of element 4 (Fig. 25), incoming bus 10 to its first entry.

Образующийс  на выходе элемента 4 единичный импульс (фиг. 2е) поступает на шину 13, через второй вход элемента 5 на С-вход триггера 2 и на R-вход триггера -3. Задним фронтом этого импульса триггер 2 переключаетс  в противоположное (нулевое) состо ние (фиг. 2д). Нулевой уровень подаваемый с выхода триггера 2 на п тый и шестой входы элемента 4, запрещает прохождение на его выход последующих тактовых импульсов. Т.е. при каждом асинхронном входном импульсе (фиг. 2а) на шину 13 проходит только один импульс (фиг. 2 е) тактовой последовательности , выбираемой TpHfre- ромThe single impulse formed in the output of element 4 (Fig. 2e) is fed to the bus 13, through the second input of element 5 to the C input of the trigger 2 and to the R input of the trigger -3. The falling edge of this pulse trigger 2 switches to the opposite (zero) state (Fig. 2e). The zero level supplied from the output of trigger 2 to the fifth and sixth inputs of element 4, prohibits the passage of subsequent clock pulses to its output. Those. at each asynchronous input pulse (Fig. 2a), only one pulse (Fig. 2e) passes through the bus 13 to the clock sequence selected by the TpHfrer

1.one.

При совпадении синхронизированного импульса (фиг. 2а) С тактовым импульсом (фиг. 25), поступаницим по шине 10, триггер 1 переключаетс  заД ним фронтом входного импульса (фиг. 2а) в единичное состо ние (фиг. 2 г), и на выход элемента 4 проходит очередной импульс (фиг. 2е), поступающий по шине 11 (фиг. 2б); - В том случае, когда входной импульс (фиг. 2q) поступает в промежутке времени между тактовыми импульсами (фиг. 25,&) приход щими по шинам 10 и 11, триггер 1 не измен ет свое- го состо ни  и на выход элемента 4 проходит очередной импульс с той же шины тактовых импульсов, что и прежде .When a synchronized pulse coincides (Fig. 2a) with a clock pulse (Fig. 25), received on bus 10, trigger 1 switches behind the front of the input pulse (Fig. 2a) to the unit state (Fig. 2 g) and to output element 4 passes the next impulse (Fig. 2e), arriving via bus 11 (Fig. 2b); - In the case when the input pulse (Fig. 2q) arrives in the time interval between clock pulses (Fig. 25, &) arriving on buses 10 and 11, trigger 1 does not change its state and the output element 4 passes the next impulse from the same clock bus as before.

Образующийс  по шине 13 импульс (фиг. 2с) переключает триггер 3 в нулевое состо ние (фиг. 2-зк), Нулевой уровень, приход щий с выхода триггера 3 на вход установки нул  счетчика 7, разрешает счетчику 7 переключать- с  задним фронтом импульсов (фиг. 2 поступающих с выхода элемента 9 на его счетный вход. Код (фиг. 2и), записываемый в счетчик 7, увеличиваетс  до тех пор, пока не станет равным величине, при которой дешифратор 8 формирует на своем выходе единичный уровень (фиг. 2к). В представленном на диаграмме (фиг. 2н) случае значение этого кода равно числу 3. Единич ный уровень (фиг. 2к), поступающий с выхода дешифратора 8 на второй вход элемента 6, разрешает прохождение на его выход очередного импульса из третьей последовательности тактовых им- пульс.ов (фиг. 2з), подаваемых на первый вход элемента 6. С выхода элемен The pulse generated on bus 13 (Fig. 2c) switches trigger 3 to the zero state (Fig. 2), the Zero level coming from the output of trigger 3 to the zero input of the counter 7 allows the counter 7 to switch with the falling edge of pulses (Fig. 2 coming from the output of the element 9 to its counting input. The code (Fig. 2i) recorded in the counter 7 increases until it reaches the value at which the decoder 8 forms at its output a unit level (Fig. 2k). In the case presented in the diagram (Fig. 2n), the value of this code is equal to 3. E The dinic level (Fig. 2k), coming from the output of the decoder 8 to the second input of element 6, allows the next pulse from the third sequence of clock pulses (Fig. 2h) fed to the first input of element 6 to pass to its output. output element

10ten

15 2015 20

480414480414

та 6 импульс (фиг. 2 А) поступает на шину 14 и на С-йход триггера 3, переключа  последний задним фронтом в противоположное (единичное) состо ние (фиг. 2эО. Единичный уровень с пр мого выхода триггера 3 устанавливает счетчик 7 в нулевое состо ние (фиг. 2и) в котором тот удерживаетс  до прихода заднего фронта следующего импульса, сформированного на шине 13 (фиг. 2е).This 6 pulse (Fig. 2A) is fed to the bus 14 and to the C-ykhod of the trigger 3, switching the latter to the opposite front (one) state (Fig. 2eO. The unit level from the direct output of the trigger 3 sets the counter 7 to zero the state (fig. 2i) in which it is held until the trailing edge of the next pulse formed on bus 13 (fig. 2e) arrives.

Таким образом, на шине 14 формиру ютс  импульсы, синхронизированные тактовыми импульсами, приход щими по шинам 10 и II тактовых импульсов, эк- вилентные по длительности импульсам, образующимс  на шине 13, и задержанные относительно них на число полупе- риодов тактовых импульсов, определ емое дешифратором 8.Thus, on bus 14, pulses are generated that are synchronized with clock pulses arriving on bus 10 and II clocks, equivalent in duration to pulses formed on bus 13, and delayed relative to them by the number of half-periods of clock pulses decoder 8.

Claims (1)

Формула изобFormula isob р е т е н и  rete n i которого whom Устройство синхронизации по авт. св. № 1213529, отличающеес  тем, что, с целью расширени  функциональных возможностей путем получени  дополнительной последовательности синхронизированных импульсов , задержанной относительно основной , в него введены дополнительна  выходна  шина, элемент ИЛИ, счетчик импульсов, дешифратор, элемент И, . третий триггер, R-вход которого соединен с выходной шиной, С-вход - с выходом элемента И и с дополнительной шиной, выход - с входом установки нул  счетчика импульсов, выход которого соединен с входом дешифратора, выходSync device auth. St. No. 1213529, characterized in that, in order to expand the functionality by obtaining an additional sequence of synchronized pulses delayed relative to the main one, an additional output bus, the OR element, the pulse counter, the decoder, the And element, are introduced into it. the third trigger, the R-input of which is connected to the output bus, the C-input to the output of the I element and an additional bus, the output to the input of the zero setting of the pulse counter whose output is connected to the input of the decoder, the output соединен с первым входом элемента И, второй вход которого соединен со счетным входом счетчика импульсов и с выходом элемента ИЛИ, первый вход которого соединен с первой шиной тактовых импульсов, второй в вход - с второй шиной тактовых импульсов .connected to the first input of the AND element, the second input of which is connected to the counting input of the pulse counter and to the output of the OR element, the first input of which is connected to the first bus of clock pulses, the second to the input of the bus of clock pulses. а) ff) Л) f) ff) ff)a) ff) L) f) ff) ff) Ж)F) //; ) л)//; ) l) II 1one nn nn лl nn nn nn nn nn nn nn nn nn nn 1one II 1one 1 n n n n n n n n n n n n1 n n n n n n n n n n n nn Фиг. гFIG. g Составитель Т, Соколова Редактор А. Лежнина Техред Э.Чижмар Корректор В. Бут гаCompiled by T, Sokolova Editor A. Lezhnin Tehred E. Chizhmar Proofreader V. But hect 4140/574140/57 Тираж 816 Подписное ВНИИПИ Государственного комитета СССРCirculation 816 Subscription VNIIPI USSR State Committee по делам изобретений и открытий М3035, Москва, Ж-35, Раушска  наб., д. 4/5for inventions and discoveries M3035, Moscow, Zh-35, Raushsk nab., 4/5 Производственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна , 4 Production and printing company, Uzhgorod, st. Project, 4 1one t t nn nn nn nn nn nn nn
SU843814337A 1984-11-21 1984-11-21 Synchronizing device SU1248041A2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843814337A SU1248041A2 (en) 1984-11-21 1984-11-21 Synchronizing device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843814337A SU1248041A2 (en) 1984-11-21 1984-11-21 Synchronizing device

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU1213529 Addition

Publications (1)

Publication Number Publication Date
SU1248041A2 true SU1248041A2 (en) 1986-07-30

Family

ID=21147448

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843814337A SU1248041A2 (en) 1984-11-21 1984-11-21 Synchronizing device

Country Status (1)

Country Link
SU (1) SU1248041A2 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 1213529,кл. Н 03 К 5/135,18.07.84., *

Similar Documents

Publication Publication Date Title
SU1248041A2 (en) Synchronizing device
SU739721A1 (en) Pulse timing device
SU1213529A1 (en) Synchronizing device
SU1338030A1 (en) Pulse delay device
SU1465976A1 (en) Device for shaping pulses of differential frequency
SU741441A1 (en) Pulse synchronizing device
SU1764155A1 (en) Synchronizing pulses package discriminating device
SU819968A1 (en) Repetition rate scaler with fractional devision coefficient
SU809483A1 (en) Phase comparator
SU924840A1 (en) Pulse synchronizing device
SU1307560A1 (en) Device for clock synchronizing and selecting pulse burst
SU1451841A1 (en) Device for subtracting and extracting pulses
SU1378029A1 (en) Pulse shaper
SU439911A1 (en) Pulse synchronization device
SU434581A1 (en) DEVICE SYNCHRONIZATION OF PULSES
RU2037957C1 (en) Synchronous rate divider
SU855981A1 (en) Device for sunchronization and normalization of pulse train
SU606200A1 (en) Pulse synchronization device
SU691771A2 (en) Digital frequency meter
SU1322451A1 (en) Cascade switching device
SU1243115A1 (en) Multichannel generator of single pulses
SU839038A1 (en) Pulse duration shaper
SU855973A1 (en) Single pulse shaper
SU1128376A1 (en) Device for synchronizing pulses
SU1432751A1 (en) Phase synchronizer