SU739721A1 - Pulse timing device - Google Patents

Pulse timing device Download PDF

Info

Publication number
SU739721A1
SU739721A1 SU782563083A SU2563083A SU739721A1 SU 739721 A1 SU739721 A1 SU 739721A1 SU 782563083 A SU782563083 A SU 782563083A SU 2563083 A SU2563083 A SU 2563083A SU 739721 A1 SU739721 A1 SU 739721A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
trigger
additional
elements
Prior art date
Application number
SU782563083A
Other languages
Russian (ru)
Inventor
Николай Николаевич Макаров
Михаил Яковлевич Эйнгорин
Original Assignee
Горьковский Исследовательский Физико- Технический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Горьковский Исследовательский Физико- Технический Институт filed Critical Горьковский Исследовательский Физико- Технический Институт
Priority to SU782563083A priority Critical patent/SU739721A1/en
Application granted granted Critical
Publication of SU739721A1 publication Critical patent/SU739721A1/en

Links

Description

(54) УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЦИИ ИМПУЛЬСОВ(54) DEVICE FOR SYNCHRONIZATION OF PULSES

Claims (2)

Изобретение относитс  к автоматике и вы .числителыгай технике, может быть использовано дл  прив зки асинхронного сигнала ксигналам тактовой; частоты. Известно устройство дл  синхронизации им пульсов, содержащее два триггера с раздельны входами, элементы И-НЕ, инвертор 1. Однако это устройство обладает, низким быстродействием. Известно также устройство дл  синхронизации импульсов, содержащее входной и выходной триггеры, шины синхронизируемого сигнала и тактового сигнала, три элемента И и инверторы 2. , Однако указанное устройство также обладает низким быстродействим при прив зке си хронизируемого сигнала к токовым сигналам. Целью изобретени   вл етс  повышение быстродействи . Поставленна  цель достигаетс  тем, что в устройство дл  сиНхргонизации импульсов, сод жащее входной триггер, первый и второй выходы которого через первый и второй элемен И подключены соответственно к первому и второму входам в ходного триггера,первый выход выходного триггера соединен с первым входом третьего элмента И, инвертор, выход которого подключен ко вторым входам первого и второго элементов И и к первому входу четвертого элемента И, дополнительно введенны выходной триггер, два элемента И, элемент ИЛИ, причем первые входы дополнительных элементов И и второй вход третьего элемента И рбъеданены и подключены ко входу инвертора, вторые входы дополнительных элементов И соответственно соединены с первым и вторым выходами входного триггера, третий вход первого дополнительного элемента И и первого элемента И объединены и соединены с первыми входом входного триггера , а выходы дополнительных элементов И соединены соответственно со входами дополнительного выходного Tpnrtepa, первый выход которого соединен со вторым входом четвертого мтемента И, а второй выход дополнительного выходного триггера соединен с четвертьпй входбм первого элемента И; при этом вто1рой выход выходного триггера соединен с четвертым входом первого дополнительного элемента И, причем выходы третьего и четвер того элементов И соеданены с первым и вторым входом элемента ИЛИ соответственно, а выход элемента ИЛИ подключен ко второму входу входного триггера. На чертеже изображена структурна  электри ческа  схема устройства. Устройство содержит ншну синхронизируемых сигналов 1, входной триггер 2, выходной триггер 3, дополнительный выходной триг гер 4, дополнительные первый 5 и второй 6 элементы И, первый элемент И 7, второй элемент И 8, третий элемент И 9, четвертый элемент И 10, инвертор 11, элемент ИЛИ 12, ши тактовых сигналов 13 и шину выходных сигналов 14. Устройство работает следующим образом. В исходном состо нии входной триггер 2, выходной триггер 3 и дополнительный выходной триггер 4 наход тс  в нулевом состо нии а на шине синхронизируемых сигналов 1 и шине выходных сигналов 14 - высокий ПЪтен циал. Высокий потенциал с нулевого выхода входного триггера 2 разрешает прохождение тактового сигнала Д11Я подаержани  выходного триггера 3 и дополнительного выходного триггера 4 в нулевом состо нии. Отрицательный синхронизируемый импульс с шины синхронизируемых сигналов 1 переключает входной триггер 2 в единичное состо ние . По окотании указанного импульса элементы совпадени  5, 7 разрешенными единичными состо ни ми входного триггера 2 и нулевым состо нием выходного и дополнитель ного выходного триггеров 3 и 4 вь1 вл ют сбвйадеййе окончани  синхронизируемого импульса с положительной или отрицательной полуволной тактового сип}а;1а, поступающего на шину тактовых сигналов 13. Если совпадение произошло с положительной полуволной ; тактового сигнала, дополнительный выходной триггер 4 переключаетс  в единичное состо ние и разрешает через элемент И 10 проход отрицательной полуволны тактового сигнала. Низким потенциалом с нулевого выхода допол нительного вькодного триггера 4 заНрепдаётс  работа элемента совпадени  7, выходной триггер 3 сохран ет 1гулевое состо ние. Сигнал с выхода элемента совпадени  10 поступает через элемент ИЛИ 12 на шину выходных лов устройства 14 и на в йёхбднбё состо ние входного триггера The invention relates to automation and you can count the technique, can be used to assign an asynchronous signal to clock signals; frequencies. It is known a device for synchronizing pulses, containing two triggers with separate inputs, elements of NAND, inverter 1. However, this device has a low speed. It is also known a device for synchronizing pulses, containing input and output triggers, buses of a synchronized signal and a clock signal, three AND elements and inverters 2. However, this device also has a low speed when the signal of the synchronizable signal is linked to current signals. The aim of the invention is to increase speed. The goal is achieved by the fact that in the device for the synchronization of pulses, containing an input trigger, the first and second outputs of which through the first and second element I are connected respectively to the first and second inputs of the input trigger, the first output of the output trigger I , an inverter, the output of which is connected to the second inputs of the first and second elements AND, and to the first input of the fourth element AND, additionally introduced an output trigger, two elements AND, an element OR, with the first inputs added And the second inputs of the third element And are connected and connected to the input of the inverter, the second inputs of the additional elements And respectively are connected to the first and second outputs of the input trigger, the third input of the first additional element And the first element And are combined and connected to the first input of the trigger, and the outputs of the additional elements And are connected respectively to the inputs of the additional output Tpnrtepa, the first output of which is connected to the second input of the fourth meter And, and the second output will complement the output output trigger is connected to the quarter-input of the first AND element; at the same time, the second output of the output trigger is connected to the fourth input of the first additional AND element, and the outputs of the third and fourth AND elements are connected to the first and second input of the OR element, respectively, and the output of the OR element is connected to the second input of the trigger input. The drawing shows a structural electrical circuit of the device. The device contains the synchronized signals 1, input trigger 2, output trigger 3, additional output trigger 4, additional first 5 and second 6 elements And, first element And 7, second element And 8, third element And 9, fourth element And 10, the inverter 11, the element OR 12, the bus clock signals 13 and the output signal bus 14. The device operates as follows. In the initial state, the input trigger 2, the output trigger 3 and the additional output trigger 4 are in the zero state and on the clock signal 1 and the output signal bus 14 is high PT. The high potential from the zero output of the trigger input 2 permits the passage of the clock signal to maintain the output trigger 3 and the additional output trigger 4 in the zero state. A negative synchronized pulse from the bus of synchronized signals 1 switches the input trigger 2 to one state. By circling the indicated pulse, the coincidence elements 5, 7 allowed single states of the input trigger 2 and the zero state of the output and additional output triggers 3 and 4 b1 are the final end of the synchronized pulse with a positive or negative half-wave clock syp} a; 1a incoming on the clock signal bus 13. If a coincidence occurred with a positive half-wave; the clock signal, the additional output trigger 4 is switched to the one state and permits through the element 10 to pass the negative half-wave of the clock signal. The low potential from the zero output of the additional encoder trigger 4 causes the operation of the coincidence element 7 to fail, the output trigger 3 retains the 1-arc state. The signal from the output of the coincidence element 10 enters through the OR element 12 to the output device catch bus 14 and to the state of the input trigger 2. С приходом -пол жительИой полуволны тактового сигнала дополнительный выходной триггер 4 устанавливаетс  сигналом выхода элемента И 6 в ис- , ходное состо ние. На этом заканчиваетс  цикл работы устройства. Триг:геры не измен  своих исходных состо ний до следующего прихода синхронизируемого импульса. Если окончание синхронизируемого импульса совпадает с отрицательной полуволной тактового сигнала, переключаетс . выходной триггер 3, Работа элементов 3, 7, 8, 9 аналогична работе элементов 4, 5, 6, 10, с тем лишь отлиадем , что на шину выходных сигналов 14 выдаетс  импульс, синхронизированный положительной полуволной тактового сигнала. Наличие второго канала обработки синхронизируемого импульса приводит к уменьшению времени задержки f синхронизации импульса тактовым сигналом, а врем  одного цикла f - работы устройства уменьшаетс  и равно ., где - длительность синхронизируемого импульса; tr - длительность одного такта работы устройства. Формула изобретени  Устройство дл  синхронизации импульсов, содержащее входной триггер, первый и второй выходы которого через первый и второй элементы И подключены соответственно к первому и второму входам выходного триггера, первый выход выходного триггера соединен с первым входом третьего элемента И, инвертор, выход которого подключен ко вторым входам первог о и второго элементов И и к первому входу четвертого элемента И,отличающеес   тем, что, с целью повышени  быстродействи , в устройство дополнительно введены выходной триггер, два элемента И, элемент ИЛИ, причем первые входы дополнительных элементов и второй вход третьего элемента И объединены и подключены ко входу nriBepTOpaj вторые входы дополнительных элементов И соответственно соединены с первым и вторым выходами входного триггера, третий вход первого дополнительного элемента И и первого элемента И объединены и соединены с первым входом входного триггера, а выходы дополнительных элементов И соединены соответственно со входами , дополнительного выходного триггера , первый выход которого соединен со вторь1М входом четвертого элемента И, а второй выход дополнительного выходного триггера соединен с четвертым входом первого элемента И, при этом второй выход выходного триггера соединен с четвертым входом первого дополнительного элемента И, причем выходы третьего и четвертого элементов И соединены с первь м и вторым входами элементов ИЛИ соответствен5 .,739721 6.2. With the arrival of the half-wave half-wave clock signal, the additional output trigger 4 is set by the output signal of the element 6 to the initial state. This ends the cycle of the device. Trig: heras do not change their initial states until the next arrival of the synchronized pulse. If the ending of the synchronized pulse coincides with the negative half-wave clock signal, it switches. output trigger 3, The operation of elements 3, 7, 8, 9 is similar to the operation of elements 4, 5, 6, 10, with the only reason that a pulse synchronized with a positive half-wave clock signal is output to the output signal bus 14. The presence of the second processing channel of the synchronized pulse leads to a decrease in the delay time f of the pulse synchronization by the clock signal, and the time of one cycle f of the device operation decreases and is equal to, where is the duration of the synchronized pulse; tr is the duration of one device operation cycle. The invention device for synchronizing pulses, containing an input trigger, the first and second outputs of which through the first and second elements And are connected respectively to the first and second inputs of the output trigger, the first output of the output trigger connected to the first input of the third element the second inputs of the first and second elements And to the first input of the fourth element And, characterized in that, in order to improve speed, the output trigger is additionally introduced into the device, two And element, element OR, with the first inputs of additional elements and the second input of the third element And combined and connected to the input nriBepTOpaj the second inputs of additional elements And respectively connected to the first and second outputs of the input trigger, the third input of the first additional element And the first element And combined and connected to the first input of the input trigger, and the outputs of the additional elements And are connected respectively to the inputs, an additional output trigger, the first output of which is connected to the second 1M the house of the fourth element is And, and the second output of the additional output trigger is connected to the fourth input of the first element AND, while the second output of the output trigger is connected to the fourth input of the first additional element AND, and the outputs of the third and fourth elements AND are connected to the first and second inputs of the elements OR Respectively 5. 739721 6. но, а выход элемента ИЛИ подключен ковто- 1. Авторское сввдетельство СССР № 464070but, and the output of the element OR is connected to one. 1. Copyright sovdetstvo USSR № 464070 рому входу входного тритгера.кл. Н 03 К 5/13 06.02.73.rum input tritger.kl. H 03 K 5/13 02.02.73. Источники информации,2. Авторское свидетельствоСССР N 439911,Sources of information, 2. Copyright certificate USSR N 439911, прин тые во внимание при экспертизекл. Н 03 К 5/13, 24.11.72 (прототип).taken into account during examination. H 03 K 5/13, 24.11.72 (prototype).
SU782563083A 1978-01-03 1978-01-03 Pulse timing device SU739721A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782563083A SU739721A1 (en) 1978-01-03 1978-01-03 Pulse timing device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782563083A SU739721A1 (en) 1978-01-03 1978-01-03 Pulse timing device

Publications (1)

Publication Number Publication Date
SU739721A1 true SU739721A1 (en) 1980-06-05

Family

ID=20741586

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782563083A SU739721A1 (en) 1978-01-03 1978-01-03 Pulse timing device

Country Status (1)

Country Link
SU (1) SU739721A1 (en)

Similar Documents

Publication Publication Date Title
SU739721A1 (en) Pulse timing device
SU783970A1 (en) Two-channel device for separating pulses coinciding in time
SU1651374A1 (en) Synchronous frequency divider
SU790212A1 (en) Pulse synchronizing device
SU832715A1 (en) Pulse monitoring device
SU669350A1 (en) Information input arrangement
SU970362A1 (en) Frequency substractor
SU553737A1 (en) Sync device
SU758501A1 (en) Pulse synchronizing device
SU1293834A1 (en) Device for separating single pulse from pulse train
SU1248041A2 (en) Synchronizing device
SU575767A1 (en) Pulse shaper
SU855973A1 (en) Single pulse shaper
SU1125737A1 (en) Two-channel single-side-band signal generator
SU633152A1 (en) Synchronizing arrangement
SU1451841A1 (en) Device for subtracting and extracting pulses
SU1058072A2 (en) Pulse repetition frequency divider
SU834877A1 (en) Device for detecting pulse loss
SU944095A1 (en) Device for discriminating single pulse
SU1420653A1 (en) Pulse synchronizing device
SU1298872A1 (en) Clock synchronization device
SU790120A1 (en) Pulse synchronizing device
SU1083349A1 (en) Pulse shaper
SU434581A1 (en) DEVICE SYNCHRONIZATION OF PULSES
SU1285052A2 (en) Single pulse shaper