SU1246907A3 - Устройство дл формировани сигнала псевдоошибки - Google Patents

Устройство дл формировани сигнала псевдоошибки Download PDF

Info

Publication number
SU1246907A3
SU1246907A3 SU823397900A SU3397900A SU1246907A3 SU 1246907 A3 SU1246907 A3 SU 1246907A3 SU 823397900 A SU823397900 A SU 823397900A SU 3397900 A SU3397900 A SU 3397900A SU 1246907 A3 SU1246907 A3 SU 1246907A3
Authority
SU
USSR - Soviet Union
Prior art keywords
signal
input
output
pseudo
phase
Prior art date
Application number
SU823397900A
Other languages
English (en)
Inventor
Курихара Хироси
Като Тадаеси
Такенака Садао
Original Assignee
Фудзицу Лимитед (Фирма)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Фудзицу Лимитед (Фирма) filed Critical Фудзицу Лимитед (Фирма)
Application granted granted Critical
Publication of SU1246907A3 publication Critical patent/SU1246907A3/ru

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/24Testing correct operation
    • H04L1/241Testing correct operation using pseudo-errors

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Description

f
Изобретение относитс  к устройствам формировани  сигнала псевдоошибки дл  контрол  коэффициента ошибок в системе цифровой модул ции с несущей частотой, в частности в приемном блоке, который используетс  в га-фазовой системе св зи с манипул цией сдвигом фазы или в многоуровневой системе св зи с амплитудной модул цией с разделением на ступени.
Цель изобретени  - повьппение точности формировани  сигнала псевдоошибки .
На чертеже представлена структурна  электрическа  схема устройства дл  формировани  сигнала-псевдоошибки .
Предлагаемое устройство содержит детектор 1 четырехфазной демодул ции псевдосигнала, блок 2 управлени , фильтр 3 нижних частот (ФНЧ),управл емый напр жением генератор 4, усилитель 5,.сумматор 6, первый 7 и второй 8 дискриминаторы и элемент ИС КЛЮЧАЩЕЕ ИЛИ 9.
Устройство дл  формировани  сигнала псевдоощибки работает следующим образом
Входной сигнал с манипул цией сдвигом фазы поступает на вход детектора 1 четырехфазной демодул ции псевдосигнала и после детектировани  обрабатываетс  во втором дискриминаторе 8, на другой вход которого постпают сигналы тактовых импулгзсов.
Кроме того, входной сигнал поступает в цепь, состо шзпо из последовательно соединенных блока 2 управлени , ФНЧ 3 и управл емого напр жением генератора 4, где осуществл етс  его регенераци . Причем блок 2 управлени  формирует сигнал, который пропорционален -разности фаз между -прин тым и регенерированным сигналами или который пропорционален синусу О (где О - разность фаз). Сигнал ошибки, формируемый в блоке 2 управлени , подаетс  на управл емый напр жением генератор 4 в качестве контрольного сигнала после того,, как помехи в указанном сигнале ошибки были отфильтрованы ФНЧ 3, в результате чего управл емый напр жением генератор 4 формирует сигнал с той же частотой что и контрольный сигнал.
Усилитель 5 усиливает составл ющую помехи, поступающую с выхода бло246907 .1
ка 2 управлени , которую подают на один вход сумматора 6, на другой вхвд которого поступает сигнал с выхода детектора 1 четырехфазной демодул ции псевдосигнала. С выхода сумматора 6 сигнап поступает на вход первого дискриминатора 7 5 а на другой вход рого подаетс  сигнал тактовых импульсов
I Выходные сигналы первого 7 и второго 8 дискриминаторов одинаковы в том случае,, когда составл юща  помехи отсутствует. Однако, так как сиг нал составл ющей помехи подаетс  от
усилител  5 через сумматор 6 на вход первого дискриминатора 7 коэффициент ошибки выходного сигнала первого дискршчинатора 7 больше, чем коэффициент ошибки выходного сигнала второго дискриминатора 8, Выходные сигналы первого 7 и второго 8 дискриминаторов подаютс  на оба входа элемента ИСГШЮ-ЧАЩЕЕ ИЛИ 9, и если они не совпадают, на выходе элемента ИСКЛЮЧ/иОЩЕЕ ЕПИ Э формируетс  выходной сигнал
Блок 2 управлени  формирует сигнал , который соответствует разности фаз между входным сигналом и выходным сигналом управл емого напр жением генератора 4} и включает посто нную составл ющую соответствующую указанной разности фаз, и составл ющую помехи котора  пропорциональна помехе или искажению, содержащимс  во входном сигнале.
Выходной сигнал, формируемый уп- равл емьп- напр жением генератором 4 не содер;«ит ни помехj ни искажений. Следовательно, входной сигнал, пода- ваемьш на вход первого дискрш1шнато - ра 7 содержит модулирующий сигнал и составл ющую помехи, пропорциональную помехе или искажению во входном сигнале, Коэффициент ошибок выходного си нала первого дискриминатора 7 увеличиваетс , когда помехи и искажени  во входом сигнале становитс  больше. Поэтому коэффициенты ошибок выходных сигналов первого 7 и второго 8 дискриминаторов всегда имеют кoppeJ иpyюш e соотношени .
Когда в импульсе сигнала генерируетс  ошибка, на выходе элемента ИСКЛЮ ШОЩЕЕ ИЛИ 9 формируетс  сигнал двоичного значени 

Claims (1)

  1. УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ СИГНАЛА ПСЕВДООШИБКИ путем использования сигнала основной полосы частот, содержащее два дискриминатора,выходы которых подключены к соответствующим . входам элемента ИСКЛЮЧАЮЩЕЕ ИЛИ,о тличаю-щееся тем, что, с целью повышения точности формирования сигнала псевдоошибки, в него вве > 8 ----------->
    дены детектор четырехфазной демодуляции псевдосигнала, последовательно соединенные блок управления, фильтр нижних частот, управляемый напряжением генератор и последовательно соединенные усилитель и сумматор, при этом сигнальный вход детектора четырехфазной демодуляции псевдосигнала объединен с входом блока управления, к управляющему входу которого и к управляющему входу детектора четырех — фазной' демодуляции псевдосигнала подключен выход управляемого напряжением генератора, выход блока управления подключен к входу усилителя, выход сумматора подключен к входу первого дискриминатора, выход детектора четырехфазной демодуляции псевдосигна— ла подключен к входу второго дискриминатора и к второму входу сумматора, причем на вторые входы первого и второго дискриминаторов поданы демодулирующие сигналы.
    -------:-------:—>
    SU.B, 1246907 АЗ
SU823397900A 1978-05-23 1982-02-19 Устройство дл формировани сигнала псевдоошибки SU1246907A3 (ru)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6183578A JPS54152802A (en) 1978-05-23 1978-05-23 Error rate supervisory system

Publications (1)

Publication Number Publication Date
SU1246907A3 true SU1246907A3 (ru) 1986-07-23

Family

ID=13182539

Family Applications (4)

Application Number Title Priority Date Filing Date
SU792771808A SU1299527A3 (ru) 1978-05-23 1979-05-23 Схема генерировани сигнала псевдоошибки
SU813261350A SU1306487A3 (ru) 1978-05-23 1981-03-24 Устройство дл формировани сигнала псевдоошибки /его варианты/
SU823397900A SU1246907A3 (ru) 1978-05-23 1982-02-19 Устройство дл формировани сигнала псевдоошибки
SU823397899A SU1329631A3 (ru) 1978-05-23 1982-02-19 Устройство дл формировани сигнала псевдоошибки

Family Applications Before (2)

Application Number Title Priority Date Filing Date
SU792771808A SU1299527A3 (ru) 1978-05-23 1979-05-23 Схема генерировани сигнала псевдоошибки
SU813261350A SU1306487A3 (ru) 1978-05-23 1981-03-24 Устройство дл формировани сигнала псевдоошибки /его варианты/

Family Applications After (1)

Application Number Title Priority Date Filing Date
SU823397899A SU1329631A3 (ru) 1978-05-23 1982-02-19 Устройство дл формировани сигнала псевдоошибки

Country Status (8)

Country Link
US (1) US4247938A (ru)
JP (1) JPS54152802A (ru)
AU (1) AU541344B2 (ru)
CA (1) CA1125404A (ru)
DE (1) DE2921089C3 (ru)
FR (1) FR2428948A1 (ru)
IT (1) IT1114016B (ru)
SU (4) SU1299527A3 (ru)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5682460A (en) * 1979-12-10 1981-07-06 Nippon Telegr & Teleph Corp <Ntt> Cable tester
DE3012400C2 (de) * 1980-03-29 1986-03-06 ANT Nachrichtentechnik GmbH, 7150 Backnang Verfahren zur Überwachung der Bitfehlerrate
JPS5974756A (ja) * 1982-10-21 1984-04-27 Kokusai Denshin Denwa Co Ltd <Kdd> 信号品質監視装置
JPS59193658A (ja) * 1983-04-18 1984-11-02 Nec Corp 擬似誤り検出回路
JPS6077138U (ja) * 1983-10-31 1985-05-29 パイオニア株式会社 ノイズ抑圧装置
US4633465A (en) * 1985-03-27 1986-12-30 At&T Bell Laboratories Eye violation detectors
JPS62298255A (ja) * 1986-06-18 1987-12-25 Fujitsu Ltd 識別装置
JPH01269151A (ja) * 1988-04-21 1989-10-26 Hitachi Ltd 多重プロセツサシステム試験方法
US5418789A (en) * 1992-10-14 1995-05-23 International Business Machines Corporation Fast communication link bit error rate estimator
US6587528B1 (en) * 1998-10-12 2003-07-01 Ericsson Inc. Systems and methods for extracting and digitizing phase and frequency information from an analog signal
US7064914B1 (en) * 2004-12-22 2006-06-20 Seagate Technology Llc Position error signal quality

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3665394A (en) * 1970-09-23 1972-05-23 Gte Automatic Electric Lab Inc Data error detector for determining the error rate prior to equalization
US3689884A (en) * 1970-12-31 1972-09-05 Gen Electric Digital correlator for calculating figure of merit of communication transmission system
US3721959A (en) * 1971-11-29 1973-03-20 Collins Radio Co Method and means for detecting error rate of transmitted data
IT1041378B (it) * 1975-06-10 1980-01-10 Cselt Centro Studi Lab Telecom Dispositivo per il rilevamento della qualita di trasmissione nei ricevitori di segnali numerici
FR2317823A1 (fr) * 1975-07-09 1977-02-04 Thomson Csf Dispositif de mesure du taux d'erreur d'une liaison numerique bruitee
FR2345016A1 (fr) * 1976-03-17 1977-10-14 Lainey Gilbert Dispositifs de mesure du taux d'erreur sur les elements binaires d'une liaison numerique
FR2390052B1 (ru) * 1977-05-06 1981-07-03 Poitevin Jean Pierre

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
IEEE NTC II Conference Record, vol. 3, 43:3-1. *

Also Published As

Publication number Publication date
IT1114016B (it) 1986-01-27
FR2428948B1 (ru) 1984-04-27
DE2921089C3 (de) 1981-10-15
JPS54152802A (en) 1979-12-01
AU4734579A (en) 1979-11-29
DE2921089A1 (de) 1979-11-29
SU1306487A3 (ru) 1987-04-23
SU1329631A3 (ru) 1987-08-07
CA1125404A (en) 1982-06-08
DE2921089B2 (de) 1980-12-04
JPS5756983B2 (ru) 1982-12-02
SU1299527A3 (ru) 1987-03-23
FR2428948A1 (fr) 1980-01-11
IT7922906A0 (it) 1979-05-23
US4247938A (en) 1981-01-27
AU541344B2 (en) 1985-01-03

Similar Documents

Publication Publication Date Title
US3993956A (en) Digital detection system for differential phase shift keyed signals
US4651327A (en) Decoder for spectrum diffusion signals
US4866771A (en) Signaling system
SU1246907A3 (ru) Устройство дл формировани сигнала псевдоошибки
CN101005480B (zh) 解调电路和解调方法
US3638125A (en) Apparatus and method for the synchronous detection of a differentially phase modulated signal
JPS5932015B2 (ja) インパルス性雑音の除去方式
US4651104A (en) Frequency converter with automatic frequency control
US3646448A (en) Quadrature injection control circuit
US4539524A (en) Method and coherent demodulators for MSK signal
US4345211A (en) Digital phaselock demodulator
US4071829A (en) Coherent phase detector using a frequency discriminator
US2853601A (en) Automatic gain control
RU2248097C2 (ru) Система передачи информации
US4455680A (en) Method and apparatus for receiving and tracking phase modulated signals
GB2144283A (en) Demodulator
JPS6330049A (ja) Msk復調回路
SU1007055A1 (ru) След щий фильтр дл обработки сигнала с подавленной несущей,фаза которого манипулирована по закону бинарной псевдослучайной последовательности
JPH0761023B2 (ja) 干渉補償回路
JP2627320B2 (ja) スペクトラム拡散信号復調回路
EP0035434A1 (fr) Dispositif émetteur et dispositif récepteur pour la transmission de signaux numériques
EP0534180A2 (en) MSK signal demodulating circuit
SU907859A1 (ru) Устройство дл приема частотно-манипулированных сигналов
KR950012041B1 (ko) 디지탈 복조기 및 그에 적합한 디지탈 fir필터
JPS6089156A (ja) Psk復調装置