SU1239857A1 - Счетное устройство с контролем - Google Patents

Счетное устройство с контролем Download PDF

Info

Publication number
SU1239857A1
SU1239857A1 SU843830263A SU3830263A SU1239857A1 SU 1239857 A1 SU1239857 A1 SU 1239857A1 SU 843830263 A SU843830263 A SU 843830263A SU 3830263 A SU3830263 A SU 3830263A SU 1239857 A1 SU1239857 A1 SU 1239857A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
bits
elements
counter
Prior art date
Application number
SU843830263A
Other languages
English (en)
Inventor
Анатолий Александрович Чечин
Михаил Васильевич Гоцаков
Original Assignee
Харьковское Высшее Военное Авиационное Инженерное Краснознаменное Училице
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Харьковское Высшее Военное Авиационное Инженерное Краснознаменное Училице filed Critical Харьковское Высшее Военное Авиационное Инженерное Краснознаменное Училице
Priority to SU843830263A priority Critical patent/SU1239857A1/ru
Application granted granted Critical
Publication of SU1239857A1 publication Critical patent/SU1239857A1/ru

Links

Abstract

Изобретение относитс  к цифровой вычислительной технике и может быть использовано дл  контрол  функционировани  различных типов счетчиков . Цель изобретени  - расширение функциональных возможностей достигаетс  путем обеспечени  функционировани  в широком диапазоне изменений входных частот. Обеспечиваетс  также увеличение глубины контрол . Дл  этого в устройство, содержащее основной 2г -разр дный двоичный счет- . чик, контролирующий п-разр дный двоичный счетчик 2, разр ды 3-1 - 3-6 счетчика 1, разр ды 3-7 - 3-9 счетчика 2, элементы И 4 и 10, дополнительно введены элемент ШШ-НЕ 5, элемент ИЛИ 7, триггер 8, элементы НЕ 9-1 и 9-2. Кроме того, устройство содержит элементы 6-1 - 6-4 ИСКЛЮЧАЮЩЕЕ ШШ, входную . 1I и выходную 12 шины. Дл  приведени  устройства в исходное состо ние необходимо обнул ть все триггеры обоих счетчиков за исключением триггера младшего разр да малоразр дного счетчика, который устанавливаетс  в состо ние 1. 6 устройстве обеспечиваетс  посто нна  проверка счетчиков. 1 ил., 1 табл. г (Л

Description

I . 1
Изобретение относитс  к цифровой вычислительной технике и может быть использовано дл  контрол  функционировани  различных типов счетчиков,
Целью изобретени   вл етс  расширение функцио}шльньгх возможностей за счет обеспечени  функционировани  в широком диапазоне изменений входных частот и увеличение глубины контрол .
На чертеже приведена функциональна  схема предлагаемого устройства.
Схема содержит основной 2п-разр ный двоичный счетчик I; контролирующий Л -разр дный двоичный счетчик 2 разр ды 3-1 - 3-6 счетчика 1, разр ды 3-7 и 3-9 счетчика 2, элемент И 4, элемент Ш1И-НЕ 5; элементы ИСК- ЛЮЧАЮШЕЕ ИЛИ 6-1 - 6-4,, элемент ИЖ ,7, триггер 8, .элементы НЕ 9- и 9-2, элемент И 10, входную шину ll и . выходную шину 12,
Входна  шина. 1 соединена со счетным входом счетчика 1, выходы младших П разр дов 3-1 и 3-3 которого соединены с входами элемента И 4 первые входы элементов ИСК ВОЧАЮЩЕЕ ИЛИ 6-2 - 6-4 соединены соответственно с выходами разр дов 3-7 - 3-9 счетчика 2, счетный вход которого соединен с выходом элемента ИЛИ 7, первый и второй входь которого соединены соот.ветственно с входной ишной 1I и с пр мым выходом триггера 8, инверсный выход которого соединен с входом элемента НЕ 9-1, выход которого соединен с входом элемента НЕ. 9-25 выход которого соединен с входом установки в О триггера В, счетный вход которого соединен с выходом элемента И 4 и с первым вхо дом элемента ИСКЛЮЧАЮЩЕЕ 11ЛИ 6-1 , второй вход и выход которого соеди- негны соответственно с выходом эле- мента ИДИ-НЕ 5 и с первььм входом элемента И 10, второй вход и выход которого соединены соответственно с шинами 11 и 12; выходы старших п рар дов 3-4 и 3-6 счетчика 1 соединены соответственно с вторыми входами .элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 6-2 - 6-4 выходы которых соединены с входами элемента ШШ-НЕ 5.
В счетчиках 1 и 2 в качестве разр дов используютс  счетные триггеры срабатывающие по заднему фронту положительного тактового импульса, с
98572
входами раздельной установки нул  и единицы (не показаны).
Устройство работает .следующим образом,
5 На триггере 8 и элементах НЕ 9-1 и 9-2 реализован формирователь импульсов положительной пол рности. В исходном состо нии на пр мом выходе триггера 8 - логический О. При
0 юступлении на счетный вход триггера 8 заднего фронта положительной пол рности триггер срабатывает и на пр мом выходе по вл етс  логи- ческа  1, тогда на инверсном вы15 ( ходе триггера будет логический нуль, который, пройд  через два элемента НЕ 9-1 и 9-2, поступает на вход установки нул  триггера, перевод  его его в противоположное (нулевое) оос20 то ние. Тогда на пр мом выходе триггера будет сформирован импульс положительной пол рности длительностью, равной временам срабатьшани  элементов НЕ 9-1 и 9-2 и .тригге1ра В по
25 входу установки нул .
Дл  приведени  устройства в исходное состо ние необходимо обнулить все триггеры обоих счетчиков за исключением триггера младшего разр да малоразр дного счетчика, который устанавливаетс  в единичное состо ние (цепи установки в исходное состо ние не показаны). Импульсы счета поступают по шине 1 на вход основного счетчи35 ка и через элемент ИЛИ 7 на вход малоразр дного счетчика 2. При поступлении количества импульсов, рдв- нык 2 -1, на пр мых выходах младших П разр дов 3-1 - 3-3 счетчика 1 дут логические , которые поступают на вход многовходового элеме.н. И 4, а на выходе разр дов 3-7 - 3-9 счетчика 2 будут логические О, соторые поступают на вторые вхоДы
элементов ИCKЛЮЧ JOЩEE ИЛИ 6-2 - 6-4.
Так как в старших п разр дах 3-4 - 3-6 основного счетчика 1 наход тс  .нули, то на выходах элементов ИСЮПО50 ЧМШЕЕ- ИЛИ 6-2 - будут нули,
которые поступают на входы многовходового элемента ИЛИ-НЕ 5. Тогда на выходе элемента ИЛИ-НЕ 5 будет логическа  1 и при логической 1 на
55 выходе элемента И 4 на выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 6-1 будет О, что свидетельствует о прав.ильности работы устройства. Лри поступлении
30
3 ; i98
следующего 2 -го импульса счета младшие г разр дов 3- и 3-3 основного счетчика I обнул ютс  и 1 записываетс  в п +1-1 разр д 3-4 счетчика 1, а в малоразр дном счетчике 5 будет записано число, равное двум импульсам, т.е. будет записан код - 10, так как первый импульс счета приходит от шины 1 через элемент ИЛИ 7, а второй - с выхода элемента И 4 ю через формирователь импульсов и элемент ИЛИ 7.
Т1ри продолжении счета через 2 поступивших импульсов снова происходит контроль количества импульсов 15 основного счетчика 1 и контролирующего счетчика 2, При несовпадении содержимого разр дов 3-7 - 3-9 счет- .чика 2 и п старших разр дов 3-4 - 3-6 счетчика 1 и при единичных выхо- 20 дах всех П младших разр дов 3-1 - 3-3 счетчика 1 или при совпадении информации на выходах старших разр дов 3-4 - 3-6 и выходах -разр дов 3-7 - 3-9 с;четчика 2 и при незацол- 25 нении единицами всех младших разр дов 3-1 и 3-2 счетчика 1 на выходе элемента ИСКЛЮЧАЩЕЕ ИЛИ 6-1 будет формироватьс  логическа  1, что будет свидетельствовать об ошибке в JQ работе счетчика или схемы контрол .
Принцип работы счетчика. Как следует из таблицы, при правильной работе устройства на выходе элемента ИСЮШЧАЩЕЕ ИЛИ 6-1 будет з логический О. При наличии сбо  или ошибки (импульс счета № 17) через два импульса на выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 6-1 будет логическа  1 свидетельствующа  об ошибке (сбое) 40 счетчика
Но вследствие разброса параметрхэв микросхем, а также использовани  неодинакового количества элементов, формирующих сигналы на входе элемен- та ИСКЛЮЧАЩЕЕ ИЛИ 6-1 на его выходе могут по вл тьс  кратковременные ложные импульсы об ошибке. Данные импульсы по вл ютс  через врем  равное времени срабатывани  триггера младшего разр да счетчика, который срабатывает по заднему фронту положительного импульса счета. Поэтому в устройстве использовано стробиро- вание сигнала на выходе элемента 55 ИСКЛЮЧАЮЩЕЕ ИЛИ 6-1. Стробирование осуществл етс  подачей на двухвходо- вый элемент И 10 сигнала с вьосода
S74
-элемент.; ИСЛОЧЮЧЛЮЩКК КПИ 6-1 и по- ложи гельиог(} н IlyJlьca счета, поступл ющего от рходной 1 I .
Итак, в результате построени  такого счетчика будут обнаруживатьс все одиночные ошибки и сбои как в счетчике, так и в схеме контрол  без дополнителыгых затрат времени н его проверку.
Счетчик провер етс  посто нно и при наличии сбо  или отказа схемы сигнал ошибки будет выдаватьс  с частотой 2 , Р сли количество разр дов счетчика большое или требуетс  больша  частота контрол  счетчика, то счетчик можно построить из И схем предлагаемых счетчиков. При этом необходимо выходы шин I2 ошибки соединить с входом дополнительного элемента ИЛИ, выход которого будет шиной ошибки всего счетчика.

Claims (1)

  1. Формула изобрете ни 
    Счетное устройство с контролем, содержащее входную шииу, два элемента И, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, основной 2г -разр дный двоичный счетчик, контролирующий п -разр дный двоичный счетчик, входна  шина соединена со счетным входом основного 2 П -разр дного двоичного счетчика, выходы младших п разр дов которого соединены с входами первого элемента .И, о т л и чающеес  тем, что, с целью расширени  функциональных возможностей и увеличени  глубины контрол , в него введены элемент ИЛИ, элемент ИЛИ-НЕ, триггер, два элемента НЕ и ti дополнительных элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, первые входы которых, начина  с первого, соединены соответственно с вь ходами разр дов, начина  с первого, контролирующего П -разр дного двоичного счетчика, счетный вход которого соединен с выходом элемента ИЛИ, первый и второй входы которого соединены соответственно с входной шиной и с пр мым выходом триггера, инверсный выход которого соединен с входом первого элемента НЕ, выход которого соединен с входом второго элемента НЕ, выход которого соединен с входом установки в О триггера, счетный вход которого соединен с выходом первого элемента И и с первым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй, вход и выход которого соединены соответственно с выходом элемента ИЛИ-НЕ и с первым входом второго элемента И, второй вход и выход которого соединены соответственно с входной и выходной шинами, выходы старших .п разр дов, начина  с (П4-1)го, основного 2п -разр дного
    3408/56
    Тираж 816 По;ц1исное ВНИИПИ Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д.4/5
    Производственно-полиграфическое предпри тие, г.Ужгород, ул.Проектна ,4
    двоичного счетчика соединены соответственно с вторыми входами дополнительных элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, начина  с первого, выходы дополнительных элементов ИСКЛЮЧАЮЩЕЕ ИЛИ соединены с входами элемента ШТИ-ИЕ.
SU843830263A 1984-12-20 1984-12-20 Счетное устройство с контролем SU1239857A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843830263A SU1239857A1 (ru) 1984-12-20 1984-12-20 Счетное устройство с контролем

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843830263A SU1239857A1 (ru) 1984-12-20 1984-12-20 Счетное устройство с контролем

Publications (1)

Publication Number Publication Date
SU1239857A1 true SU1239857A1 (ru) 1986-06-23

Family

ID=21153458

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843830263A SU1239857A1 (ru) 1984-12-20 1984-12-20 Счетное устройство с контролем

Country Status (1)

Country Link
SU (1) SU1239857A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 356793, кл. Н 03 К 21/34, 1972. Авторское свидетельство СССР 966911, кл. Н 03 К 21/3-4, 1981. *

Similar Documents

Publication Publication Date Title
SU1239857A1 (ru) Счетное устройство с контролем
US4282488A (en) Noise eliminator circuit
JPS5831525B2 (ja) A−d ヘンカンキニオケルヨミトリソクドイジヨウケンシユツホウシキ
SU388263A1 (ru) Устройство для контроля счетчика
SU1218459A1 (ru) Счетное устройство с контролем
KR900006016Y1 (ko) 데이터 직렬전송시의 잡음제거 회로
SU1640822A1 (ru) Преобразователь частоты в код
SU1676104A1 (ru) Устройство дл определени необнаруживаемых ошибок линейных кодов
SU1569905A1 (ru) Запоминающее устройство с самоконтролем
SU1307580A1 (ru) Устройство дл контрол счетчика импульсов
SU481898A1 (ru) Устройство дл проверки схем сравнени двоичных чисел
RU1784965C (ru) Устройство дл сравнени двоичных кодов
KR100207481B1 (ko) 데이터 검출을 위한 검출 시간 조정 장치
SU919090A1 (ru) Устройство дл контрол работы счетчика с потенциальными выходами
SU1247875A1 (ru) Устройство дл контрол двухступенчатого дешифратора
SU437227A1 (ru) Двоичный счетчик с устройством дл обнаружени сбоев
JP2602404Y2 (ja) カウンタ回路
SU1594548A1 (ru) Устройство дл контрол обращений процессора к пам ти
SU1444937A1 (ru) Делитель частоты следовани импульсов с регулируемой длительностью импульсов
SU1596337A1 (ru) Устройство дл тестового контрол временных соотношений
SU1619264A1 (ru) Генератор псевдослучайной бинарной последовательности
SU533894A1 (ru) Устройство дл нахождени кратных неисправностей в схемах цвм
SU1378052A1 (ru) Устройство дл контрол работоспособности счетчика
SU1725388A1 (ru) Двоичное пересчетное устройство с контролем
SU1298906A1 (ru) Счетчик импульсов