(54) УСТР- ОЙСЛВО ДЛЯ ПРОВЕРКИ СХЕМ СРАВНЕНИЯ ДВОИЧНЫХ ЧИСЕЛ ключены к логичаскому блоку 6, выход которого вл етс выходной шиной устройства Устройство работает следующим образом Перед началом проверки счетчики 2 и 3 и триггеры 4 и 5 устанавливаютс в нулевое положение сигналом сброс (цепи сбро са на схеме не показаны). При этом схема И 8/ открыта, а схема сравнений вьщает на логический блок 6 сигнал Xj (А-В, где А и В - числа в счетчиках 2 и 3 соответственно ). Логический блок 6 сравнивает сигнал X;j с состо нием триггеров 4 и 5 (состо ние 00 - оба триггера в нулевом состо нии). Логический блок 6 выдает сигнал исправно при наличии сиг- нала Xj или сигнал неисправно при от сутствии Сигнала Х. Первый тактовый импульс записывает единицу в счетчик 3 (, ) и опрокидывает триггеры 4 и 5 (состо ние 11 При этом триггер 4 закрывает схему И 8 и открывает схему 7, а схема сравнени 1 должна выдавать сигнал Х2 () Второй тактовый импульс записывает единицу в счетчик 3 (, ) и устанавливает триггер 5 на ноль (состо ние 10), При этом схема сравнени 1 должна выдать сигнал Xj (). Третий тактовый импульс проходит также на счетчик 2 (А 2, ) и опрокиды ,вает триггеры 4 и 5 (состо ние 01). При этом триггер 4 закрывает схему И 7 и открывает схему И 8, а схема сравнени 1 должна выдавать сигнал Хз (). Четвертый тактовый импульс запись1вает единицу в счётчик 3 (А 2, ) и устанавливает триггеры 4 и 5 в исходное состо ние 00. На этом заканчиваетс полна проверка младшего разр да схемы сравнени 1. Проверка последующих разр дов производитс аналогично. за исключением последнего разр да. На предпоследнем такте проверки последнего разр да счетчик 2 переполн етс (, ) и схема сравнени должна вьщать сигнал Х2- Дл правильной работы логического блока 6 триггеры 4 и 5 перевод тс из состо ни 01 в состо ние 11 импульсом переполнени счетчика 2, 1который подаетс на единичый вход триггера 4 (при необходимости j водитс небольша задержка). На последем такте проверки последнего разр да ереполн етс счетчик 3 (, ), при том триггеры 4 и 5 перейдут в состо ние 1О. Дл правильной работы устройства ри повторной проверке схемы сравнени риггеры 4 и 5 перевод тс в состо ние 00 импульсом переполнени счетчика 3, оторый подаетс на нулевой вход триггеа 4. Логическое устройство 6 строитс в соответствии со следующей таблицей состо ний . Выход X j схемы сравнени 1 может быть объединен с выходом Х2 или ХзПредмет изобретени I Устройство дл проверки схем сравнени двоичных чисел, содержащее триггеры, логический блок, два счетчика, входы которых через соответствующие схемы И соединены с шиной тактовых сигналов, а выходы подключены к входам провер емой схемы сравнени , отличающеес тем, что, с целью упрощени работы устройства, в нем пр мой и инверсный- BBIходы первого триггера соединены с другими входами схем И соответственно, выходы последних разр дов счетчиков соединены с входами установки в единичное и нулевое состо ние этого триггера соответственно , счетный вход первого триггера соединен с инверсным выходом второго триггера, счетный вход которого подключен к шине тактовых сигналов, пр мые выходы триггеров и выход провер емой схемы сравнени подключены к входам логического блока.
7