SU1223391A1 - Устройство тактовой синхронизации - Google Patents

Устройство тактовой синхронизации Download PDF

Info

Publication number
SU1223391A1
SU1223391A1 SU823522378A SU3522378A SU1223391A1 SU 1223391 A1 SU1223391 A1 SU 1223391A1 SU 823522378 A SU823522378 A SU 823522378A SU 3522378 A SU3522378 A SU 3522378A SU 1223391 A1 SU1223391 A1 SU 1223391A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
counter
output
storage unit
summing
Prior art date
Application number
SU823522378A
Other languages
English (en)
Inventor
Юрий Иванович Кротов
Александр Иванович Туркин
Original Assignee
Красноярский Политехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Красноярский Политехнический Институт filed Critical Красноярский Политехнический Институт
Priority to SU823522378A priority Critical patent/SU1223391A1/ru
Application granted granted Critical
Publication of SU1223391A1 publication Critical patent/SU1223391A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

Изобретение относитс  к системе передачи дискретной информации по каналам св зи. Упрощаетс  устройство путем сокращени -числа счетчиков. Устройство содержит регенератор фронтов входного сигнала 1, суммирующий счетчик (СС) 2, запоминающий блок (ЗБ) 3, счетчик 4 адресов,ждущий мультивибратор (ЖМ) 5, блок 6 опорных частот и делитель 7 частоты. Количество  чеек пам ти и их разр дность равны соответственно количеству временных интервалов и разр дности СС 2. По мере переполнени  СС 2 потенциал, по вившийс  на его старшем разр де, запускает ЖМ 5,который генерирует импульс, равный по длительности элементарной посьшке. Этот импульс поступает с ЖМ 5 на вход Сброс СС 2. Происходит запись О в  чейке пам ти ЗБ 3 и подготовка ЗБ 3 к очередному накоплению информации о временном положении фронта входного сигнала. Потенциал со старшего разр да СС 2 поступает также на вход Сброс делител  частоты 7. Происходит подстройка временного положени  синхросигнала.1 ил. I (Л

Description

Изобретение относитс  к системе передачи дискретной информации по каналам св зи И может- быть использовано при синхронной обработке дискретных сообщений дл  формировани  последовательностей синхроимпульсов.
Цель изобретени  - упрощение устройства путем сокращени  числа счетчиков .
На чертеже представлена структурна  электрическа  схема устройства тактовой синхронизации.
Устройство тактовой синхронизации содерзвит регенератор 1 фронтов входного сигнала, суммирующий счетчик 2, запоминающий блок 3, счетчик 4 адресов, ждущий мультивибратор 5, блок 6 опорных частот и делитель 7 частоты.
Устройство работает следующим образом.
Сигнал поступает на вход регенератора 1,с выхода которого на вход суммирующего счетчика 2 приходит импульсна  последовательность, состо ща  из импульсов короткой длительности, временное положение которых в этой последовательности совпадает с временным положением моментов пересечени  входным сигналом порогового уровн , который устанавливаетс  в регенераторе 1 фронтов равным половине амплитудного значени  напр жени  входного сигнала .
Суммирующий счетчик 2 считает эти импульсы и через промежуток времени, равный временному интервалу Т/п, результат счета в виде кода записываетс  в запоминающий блок 3 по команде , поступающей с блока 6 опорных частот. Данна  команда представл ет собой одиночный импульс,поступающий с выхода блока 6 опорных частот на вход разрешени  записи запоминающего блока 3.
После записи результата счета в запоминающий блок 3 на счетный вход счетчика 4 адресов приходит одиночный импульс с выхода блока 6 опорных частот, который измен ет код счетчика 4 адресов. Разр ды счетчика 4 адресов подключены с адресным входам запоминающего блока 3, поэтому с приходом импульса на счетный вход счетчика 4 адресов измен етс  адрес  чейки пам ти запоминающего блока 3 и на входе вывода данных запоминаю
223391.2
щего блока 3 по вл етс  число в виде кода, записанное по этому адресу. Это число будет равно нулю, если устройство тактовой синхронизации
5 только что начало работу, и отлично от нул , если по этому адресу в запоминающий блок 3 уже бьшо записано некоторое число, соответствующее количеству импульсов, пришедших в
10 данный временной интервал. Последн   ситуаци  характерна дл  устройства тактовой синхронизации,работающей уже некоторое врем  в режиме накоплени  информации о распределении
15 фронта входного сигнала.
После смены адреса на вход разрешени  записи суммирующего счетчика 2 с выхода блока 6 опорных частот поступает одиночный импульс,ко20 торый разрешает запись в суммирующий счетчик 2 указанного выше числа. После записи числа в суммирующий счетчик 2, этот счетчик будет суммировать импульсыj пришедшие за вре25 менной интервал, с тем числом импульсов , которое было записано ранее , и через временной интервал, равный Т/п, результат счета снова
30
35
40
записьгааетс  в запоминающий блок 3 по сигналу с блока 6 опорных частот по тому адресу, из которого предварительно записывалась информаци  в суммирующий счетчик 2 и который соответствует определенному посто нному временному интервалу на длительности элементарной посьшки.Далее все повтор етс . Очевидно, что количество  чеек пам ти и их разр дность равны соответственно количеству временнв х интервалов и разр дности суммирующего счетчика 2.
По мере переполнени  суммирующего счетчика 2 потенциал,по вившийс  на его старшем разр де, запускает
ждущий мультивибратор 5, который генерирует импульс, равный по длительности элементарной посылки.Этот импульс поступает с выхода ждущего мультивибратора 5 на вход Сброс
суммирующего счетчика 2, тем самым происходит запись О в  чейки пам ти запоминающего блока 3, т.е. происходит подготовка запоминающего блока 3 к очередному накоплению
информации о временном положении фронта входного сигнала. Потенциал со старшего разр да суммирующего счетчика 2 поступает также на вход
Сброс делител  7 частоты, тем самым происходит подстройка временного положени  синхросигнала.

Claims (1)

  1. Формула изобретени 
    Устройство тактовой синхронизации , содержащее регенератор фронтов входного сигнала, суммирующий счетчик , счетчик адресов и блок опорных .частот, отличающеес  тем, что, с целью упрощени  уст- |ройства путем сокращени  числа счетчиков, в него введены запоминающий блок, делитель частоты и ждущий мультивибратор, при этом выход регенератора фронтов входного сигнала подключен к входу суммирующего счетчика, выходы разр дов которого подключены к входам
    Редактор И. Данкулич Заказ 172ft/&0
    Составитель В. Евдокимова
    Техред И.Попович Корректор Л, Пилипенко
    Тираж 624Подписное
    ВНИИПИ Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5
    Филиал ППП Патент, г. Ужгород, ул. Проектна ,4
    2233914
    ввода данных запоминающего блока, выходы вывода данных которого соединены с входами соответствующих разр дов суммирующего счетчика,приг5 чем к входам разрешени  записи суммирующего счетчика и запоминающего блока подключены соответствующие дополнительные выходы блока опорных частот, первый выход которого через
    10 |счетчик адресов подключен к адрес- 1ным входам запоминающего блока, а второй выход - к входу делител  частоты , вход Сброс которого объединен с входом ждущего мультивибрато-;
    15 ра и подключен к выходу старшего разр да суммирующего счетчика, к входу Сброс которого подключен выход ждущего мультивибратора .
SU823522378A 1982-12-17 1982-12-17 Устройство тактовой синхронизации SU1223391A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823522378A SU1223391A1 (ru) 1982-12-17 1982-12-17 Устройство тактовой синхронизации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823522378A SU1223391A1 (ru) 1982-12-17 1982-12-17 Устройство тактовой синхронизации

Publications (1)

Publication Number Publication Date
SU1223391A1 true SU1223391A1 (ru) 1986-04-07

Family

ID=21039347

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823522378A SU1223391A1 (ru) 1982-12-17 1982-12-17 Устройство тактовой синхронизации

Country Status (1)

Country Link
SU (1) SU1223391A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 656231, кл. Н 04 L 7/02, 1977. Патент US № 4189622, кл. Н 04 L 7/04, 1980. *

Similar Documents

Publication Publication Date Title
SU1223391A1 (ru) Устройство тактовой синхронизации
US4352181A (en) Device for synchronising multiplex lines in a time-division exchange
RU2009617C1 (ru) Устройство тактовой синхронизации
SU1381512A1 (ru) Логический анализатор
SU1580401A1 (ru) Устройство дл формировани треков
SU936030A1 (ru) Динамическое запоминающее устройство и формирователь синхросигналов дл него
SU1278834A1 (ru) Устройство дл сортировки информации
SU1483636A1 (ru) Многостоповый преобразователь временных интервалов в цифровой код
SU1168958A1 (ru) Устройство дл ввода информации
SU1205192A1 (ru) Устройство дл контрол канала магнитной записи-воспроизведени
SU915292A1 (ru) Устройство для селекции информационных каналов 1
SU1287254A1 (ru) Программируемый генератор импульсов
SU1381523A2 (ru) Многоканальное устройство дл сопр жени источников информации с вычислительной машиной
SU1283763A1 (ru) Устройство адресации дл канала пр мого доступа к пам ти
SU1425695A1 (ru) Устройство дл сопр жени источника и приемника информации
SU1048515A1 (ru) Буферное запоминающее устройство
SU1203499A1 (ru) Управл емый формирователь импульсных последовательностей
SU1218485A1 (ru) Устройство синхронизации источников сейсмических сигналов
SU1220011A1 (ru) Устройство дл многоканальной магнитной записи и воспроизведени последовательности импульсов
SU1629969A1 (ru) Устройство дл формировани импульсов
SU1070532A1 (ru) Устройство дл формировани временных интервалов
SU1298876A1 (ru) Устройство задержки
SU1424136A1 (ru) Синхрогенератор
SU1109803A1 (ru) Блок формировани тактирующих сигналов дл доменного запоминающего устройства
SU1037346A1 (ru) Запоминающее устройство