SU1314324A1 - Устройство дл генерировани цифровых сигналов - Google Patents

Устройство дл генерировани цифровых сигналов Download PDF

Info

Publication number
SU1314324A1
SU1314324A1 SU853965057A SU3965057A SU1314324A1 SU 1314324 A1 SU1314324 A1 SU 1314324A1 SU 853965057 A SU853965057 A SU 853965057A SU 3965057 A SU3965057 A SU 3965057A SU 1314324 A1 SU1314324 A1 SU 1314324A1
Authority
SU
USSR - Soviet Union
Prior art keywords
group
outputs
memory block
counter
inputs
Prior art date
Application number
SU853965057A
Other languages
English (en)
Inventor
Валерий Андреевич Кушнаренко
Сергей Михайлович Лигинов
Анатолий Васильевич Чернориз
Original Assignee
Предприятие П/Я Г-4746
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4746 filed Critical Предприятие П/Я Г-4746
Priority to SU853965057A priority Critical patent/SU1314324A1/ru
Application granted granted Critical
Publication of SU1314324A1 publication Critical patent/SU1314324A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Description

11
Изобретение относитс  к автоматике к вычислительной технике и может быть использовано дл  формировани  сигналов, представленных в цифровой форме, предназначенных дл  отладки, контрол  и исследовани  характеристик автоматизированных информационно-измерительных систем, систем обработки информации и автоматизированных систем контрол .
Целью изобретени   вл етс  расширение функциональных возможностей за счет формировани  импульсов с программируемой длительностью и периодом .
На фиг.1 изображена структурна  схема предлагаемого устройства; на фиг.2 - временна  диаграмма выходных сигналов первого и второго блоко пам ти в последовательных циклах; на фиг.З - то же, устройства дл  информации в блоках пам ти.
Устройство содержит генератор 1 тактовых импульсов, делитель 2 частоты , счетчики 3 и 4, сумматор 5, блоки 6 и- 7 пам ти, умножитель 8, регистр 9, информационные выходы 10 устройства, выходы И первого блока 6 пам ти, выходы 12 второго блока 7 пам ти.
Устройство работает следующим образом .
В первом блоке 6 пам ти, имеющем М  чеек, и во втором блоке 7 пам ти , имеющем N  чеек, записаны последовательности цифровых кодов (характеризующие , например, значени  амплитуд сигнала в дискретные моменты времени), которые считываютс  в процессе работы устройства и используютс  дл  формировани  реализаций выходного сигнала. Выходной сигнал устройства представлен в цифровой форме , причем каждое из его значений получаетс  перемножением кода последовательности , выбираемой из первого блока 6 -пам ти и кода последовательности , выбираемой из второго блока 7 пам ти.
Выбор последовательности из первого блока 6 пам ти осуществл ет счетчик 3, имеющий модуль пересчета М. По мере поступлени  на его . счетный вход периодической последовательности импульсов, вырабатываемой генератором 1 тактовых импульсов, счетчик 3 формирует адреса  чеек первого блока 6 пам ти, содержимое
43242
которых при этом поступает в виде периодической последовательности цифровых кодов на входы умножител  8, Период Тц, последовательности
5 (цикл формировани  одной реализации) равен длительности цикла опроса М  чеек первого блока 6 пам ти
Т МТ
)
1)
Ш
где Т - период следовани  импульсов .
Одновременно с выбором последовательности кодов из первого блока 6 пам ти осуществл етс  также выбор данных из второго блока 7 пам ти, длительность Т цикла опроса N  чеек которого равна Т.
41
т - Ц7
Тц, Т. (2)
25
Адреса  чеек второго блока 7 пам ти формируютс  сумматором 5, осуществл ющим сложение по модулю N кода , поступающего на его первые входы с выходов счетчика 3, с значением поступающим на его вторые входы с вЕ)1ходов счетчика 4, имеющего модуль пересчета N. .
Импульсы, н арапки в ающие счетчик 4,
поступают на его счетный вход от геал .
- нератора 1 тактовых импульсов через делитель 2 частоты, коэффициент делени  К которого удовлетвор ет условию
35 К k М,(3)
где k 1, 2, 3...; т.е. период поступлени  импульсов на счетный вход счетчика 4 относитс  к Тц как 1, 3
у
0 При выполнении услови  (3) длителность цикла опроса Ы  чеек второго блока 7 пам ти определ етс  только периодом смены кодов на первых входах сумматора 5, который может быть
увеличен с целью выполнени  услови  (2) отключением одного или нескольки выходов, соответствующих младшим разр дам счетчика 3, от входов сумматора 5. Это дает соотношение дл  выбо50 ра величин М и N
М е
(4)
где 0, 1,2, 3...- количество отключенных от входов сумматора 5 55 выходов счетчика 3.
Значение кода на вторых входах сумматора 5 определ ет временное смешение выбираемой из второго блока
313
7 пам ти последовательности относительно периодов последовательности, выбираемой из первого блока 6 пам ти . Величина смешени  измен етс  периодически от О до Т по мере поступлени  на счетный вход счетчика 4 импульсов с выхода делител  2 частоты , поступающих через интервал времени TjjK.
Коды, выбираемые из  чеек второго блока 7 пам ти, поступают на вторые входы умножител  8, которые перемножаютс  с кодами последовательности, выбираемой из первого блока 6 пам ти Результирующий код подаетс  на информационные входы регистра 9, который под воздействием импульсов на его синхровход принимает этот код (по заднему фронту импульсов) и выдает его на выходы 10 устройства.
Выходные сигналы с выходов 10 устройства представл ют собой последовательность реализаций длительностью Тц кажда . Период повторени  последовательности реализаций составл ет
Т, K.-k T, (5)
Процесс формировани  выходного сигнала устройства с момента времени tj, в восьми циклах иллюстрируют диаграммы на фиг.2 и 3.
На фиг.2 приведены значени  кода на выходах 11 первого блока 6 пам ти () при изменении по каждому тактовому импульсу (по -его заднему фронту ) состо ни  счетчика 3 и на выходе 12 второго блока 7 пам ти () дл  восьми циклов, соответствующих изменению состо ни  счетчика 4 от О до 7
При этом информаци  на выходах П первого блока 6 пам ти дл  всех циклов повтор етс . Информаци  с выходов 12 второго блока 7 пам ти измен етс  при в каждой цикле. Смешение определ етс  состо нием счетчика 4 и значением Г (фиг.2, дл  ). Выходной сигнал второго блока 7 пам ти на фиг.2 представлен одноразр дным, кодом, который в таком случае определ ет временную структуру выходного сигнала устройства . Умножитель при этом вырождаетс  в блок элементов И. Последовательность ре(1изаций выходного сигнала устройства приведена на фиг.З,
Значение параметра выходного сигнала (амплитуды) при фиксированном
44
з на чении другого параметра (т.е. в фиксированный момент времени в цикле ) повтор ет структуру, заданную информацией второго блока 7 пам - ти, причем изменени  сигнала дл  различных значений второго параметра происход т не в одном цикле, что дополнительно расшир ет возможности устройства, позвол   формировать
псевдослучайный поток с заданной интенсивностью событий (изменений выходного сигнала).
Повторение последовательности реализаций произойдет по истечении времени Т.
Если во втором блоке 7 пам ти содержитс  многоразр дна  информаци , то она определ ет закон изме- нени  сигнала дл  каждого фиксированного значени  второго параметра.

Claims (1)

  1. Формула изобретени 
    Устройство дл  генерировани  цифровых сигналов, содержащее генератор тактовых импульсов, первый счетчик, первый блок пам ти, регистр, причем группа разр дных выходов первого
    счетчика соединена с группой адресных входов первого блока пам ти, выходы регистра  вл ютс  информационными выходами устройства, отличающеес  тем, что, с
    целью расширени  функциональных воз« можностей за счет формировани  импульсов с программируемой длительностью и периодом, в устройство введены делитель часто.ты, второй счетчик , сумматор, второй блок пам ти и умножитель, причем выход генератора тактовых импульсов соединен с входом делител  частоты, с синхровходом регистра и со счетным входом первого
    счетчика, группа разр дных выходов которого соединена с первой группой информационных входов сумматора, втора  группа информационных входов которого соединена с группой выходов второго счетчика, счетный вход которого соединен с выходом делител  частоты, группа выходов сумматора соединена с группой адресных входов второго блока пам ти, группа
    выходов которого соединена с первой группой информационных входов умножител , втора  группа информационных входов которого соединена с груп513143246
    пой выходов первого блока пам ти, . с группой информационных входов ре- группа выходов умножител  соединена гистра.
    Редактор Ю.Середа
    Составитель Н.Торопова
    Техред М.Ходанич . Корректор И, П улла
    Заказ 2214/49 Тираж 673Подписное
    ВНИИПИ Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5
    Производственно-полиграфическое предпри тие, г.Ужгород, ул.Проектна , 4,
SU853965057A 1985-10-14 1985-10-14 Устройство дл генерировани цифровых сигналов SU1314324A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853965057A SU1314324A1 (ru) 1985-10-14 1985-10-14 Устройство дл генерировани цифровых сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853965057A SU1314324A1 (ru) 1985-10-14 1985-10-14 Устройство дл генерировани цифровых сигналов

Publications (1)

Publication Number Publication Date
SU1314324A1 true SU1314324A1 (ru) 1987-05-30

Family

ID=21201336

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853965057A SU1314324A1 (ru) 1985-10-14 1985-10-14 Устройство дл генерировани цифровых сигналов

Country Status (1)

Country Link
SU (1) SU1314324A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР ;№ 763879, кл. G 06 F 1/02, 1977. Патент US № 4404644, кл. G 06 F 1/02, 1983. *

Similar Documents

Publication Publication Date Title
SU1314324A1 (ru) Устройство дл генерировани цифровых сигналов
SU1386996A1 (ru) Устройство дл имитации информационных каналов
SU1325470A1 (ru) Генератор случайных чисел
SU1218485A1 (ru) Устройство синхронизации источников сейсмических сигналов
SU1432515A1 (ru) Генератор случайного процесса
SU1277103A1 (ru) Генератор случайных двоичных чисел
SU1228103A1 (ru) Генератор случайных сочетаний
SU1339539A1 (ru) Устройство дл формировани цифровых последовательностей
SU1278834A1 (ru) Устройство дл сортировки информации
SU1361561A1 (ru) Герератор тестов
SU1531080A1 (ru) Генератор кодовых последовательностей импульсов
SU1226472A1 (ru) Устройство дл формировани тестов
SU1224989A1 (ru) Устройство дл формировани серий импульсов
SU1663760A1 (ru) Генератор импульсов
SU1019611A1 (ru) Устройство задержки импульсов
SU1334139A1 (ru) Устройство дл формировани тестовых воздействий
SU1008893A1 (ru) Генератор последовательностей импульсов
RU2009617C1 (ru) Устройство тактовой синхронизации
SU1129723A1 (ru) Устройство дл формировани импульсных последовательностей
SU1305822A1 (ru) Умножитель частоты
RU1826128C (ru) Генератор псевдослучайных последовательностей
SU1003350A1 (ru) Делитель частоты следовани импульсов
SU1259288A1 (ru) Устройство дл анализа случайных чисел
SU1350844A1 (ru) Устройство дл формировани дискретных частотных сигналов
SU1118990A1 (ru) Генератор случайных сигналов