SU915292A1 - Устройство для селекции информационных каналов 1 - Google Patents

Устройство для селекции информационных каналов 1 Download PDF

Info

Publication number
SU915292A1
SU915292A1 SU802913315A SU2913315A SU915292A1 SU 915292 A1 SU915292 A1 SU 915292A1 SU 802913315 A SU802913315 A SU 802913315A SU 2913315 A SU2913315 A SU 2913315A SU 915292 A1 SU915292 A1 SU 915292A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
synchronization
outputs
input
counter
Prior art date
Application number
SU802913315A
Other languages
English (en)
Inventor
Oleg G Svetnikov
Original Assignee
Oleg G Svetnikov
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Oleg G Svetnikov filed Critical Oleg G Svetnikov
Priority to SU802913315A priority Critical patent/SU915292A1/ru
Application granted granted Critical
Publication of SU915292A1 publication Critical patent/SU915292A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

Изобретение относится к обработке телеметрической информации и может использоваться для ввода телеметрической информации в системы обработки данных и системы регистрации телеметрических данных. 5
Известно устройство для селекции информационных каналов, содержащее блок памяти, вход и выход которого соединены соответственно с выходами и первыми входами η блоков выделения каналов, вторые входы которых соединены с выходами соответствующих регистров начального адреса, блок приема информации, вход которого подключен к третьим входам блоков выделения каналов (1 ).
Однако известное устройство обладает низкой помехоустойчивостью.
Цель изобретения - повышение помехоустойчивости.
Для достижения цели в устройство для селекции информационных каналов, содержащее блок памяти , вход и выход
2
которого соединены соответственно с выходами и первыми входами η блоков выделения каналов, вторые входы которых соединены с выходами соответствующих регистров начального адреса, блок приема информации, вход которого подключен к третьим входам блоков выделения каналов, введены счетчик синхронизации, коммутационная -матрица, η переключателей синхронизации и η регистров начального значения интервалов, причем выходы счетчика синхронизации подключены к входам коммутационной матрицы, выходы которой подключены к первым входам соответствующих переключателей синхронизации, вторые входы которых соединены между собой и первым входом счетчика синхронизации, второй вход которого соединен с третьими входами переключателей синхронизации, выходы которых подключены к четвертым входам соответствующих блоков выделения каналов, к пятым входам которых подключены
3 915292
выходы соответствующих регистров начального значения интервалов.
На чертеже представлена структурная электрическая схема предлагаемого устройства. 5
Устройство для селекции информационных каналов содержит - первый блок
I выделения каналов, η-ый блок 2 выделения каналов (Блоки выделения каналов содержат счетчики 3 интервалов, ,0 элементы И 4, счетчики адреса 5),
блок 6 памяти, η регистров 7 начального знамения интервалов, η регистров 8 начального адреса, первый переключатель 9 синхронизации, п~ый пе- 15 реключатель 10 синхронизации (переключатели 9 и 10 синхронизации содержат триггеры 11, элементы И 12 и 13, элементы ИЛИ 14), коммутационную матрицу 15, содержащую, триггеры 1.6 и 20 элементы И 17, счетчик 18 синхронизации, блок 19 приема информации, входы 20 - 23 устройства, выходы 24 и 25 устройства»
Устройство для селекции информа- ζ5 ционных каналов работает следующим образом»
Первоначально каждый блок 1 и 2 выделения каналов настраивается на селекцию, измерительных каналов опре- 30 деленных частот опроса.
Настройка заключается .в занесении в массивы блока 6 памяти, закрепляемые за каждым блоком 1 и-2 выделения каналов, параметров селекции, иденти-35 фикаторов (номеров) выделяемых каналов. В качестве параметра селекции используется код интервала между фазами соседних выделяемых каналов. Код интервала задается количеством каналь-·40 ных интервалов. Границы массива, закрепляемого за конкретным блоком выделения каналов, задаются путем занесения кода начального адреса массива в соответствующий регистр 8 начально- <5 го адреса. В каждый регистр 7 начального значения интервалов заносится код интервала первого выделяемого канала данной частотной группы от начала измерительного цикла. В триггере 50
II фиксируется нулевое состояние, если синхронизация производится частотой, совпадающей с частотой маркера группы, или единичное состояние, если синхронизация осуществляется частотой 55 более низкой, чем частота маркера группы. В строках матрицы 15 з один
из триггеров 16 записывается единица,
4
определяющая частоту синхронизации данного блока выделения каналов.
На вход 21 поступает маркер цикла, который, проходя через элемент ИЛИ 14, осуществляет перезапись содержимого регистра 7 начального значения интервалов и регистра 8 начального адреса, соответственно в счетчик 3 интервалов и счетчик 5 адреса, а также устанавливает в ноль счетчик 18 синхрониза-. ции, Канальные импульсы с входа 22 поступают на вычитающий вход счетчика 3 интервалов всех блоков 1 и 2 выделения каналов, С приходом каждого канального импульса содержимое счетчиков 3 интервалов уменьшается на единицу. Одновременно канальный импульс, осуществляет прием кода измерения в блок 19 приема информациипоступающего по информационным типам 23. Как только содержимое одного из счетчиков 3 интервалов становится равным нулю, срабатывает соответствующий элемент И 4, сигнал с выхода которого поступает на управляющий вход счетчика 5 адреса.
По переднему фронту этого сигнала производится обращение к блоку 6 памяти по адресу, зафиксированному •в счетчике 5 адреса. Из блока 6 памяти считывается идентификатор канала, однозначно определяющий выделяемый канал и поступающий на выход 24 устройства, и код величины интервала до следующего выделяемого канала, направляемый в счетчик 3 интервалов того блока 1, 2 выделения каналов, в котором произошло срабатывание элемента И 4. Одновременно с идентификатором на выход .25. выдается соответствующий ему код измерения. По заднему фронту сигнала с элемента И 4 содержимое счетчика 5 адреса увеличивается на единицу. Если массив для данного блока 1,2 выделения каналов исчерпан, то с помощью признака записи начального адреса, считываемого из блока 6 памяти одновременно с очередным кодом интервала, содержимое регистра начального адреса 8 переписывается в счетчик 5 адреса.
Этот процесс повторяется каждый раз с приходом канального импульса по входу 22. С приходом маркера группы по входу 20 осуществляется процесс синхронизации тех блоков 1,2 выделения каналов, для которых частота поступления маркера группы равна или
5 915292 6
ниже частоты, на которую настроен.данный блок 1, 2. Для таких блоков 1, 2 выделения каналов в триггере 11 соответствующего переключателя 9» Ю синхронизации зафиксировано нулевое состо-5 яние, в результате чего элемент И 13 потенциально открыт. Сигнал маркера группы через потенциально открытые элементы И 13 и через элементы ИЛИ 14 поступает на управляющие входы счет- ю чиков 3 интервалов и счетчиков 5 адреса, в результате чего переписывается содержимое регистра 7 начального значения интервалов в счетчик 3 интервалов, а содержимое регистра 8 началь-15 ного адреса - в счетЧик 5 адреса.
С некоторой задержкой сигнал маркера группы уменьшает содержимое счетчика 18 синхронизации на единицу. Для тех блоков 1,2 выделения каналов', 20 которые настроены на выделение измерительных каналов, частота которых ниже частоты поступления маркера группы, производится понижение частоты следования маркера группы с помощью 25 счеТчика 18 синхронизации. Частота синхронизации таких блоков 1, 2 выделения каналов определяется кодом, зафиксированным в соответствующей строке матрицы 15, в частности, еди- 30 ницей, зафиксированной в одном из триггеров 16.
При совпадении единичных сигналов с триггера 16 и разрядного выхода счетчика 18 синхронизации срабатыва- 35 ет элемент И 17, единичный потенциал с которого поступает на один из входов элемента И' 12. Если в соответствующий триггер 11 записана единица, то сигнал маркера группы проходит че- до рез элемент И 12 и элемент ИЛИ 14 и поступает на управляющие входы регистров 7 начального значения интервалов и регистров 8 начального адреса, в результате чего их содержимое перепи- 45 сывается соответственно в счетчик 3 интервалов и счетчик 5 адреса.
Таким образом, в устройстве осуществляется индивидуальная синхронизация каждого блока 1, 2 выделения 50 каналов той частотой, которая не больше частоты выделяемых каналов данным блоком 1,2.
Применение предлагаемого устройства позволяет получить большую надежность в условиях воздействия единичных и ΓρνπποΒπχ помех, так как восстановление правильной работы происходит в течение цикла многократно в соответствии с частотой маркера группы, либо кратныид частотами. Это позволяет значительно повысить помехоустойчивость устройства путем программирования требуемой частоты синхронизации индивидуально для каждого блока 1, 2 выделения каналов.

Claims (1)

  1. Формула изобретения
    Устройство для селекции информационных каналов, содержащее блок памяти, вход и выход которого соединены соответственно с выходами и первыми входами η блоков выделения каналов, вторые входы которых соединены с выходами соответствующих регистров начального адреса, блок приема информации, вход которого подключен к третьим входам блоков выделения каналов, отличающееся тем, что, с целью повышения помехоустойчивости, введены счетчик синхрониз ции, коммутационная матрица, η пере
    ключателей синхронизации и η регист)
    ров начального значения интервалов, причем выходы счетчика синхронизации подключены к входам коммутационной матрицы, выходы которой подключены к первым входам соответствующих переключателей синхронизации, вторые входы которых соединены между собой и первым входом счетчика синхронизации, второй вход которого соединен с третьими входами переключателей синхронизации , выходы которых подключе- 4 ны к четвертым входам соответствующих блоков выделения каналов, к пятым входам которых подключены выходы соответствующих регистров начального значения интервалов.
SU802913315A 1980-04-18 1980-04-18 Устройство для селекции информационных каналов 1 SU915292A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802913315A SU915292A1 (ru) 1980-04-18 1980-04-18 Устройство для селекции информационных каналов 1

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802913315A SU915292A1 (ru) 1980-04-18 1980-04-18 Устройство для селекции информационных каналов 1

Publications (1)

Publication Number Publication Date
SU915292A1 true SU915292A1 (ru) 1982-03-23

Family

ID=20891095

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802913315A SU915292A1 (ru) 1980-04-18 1980-04-18 Устройство для селекции информационных каналов 1

Country Status (1)

Country Link
SU (1) SU915292A1 (ru)

Similar Documents

Publication Publication Date Title
SU915292A1 (ru) Устройство для селекции информационных каналов 1
SU1287254A1 (ru) Программируемый генератор импульсов
SU1381429A1 (ru) Многоканальное устройство дл программного управлени
SU1363512A2 (ru) Устройство выбора каналов
SU1241228A1 (ru) Устройство дл упор дочивани чисел
SU1129723A1 (ru) Устройство дл формировани импульсных последовательностей
SU1488817A1 (ru) Устройство для выделения области во внешней памяти
SU1629969A1 (ru) Устройство дл формировани импульсов
SU1275547A1 (ru) Многоканальное запоминающее устройство
SU1591025A1 (ru) Устройство для управления выборкой блоков памяти
SU1269274A1 (ru) Цифровой компенсатор выпадений телевизионного сигнала ркости
SU1396253A1 (ru) Устройство дл формировани временных интервалов
SU1647922A1 (ru) Многоканальный временной коммутатор
SU1509909A1 (ru) Устройство распределени оперативной пам ти
SU1124331A2 (ru) Система дл автоматического контрол больших интегральных схем
SU1092487A1 (ru) Устройство дл ввода информации (его варианты)
SU1638793A1 (ru) Многоканальный программируемый генератор импульсов
SU1144109A1 (ru) Устройство дл опроса информационных каналов
SU1291988A1 (ru) Устройство дл ввода информации
SU1120326A1 (ru) Микропрограммное устройство управлени
SU1606972A1 (ru) Устройство дл сортировки информации
SU1589288A1 (ru) Устройство дл выполнени логических операций
SU1381467A1 (ru) Устройство дл распределени импульсов
SU1208553A1 (ru) Устройство дл последовательного выделени единиц из двоичного кода
SU1238267A1 (ru) Преобразователь телевизионного стандарта