SU1190558A1 - Трехканальный резервированный синхронизатор - Google Patents

Трехканальный резервированный синхронизатор Download PDF

Info

Publication number
SU1190558A1
SU1190558A1 SU843707923A SU3707923A SU1190558A1 SU 1190558 A1 SU1190558 A1 SU 1190558A1 SU 843707923 A SU843707923 A SU 843707923A SU 3707923 A SU3707923 A SU 3707923A SU 1190558 A1 SU1190558 A1 SU 1190558A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
channel
frequency divider
flip
Prior art date
Application number
SU843707923A
Other languages
English (en)
Inventor
Юрий Алексеевич Плужников
Александр Николаевич Горбунов
Original Assignee
Предприятие П/Я М-5156
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5156 filed Critical Предприятие П/Я М-5156
Priority to SU843707923A priority Critical patent/SU1190558A1/ru
Application granted granted Critical
Publication of SU1190558A1 publication Critical patent/SU1190558A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)
  • Logic Circuits (AREA)
  • Hardware Redundancy (AREA)

Abstract

ТРЕХКАНАЛЬНЫЙ РЕЗЕРВИРОВАННЫЙ СИНХРОНИЗАТОР, содержащий в каждом канале генератор импульсов, первый делитель частоты, выход первого разр да которого соединен с первой выходной шиной, дешифратор, подключенный входами к соответствующим выходам разр дов первого делител  частоты , мажоритарный элемент; первый и второй входы которого подключены кодноименному выходу соседних каналов , два D-триггера, четыре элемента И, первый из которых выходом соединен с информационным входом первого D-триггера, выход второго элемента И соединен с информационным входом второго D-триггера, а первый вход - с выходом мажоритарного элемента , отличающийс  тем, что, с целью повышени  его надежности и быстродействи , в каждый канал дополнительно введены два элемента НЕ, элемент ИСКЛЮЧАЩЕЕ ИЛИ, селектор импульсов и второй делитель частоты , счетным входом соединенный с вьЕходом генератора импульсов, с входами синхронизации первого и второго D-триггеров и с входом первого элемента НЕ, выход которого соединен с первыми входами третьего и четвертого элементов И, второй вход трефьего элемента И подключен к пр мому выходу первого р-триггера, а выход к входу установки в единицу второго делител  частоты, второй вход четвертого элемента.И подключен к пр мому выходу второго D-трИггера, а выход - к входу установки в ноль второго делител  частоты, выход которосл го соединен с входом первого делител  частоты, выходом подключенного к третьему входу мажоритарного элемента , обменному выходу канала и первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, вторым входом соединенного с выходом мажоритарного элемента и с входом со о второго элемента НЕ, выход которого св зан с первым входом первого элеСП мента И, второй вход которого соедисд нен с первым выходом дешифратора, 00 вторым выходом подключенного к второму входу второго элемента И, выход элемента ИСКЛЮЧАКХЦЕЕ ИЛИ через селектор импульсов соединен с второй выходной шиной канала.

Description

1 1
Изобретение относитс  к автоматике и вычислительной технике и может быть использовано при построении дискретных устройств с повьшенной надежностью .
На фиг. 1 приведена блок-схема одного канала трехканального резервированного синхронизатора; на фиг. 2 - временные диаграммы сигналов в характерных точках трехканального синхронизатора.
На временньк диаграммах (фиг.2) номера эпюр соответствуют позищ1 м соответствующих элементов на фиг.1.
Канал трехканального резервированного синхронизатора (фиг.1) содержит генератор 1 импульсов, первый делитель 2 частоты, дешифратор 3, мажоритарный элемент 4, первый и второй элементы И 5 и 6, два D-триггера 7 и 8, третий и четвертьй элементы И 9 и 10, второй делитель частоты 11, два элемента НЕ 12 и 13, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ (1) 14, селектор импульсов 15.
Перва  и втора  выходные шины канала трехканального резервированного синхронизатора обозначены соответственно позици ми 16 и 17, цепи обмена - 18-20.
Выход первого разр да первого делител  2 частоты соединен с первой выходной шиной 16. Входы дешифратора 3 соединены с соответствующими выходами разр дов первого делител  2 частоты. Первый и второй входы мажоритарного элемента 4 подключены к обменным выходам второго .и третьего каналов (цепи обмена 19 и 20), а третий вход соединен с обменньо4И входами второго и третьего каналов (цепь обмена 18). Выход первого элемента И 5 соединен с информационным входом первого D-триггера 7, nepBbtii вход второго элемента И 6 соединен с выходом мажоритарного элемента 4, а выход - с информационным входом второго D-триггера 8.
Счетный вход второго делител  11 частоты соединен с выходом генератора 1 импульсов, с входами синхронизации D-триггеров 7 и 8 и с входом первого элемента НЕ 12, выход которого соединен с первыми входами третьего и четвертого.элементов И 9 и 10. Второй вход элемента И 9 соединен с пр мым выходом D-тригге ,ра 7, а второй вход элемента И 10 05582
с пр мым выходом D-триггера 8. Выход элемента И 9 соединен с единичным установочным входом второго делител  11 частоты, нулевой установочный
5 вход которого соединен с выходом
элемента И 10. Выход второго делител  11 частоты соединен с входом первого делител  2 частоты, выход которого соединен с первым входом
0 элемента ИСКЛЮЧАЩЕЕ ИЛИ 14 и с третьим входом мажоритарного элемента 4, выход которого через второй элемент НЕ 13 подключен к первому входу элемента И 5, второй
5 вход которого соединен с первым выходом дешифратора 3. Второй выход дешифратора 3 соединен с вторым входом элемента И 6, первый вход которого соединен с вторым входом
0 элемента ИСКЛЮЧАЮЩЕЕ ШЖ 14, выход . которого соединен с входом селектора 15 импульсов. Выход селектора 15 импульсов соединен с второй выходной шиной 17 канала. .
5 Трехканальный резервированный синхронизатор работ,аёт следующим образом.
При включении питани  генератор 1 импульсов возбуждаетс , и его сигналы поступают на вход делител  11
Q частоты и на входы синхронизации D-триггеров 7 и 8. С выхода делител  11 частоты, имеющего коэффициент делени , равный двум, импульсна  по-г следовательность поступает на вход делител  2 частоты, которьй начинает пересчитывать входные сигналы. Когда все триггеры делител  2 частоты наход тс  в единичном состо нии, то на первом выходе дешифратора 3 по вл етс  сигнал, а когда все триггеры делител  2 частоты наход тс  в нулевом состо нии, тогда сигнал по вл етс  только на втором выходе дешифратора 3. Выходной сигнал с последнего разр да делител  2 частоты поступает на вход мажоритарного элемента 4 и на соответствующие входы мажоритарных элементов других каналов.
0 Если частота данного, например, . второго канала меньше двух других каналов, то на вькоде .элемента И 5 по вл етс  сигнал рассогласовани . Когда длительность сигнала, рассогласовани  превьш1ает длительность импульса , генератора 1, срабатьшает D-триггер 7, и на его пр мом выходе по вл етс  высокий потенциал, от .3. крываюищй элемент И 9 по второму входу. По приходу очередного инверс ного импульса генератора 1 на выход элемента И 9 по вл етс  сигнал,уста навливающий делитель 11 частоты в единичное состо ние. При этом очере ной импульс на выходе делител  11 частоты по витс  раньше на врем равное периоду следовани  импульсов генератора 1 рассматриваемого второ го канала. Таким образом, восстанав ливаетс  отставание ; синхрои пульсов второго канала перекомпенсацией в сторону опережени  синхроимпульсов , имеющих среднюю частоту следовани  (первый канал), на величину , не превьшающую паузу импульсов генератора 1 второго канала. Если частота данного, например, третьего канала больше двух других каналов, то сигнал рассогласовани  формируетс  на выходе элемента И 6 третьего канала. Когда длительность сигнала рассогласовани  превьппает паузу между импульсами генератора 1, срабатьюает D-триггер 8, и на егопр мом выходе по вл етс  высокий потенциал,открьгоаклций элемент И 10 по второму входу. По приходу очередного инверсного импульса генератора 1 на выходе элемента И 10 по вл етс  сигнал, устанавливающий делитель 11 частоты в нулевое состо ние . По приходу очередного импульса генератора 1 D-триггер 8 возйращаетс  в исходное (нулевое) состо ние. Очереднойимпульс на выходе делител  11 частоты по вл етс  позже на врем , равное периоду следовани  импульсов генератора 1 рассматриваемого третьего каналй. Таким образом, восстанавливаетс  опережение синхроимпульсов третьего канала с перекомпенсацией в сторону отставани : от синхроимпульсов, име 8 ющих среднюю частоту следовани  (первый канал), на величину, не превьплающую длительность импульсов генератора 1 третьего канала. Выходной сигнал с выхода делител  2 частоты поступает также на первый вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, на второй вход которого поступает выходной сигнал с выхода мажоритарного элемента 4. При несовпадении входных сигналов на входах элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 14 на его выходе по вл етс  сигнал, длительность которого равна величине рассогласовани  входных сигналов. Сигналс выхода элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 14 поступает на вход селектора 15 импульсов . Если длительность сигнала рассогласовани  превышает величину периода следовани  импульсов генератора 1, то. на выходе селектора 15 импульсов формируетс  сигнал, сигна-, лизирующий о выходе данного канала из режима синхронизации. Конструктивные особенности пр едлагаемого технического решени  позвол ют: повысить надежность, трехканального резервированного синхронизатора за счет исключени  отказавшего канала (например, выключени  питани ) по сигналу, снимаемому с второй выходной шины канала; повысить быстродействие устройства и исключить посто нные изменени  длительности периода синхросигналов за счет того, что коррекци  частоты следовани  синхросигналов осуществл етс  только -в каналах, имеющих крайние частоты следовани  импуль-; .сов генераторов; уменьпмть колебани  длительности периода синхросигналов от минимума до максимума до величины одного периода сигналов генератора импульсов

Claims (1)

  1. ТРЕХКАНАЛЬНЫЙ РЕЗЕРВИРОВАННЫЙ СИНХРОНИЗАТОР, содержащий в каждом канале генератор импульсов, пер·?· вый делитель частоты, выход первого разряда которого соединен с первой выходной шиной, дешифратор, подключенный входами к соответствующим выходам разрядов первого делителя частоты, мажоритарный элемент; первый и второй входы которого подключены к одноименному выходу соседних каналов, два D-триггера, четыре элемента И, первый из которых выходом соединен с информационным входом первого D-триггера, выход второго элемента И соединен с информационным входом второго D-триггера, а первый вход - с выходом мажоритарного элемента, отличающийся тем, что, с целью повышения его надежности и быстродействия, в каждый канал дополнительно введены два элемента
    НЕ, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, селектор импульсов и второй делитель частоты, счетным входом соединенный с выходом генератора импульсов, с входами синхронизации первого и второго D-триггеров и с входом первого элемента НЕ, выход которого соединен с первыми входами третьего и четвертого элементов И, второй вход третьего элемента И подключен к прямому выходу первого D-триггера, а выход к входу установки в единицу второго делителя частоты, второй вход четвертого элемента.И подключен к прямому выходу второго D-трйггера, а выход - к входу установки в ноль второго делителя частоты, выход которого соединен с входом первого делителя частоты, выходом подключенного к третьему входу мажоритарного элемента, обменному выходу канала и первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, вторым входом соединенного с выходом мажоритарного элемента и с входом второго элемента НЕ, выход которого связан с первым входом первого элемента И, второй вход которого соединен с первым выходом дешифратора, вторым выходом подключенного к второму входу второго элемента И, выход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ через селектор импульсов соединен с второй вы'ходной шиной канала.
    SU „„1190558
    1190558 2
SU843707923A 1984-02-24 1984-02-24 Трехканальный резервированный синхронизатор SU1190558A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843707923A SU1190558A1 (ru) 1984-02-24 1984-02-24 Трехканальный резервированный синхронизатор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843707923A SU1190558A1 (ru) 1984-02-24 1984-02-24 Трехканальный резервированный синхронизатор

Publications (1)

Publication Number Publication Date
SU1190558A1 true SU1190558A1 (ru) 1985-11-07

Family

ID=21106274

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843707923A SU1190558A1 (ru) 1984-02-24 1984-02-24 Трехканальный резервированный синхронизатор

Country Status (1)

Country Link
SU (1) SU1190558A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 767764, кл. Н 05 К 10/00, -1978. Авторское свидетельство СССР № 915300, кл. Н 05 К 10/00, 1980. *

Similar Documents

Publication Publication Date Title
US4445215A (en) Programmable frequency ratio synchronous parallel-to-serial data converter
IL36446A (en) Time divison multiplex data transmission system
SU1190558A1 (ru) Трехканальный резервированный синхронизатор
SU1179559A1 (ru) Трехканальный резервированный синхронизатор
SU771891A2 (ru) Дискретный согласованный фильтр
SU1100728A1 (ru) Многоканальный преобразователь кода во временной интервал
SU1290282A1 (ru) Устройство дл синхронизации вычислительной системы
SU1043832A1 (ru) Устройство тактовой синхронизации
SU1109928A2 (ru) Дискретное устройство синхронизации
SU781801A1 (ru) Формирователь импульсов,сдвинутых во времени
SU1676075A1 (ru) Устройство дл формировани импульсных сигналов
SU907838A2 (ru) Устройство цикловой синхронизации
SU1182669A1 (ru) Делитель частоты с переменным коэффициентом делени
SU767747A1 (ru) Устройство дл формировани синхроимпульсов
SU1431070A2 (ru) Делитель частоты следовани импульсов
SU813741A2 (ru) Устройство формировани импульсов СиНХРОНизАции
SU1264364A1 (ru) Устройство циклового фазировани
SU809483A1 (ru) Фазовый компаратор
SU1106008A1 (ru) Селектор серий импульсов по длительности
SU1437973A1 (ru) Генератор псевдослучайной последовательности
SU1688440A1 (ru) Частотный манипул тор
SU1432754A1 (ru) Умножитель частоты следовани импульсов
SU788416A1 (ru) Устройство синфазного приема импульсных сигналов
SU1172044A1 (ru) Преобразователь двоичного сигнала в п тиуровневый сигнал
SU1182667A1 (ru) Делитель частоты с переменным коэффициентом делени