SU1179559A1 - Трехканальный резервированный синхронизатор - Google Patents

Трехканальный резервированный синхронизатор Download PDF

Info

Publication number
SU1179559A1
SU1179559A1 SU843717517A SU3717517A SU1179559A1 SU 1179559 A1 SU1179559 A1 SU 1179559A1 SU 843717517 A SU843717517 A SU 843717517A SU 3717517 A SU3717517 A SU 3717517A SU 1179559 A1 SU1179559 A1 SU 1179559A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
frequency divider
inputs
channel
Prior art date
Application number
SU843717517A
Other languages
English (en)
Inventor
Yurij A Pluzhnikov
Original Assignee
Yurij A Pluzhnikov
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yurij A Pluzhnikov filed Critical Yurij A Pluzhnikov
Priority to SU843717517A priority Critical patent/SU1179559A1/ru
Application granted granted Critical
Publication of SU1179559A1 publication Critical patent/SU1179559A1/ru

Links

Landscapes

  • Respiratory Apparatuses And Protective Means (AREA)

Description

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении дискретных устройств с повышенной надежностью. 5
Целью изобретения является повышение быстродействия и расширение функциональных возможностей.
На фиг. 1 приведена блок-схема одного канала трехканального резер- 10 вированного синхронизатора; на фиг. 2 - временные диаграммы сигналов в характерных точках трехканального синхронизатора; на фиг. 3 - общая блок-схема трехканального ре- 15 зервированного синхронизатора.
(На временных диграммах (фиг. 2) номера эпюр соответствуют позициям соответствующих элементов на фиг. 1 и 3) . 20
Капал трехканального резервированного синхронизатора (фиг. 1) содержит генератор 1 импульсов, первый делитель 2 частоты, дешифратор 3, мажоритарный элемент 4, первый и 25
второй элементы И 5 и 6, два ϋ-трш— гера 7 и 8,.третий и четвертый элементы И 9 и 10, второй делитель частоты 1 1 ,первый элемент НЕ 12 и второй элемент НЕ 1 3, элемент ИЛИ 14,пер вый и второй счетчики импульсов 15 и 16,первую и вторую выходные шины 17 и 18 канала трехканального резервированного синхронизатора, цепи, 19 и 21 обмена.
Выход первого разряда первого делителя частоты 2 соединен с первой выходной шиной 17. Входы дешифратора 3 соединены с соответствующими выходами разрядов первого делителя 2 частоты. Первый и второй входы мажоритарного элемента 4 подключены к обменным выходам второго и третьего каналов (цепи обмена 20 и 21), а третий вход соединен с обменными входами второго и третьего каналов (цепь обмена 19). Выход первого элемента И 5 соединен с информационным входом ϋ-триггера 7. Первый вход второго элемента И 6 соединен с выходом мажоритарного элемента 4, а
, 50
выход - с информационным входом второго ϋ-триггера 8.
Выход второго счетчика импульсов 16 соединен с второй выходной шиной 18, вход - с выходом элемента ИЛИ 14,55 а нулевой установочный вход - с выходом первого счетчика 15. Вход счетчика 15 соединен с третьим вхо>59 2
дом мажоритарного элемента 4 и с выходом первого делителя частоты 2, счетный вход которого соединен с выходом второго делителя частоты 11,
I счетный вход которого соединен с выходом генератора импульсов 1, с входами синхронизаций ϋ-триггеров 7 и 8, а через первый элемент НЕ 12 подключен к первым входам третьего и четвертого элементов И 9 и 10. Второй вход элемента И 9 соединен с прямым выходом ϋ-триггера 7, а выход соединен с единичным установочным входом второго делителя частоты 11 и с первым входом элемента ИЛИ 14. Второй вход элемента И 10 соединен с прямым выходом ϋ-триггера 8, а выход - с нулевым установочным входом второго делителя частоты 11 и с вторым входом элемента ИЛИ 14. Выход мажоритарного элемента 4 подключен через второй элемент НЕ 13 к первому входу элемента И 5, второй вход которого соединен с первым выходом дешифратора 3, второй выход которого соединен с вторым входом элемента· И 6.
Трехканальный резервированный синхронизатор работает следующим образом.
При включении питания сигналы генератора импульсов 1 поступают на вход делителя частоты 11 и на входы синхронизации ϋ-триггеров 7 и 8. С выхода делителя частоты 11, имеющего коэффициент деления, равный двум, импульсная последовательность поступает на вход делителя 2 частоты, который начинает пересчитывать вход’ные сигналы. Когда все триггеры делителя частоты 2 находятся в единичном состоянии, на первом выходе дешифратора 3 появляется сигнал, а когда все триггеры делителя частоты 2 находятся в нулевом состоянии, тогда сигнал появляется только на втором выходе дешифратора 3. Выходной сигнал с последнего разряда делителя частоты 2 поступает на вход мажоритарного элемента 4 и на соответствующие входы мажоритарных элементов других каналов .
Если частоты данного, например
второго,канала меньше частот двух
других каналов, то на выходе элемента И 5 появляется сигнал рассогласования. Когда длительность сигнала ’
1179559
рассогласования превышает длительность’ импульса генератора ^срабатывает ϋ-триггер 7 и на его прямом выходе появляется высокий потенциал, открывающий элемент И 9 по второму 5 входу. По приходу очередного инверсного импульса генератора 1 на выходе элемента И 9 появляется сигнал, устанавливающий делитель частоты 11 в единичное состояние. При этом оче- Ю редной импульс на выходе делителя частоты 11 появляется раньше на вре— мя, равное периоду следования импульсов генератора/ 1 рассматриваемого второго канала. Таким образом, восстанавливается отставание синхроимпульсов второго канала с перекомпенсацией в сторону опережения синхроимпульсов, имеющих среднюю частоту следования (первый канал), на вели- 20 чину, не превышающую паузу импульсов генератора 1 второго канала.
Если частота данного, например третьего, канала больше частот двух других каналов, то сигнал рассогласования формируется на выходе элемента И 6 третьего канала. Когда длительность сигнала рассогласования превышает паузу между импульсами генератора 1, срабатывает ϋ-триггер 8 30
и на его прямом выходе появляется высокий потенциал, открывающий элемент И 10 по второму входу. По приходу очередного инверсного импульса генератора 1 на выходе элемента И 10 35 появляется сигнал, устанавливающий делитель частоты 11 в нулевое состояние. По приходу очередного импульса генератора 1 ϋ-триггер 8 возвращается в исходное (нулевое) состояние. 40 Очередной импульс на выходе делителя частоты 11 появляется позже на время, равное периоду следования импульсов генератора 1 рассматриваемого третьего канала. Таким образом, ликвиди- 45 руется опережение синхроимпульсов третьего канала с перекомпенсацией в сторону отставания от синхроимпульсов, имеющих среднюю частоту следования (первый канал), на величину, 50 не превышающую длительность импульсов генератора 1 третьего канала.
Импульсы с выхода делителя частоты 2 поступают на вход счетчика 15. 55
После переполнения счетчика 15 на его выходе формируется короткий импульс, обнуляющий счетчик 16.
Импульсы коррекции, формируемые на выходе элементов И 9 или И 10, через элемент ИЛИ 14 поступают также на вход счетчика 16. Чем больше отличается частота генератора 1 данного канала от частоты генератора 1 одного из каналов, имеющего в данный момент времени среднюю частоту следования, тем выше частота следования импульсов коррекции.
В случае, если число импульсов коррекции, поступающих в паузе между двумя импульсами и обнуляющих счетчик 16, превышает емкость счетчика 16, то на его выходе, а следовательно, и на шине 18 появляется сигнал, фиксирующий, что частота генератора ι 1 данного канала вышла за пределы допустимого отклонения Δί ΐ тах .
ивах
. Мц хер~
мл.
где Ν.^ - емкость счетчика 16;
Ν2 - емкость делителя частоты 2;
- емкость.делителя частоты 11;
- емкость счетчика 15;
£ - средняя частота следования импульсов' генератора 1 одного из каналов синхронизатора .
Появление сигнала на шине 18 при нормальной работоспособности синхронизатора свидетельствует о выходе частоты генератора 1 данного канала за пределы допуска.
Таким образом, повышается быстродействие устройства и исключаются случайные изменения длительности периода синхросигналов за счет того, что коррекция частоты следования синхросигналов осуществляется только в тех каналах, генераторы которых имеют крайние частоты следования импульсов; расширяются функциональные возможности трехканального резервированного синхронизатора за счет получения информации о работоспособности генератора и область применения, так как возможно использовать данное устройство в системах с повышенным требованием к обнаружению отклонений (уходов) частоты генераторов.
Кроме того, уменьшаются колебания
длительности периода синхросигналов
от минимума до максимума до величины
одного периода сигналов генератора
импульсов.
1179559
Г
11
I
ф/7
ДА
г
ДШ
3
С Тг ЭД 7<>
ш\
т
СЧ
16
18
19
<гГ
МТ ~э 6
Ж
12
-ъв
т
15
Фиг. 1
Фиг 2
Фиг.З

Claims (1)

  1. ТРЕХКАНАЛЬНЫЙ РЕЗЕРВИРОВАННЫЙ СИНХРОНИЗАТОР, содержащий в каждом канале генератор импульсов, первый делитель частоты, выход первого разряда которого соединен с первой выходной шиной, дешифратор, входы которого соединены с соответствующими выходами разрядов первого делителя частоты, мажоритарный элемент, первый и второй входы которого подключены к обменным выходам второго
    и третьго каналов, а третий вход соединен с обменными входами второго и третьего каналов, два ϋ-триггера, четыре элемента И, выход первого из которых соединен с информационным входом первого ϋ-триггера, первый вход второго элемента И соединен с выходом мажоритарного элемента, а выход - с информационным входом второго ϋ-триггера, отличающийся тем, что, с целью повышения быстродействия и расширения
    функциональных возможностей, в него введены второй делитель частоты, два элемента НЕ, элемент ИЛИ, первый и второй счетчики импульсов, выход второго счетчика импульсов соединен со второй выходной шиной, вход с выходом элемента ИЛИ, а нулевой установочный вход - с выходом первого счетчика, вход которого соединен с третьим входом мажоритарного элемента и с выходом первого делителя частоты, счетный вход которого соединен с выходом второго делителя частоты, счетный вход которого соединен с выходом генератора импульсов, со входами синхронизации ϋ-триггеров, а через первый элемент НЕ - с первыми входами третьего и четвертого элементов И, вторые входы которых попарно соединены с прямыми· выходами ϋ-триггеров, а выходы соответственно - с единичным и нулевым установочными входами второго делителя частоты и со входами элемента ИЛИ, причем выход мажоритарного элемента подключен через второй элемент НЕ к первому входу первого элемента И, второй вход которого соединен с первым выходом дешифратора, второй выход которого соединен со вторым входом второго элемента И.
    δυ ,„,1179559
    >
    1 1179
SU843717517A 1984-03-26 1984-03-26 Трехканальный резервированный синхронизатор SU1179559A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843717517A SU1179559A1 (ru) 1984-03-26 1984-03-26 Трехканальный резервированный синхронизатор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843717517A SU1179559A1 (ru) 1984-03-26 1984-03-26 Трехканальный резервированный синхронизатор

Publications (1)

Publication Number Publication Date
SU1179559A1 true SU1179559A1 (ru) 1985-09-15

Family

ID=21110027

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843717517A SU1179559A1 (ru) 1984-03-26 1984-03-26 Трехканальный резервированный синхронизатор

Country Status (1)

Country Link
SU (1) SU1179559A1 (ru)

Similar Documents

Publication Publication Date Title
US4471299A (en) Circuit for digital phase difference measuring and synchronizing between pulse trains
IL36446A (en) Time divison multiplex data transmission system
GB2094523A (en) Serial-to-parallel converter
SU1179559A1 (ru) Трехканальный резервированный синхронизатор
RU2721231C1 (ru) Способ синхронизации тактовых импульсов внешним импульсом
US4493095A (en) Counter having a plurality of cascaded flip-flops
SU1190558A1 (ru) Трехканальный резервированный синхронизатор
SU1378029A1 (ru) Устройство дл формировани импульсов
SU748838A1 (ru) Устройство дл синхронизации импульсных последовательностей
SU1283980A1 (ru) Преобразователь последовательного кода в параллельный
SU1298887A1 (ru) Распределитель импульсов
SU1424127A1 (ru) Устройство дл определени потери достоверности дискретной информации
SU873445A1 (ru) Устройство дл синхронизации по циклам
SU1058021A1 (ru) Умножитель частоты
SU1085005A2 (ru) Устройство дл цикловой синхронизации
SU1197121A1 (ru) Устройство тактовой синхронизации
SU957436A1 (ru) Счетное устройство
SU1156111A1 (ru) Устройство телеуправлени
SU978356A1 (ru) Счетное резервированное устройство
CA1079368A (en) Tone detection synchronizer
SU1370600A1 (ru) Устройство дл измерени изменени фазового сдвига
SU536609A1 (ru) Устройство дл делени частоты следовани импульсов с дискретным управлением
RU1807578C (ru) Устройство тактовой синхронизации
SU668100A2 (ru) Устройство цикловой синхронизации
SU1034162A1 (ru) Устройство дл формировани серий импульсов