SU1160282A1 - Устройство для сравнения чисел в системе остаточных классов - Google Patents
Устройство для сравнения чисел в системе остаточных классов Download PDFInfo
- Publication number
- SU1160282A1 SU1160282A1 SU833714928A SU3714928A SU1160282A1 SU 1160282 A1 SU1160282 A1 SU 1160282A1 SU 833714928 A SU833714928 A SU 833714928A SU 3714928 A SU3714928 A SU 3714928A SU 1160282 A1 SU1160282 A1 SU 1160282A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- elements
- outputs
- groups
- adders
- Prior art date
Links
Landscapes
- Image Analysis (AREA)
Description
Изобретение относится к автоматике и вычислительной технике й может быть использовано для обработки данных в схемах автоматики и ЭВМ, работающих в системе остаточных-классов (СОК).
Известно устройство для сравнения чисел в системе остаточных классов, содержащее сумматоры, схемы сравнения, регистры, элементы И, элементы ИЛИ и элемент НЕ 01·
Недостатком этого устройства является низкое быстродействие.
Наиболее близким по технической сущности к предложенному является устройство для сравнения чисел в системе остаточных классов, содержащее первый и второй входные регистры, состоящие из подрегистров, входы которых являются входами первого и второго чисел соответственно, первый 20 и второй блоки хранения констант нулевизации по И-му основанию, первый и второй сумматоры, первую и вторую группу сумматоров, схему сравнения, группы элементов И, группы элементов .25 ИЛИ, первый и второй выходные регистры, причем первые входы первого и второго сумматоров подключены соответственно к выходам первого и второго входных регистров, адресные входы зо блоков хранения констант нулевизации подключены к выходам П -х подрегистров соответственно первого и второго входных регистров, а выходы подключены к вторым входам первого и второго сумматоров, выходы которых подключены соответственно к первым входам сумматоров первой и второй групп, вторые входы которых соответственно попарно объединены и являются группой . входов констант устройства, а выходы (подключены соответственно к первой и второй группам входов схемы сравнения, выход "Равно" которой подключен к первым входам элементов И первой и второй групп, вторые входы которых подключены соответственно к входам первого и второго регистров, первые входы элементов И третьей и пятой, четвертой и шестой групп попарно объе5 динены. и подключены соответственно к выходам элементов. И первой и второй групп, вторые входы элементов И третьей и четвертой, пятой и шестой групп соответственно объединены и 1® подключены к выходам "Меньше" и "Больше" схемы сравнения, выходы элементов И третьей и шестой, четвертой и пятой групп подключены попарно к входам соответствующих элементов ИЛИ первой и второй групп, выходы которых подключены к соответствующим входам первого и второго выходных регистров, выходы которых являются соответственно выходами "Макс" и "Мин" устройства С2] .
Недостаток известного устройству - невысокая точность сравнения.
Цель изобретения - повышение точности сравнения операндов в СОК.
Поставленная цель достигается тем, что в устройство для сравнения чисел в системе остаточных классов, содержащее первый и второй входные регистры, состоящие из И подрегистров, входы которых являются входами первого и второго чисел соответственно, первый и второй блоки хранения констант нулевизации по и-Му основанию, первый и второй сумматоры, первую и вторую группы сумматоров, схему сравнения, группы элементов И, группы элементов ИЛИ, первый и второй выходные регистры, выходы которых подключены к первым входам соответственно первого и второго сумматоров, вторые входы которых соединены с выходами соответственно первого и второго блоков хранения констант нулевизации по η-му основанию, адресные входы которых подключены к
11603.94
выходам Л-х подрегистров соответст- ; венно первого и второго входных регистров, выходы первого и второго сумматоров подключены к первым входам сумматоров соответственно первой и 5 второй групп, вторые входы которых соответственно попарно объединены и являются группой входов констант устройства, а выходы подключены · соответственно к первой и второй 10
группам входов схемы сравнения, первые входы элементов И первой и второй групп подключены соответственно к входам первого и второго входных регистров, первые входы элементов И 15 третьей и пятой, четвертой и шестой групп соответственно попарно объединены и подключены соответственно к выходам элементов И первой и второй групп, вторые входы элементов И 20
третьей и четвертой, пятой и шестой групп соответственно объединены, выходы элементов И третьей и шестой, четвертой и пятой групп подключены попарно к входам соответствующих 25
элементов ИЛИ первой и второй групп, выходы которых подключены к соответствующим входам соответственно первого и второго выходных регистров,
выходы которых являются соответственно
но выходами "Макс" и "Мин" устройства, введены блок сравнения остатков, первый, второй и третий элементы И, первый и второй элементы ИЛИ, причем выходы и-χ пддрегистров первого и второго входных регистров подключены к входам блока сравнения остатков, выходы "Равно", "Больше" и "Меньше" которого соединены е первыми входами соответственно первого, второго и третьего элементов И, вторые входы которых подключены к выходу "Равно" схемы сравнения, выходы "Больше" и. "Меньше" которой соединены с первыми входами первого и второго элементов ИЛИ, выход первого элемента И подключен к вторым запрещающим входам элементов И первой и второй групп, выходы второго и третьего элементов И подключены к вторым входам соответственно первого и второго элементов ИЛИ, выхода которых соединены с вторыми входами элементов соответственно третьей,; пятой групп и четвертой, шестой групп.
35
40
45
55
В предлагаемом устройстве числа А и В сравниваются в СОК не с точностью до интервала С 3 Ρη,(з +1)Рц}, как в
известном, а внутри этого интервала с точностью до единицы этого интервала. Это достигается путем дополнительного сравнения величин остатков и
по наибольшему основанию Рп СОК.
На фиг. 1 и 2 представлена структурная схема устройства.
Устройство содержит входы 1 и 2
первого и второго чисел, первый и второй входные регистры 3 и 4, первый блок 5 хранения констант нулевизации, блок 6 сравнения остатков Эц и Ьп,
первый сумматор 7, первую группу из п-1
N = -ГТ- Р; сумматоров 8, второй блок 9 1=1 1
хранения констант нулевизации, второй сумматор 10, вторую группу из N =
П-1
= -ГЪ р,- сумматоров 11, шины 12 подачи1 констант Рл , 2Ρη,...,ΝΡη, схему 13 сравнения операндов А-аи и В-Ъъ, первый, второй и третий элементы И 14-16, первый и второй элементы ИЛИ 17 и 18, первую, вторую, третью, четвертую, пятую и шестую группы · элементов И 19-24, первую группу элементов ИЛИ 25; первый выходной регистр 26 (регистр наибольшего числа) , первый выход 27 (выход "Макс" . устройства), вторую группу элементов ИЛИ 28, второй выходной регистр 29 (регистр наименьшего числа), второй выход 30 (выход "Мин" устройства) .
Устройство работает следующим образом.
По первому 1 и второму 2 входам устройства соответственно первое А =
- (а4,...,ал) и второе В = (Ь^,...,1>) сравниваемые числа заносятся соответственно в первый 3 и второй 4 Входные регистры. Блоки 5 и 9 хранения констант по значениям а„ и Ъп
.определяют константы в виде ап =
— > · · ·, нл) и Ьд — (Ъ^ ,.««, а . блок 6 сравнения остатков сравнивает остатки ал и Ьп. Первый 7 и второй
10 сумматоры выполняют операцию вычитания в СОК
ν,
ί А = А-*аи “ )"·(эд 9 · · ·9
в* = в-ьп= (ъ4,... ,ъп)-(й"’... ,Ъю). Из сумматоров 7 и 10 числа А* и В*, кратные основанию, поступают на первые входы соответственно сумматоров 8 и 11, на вторые входы которых по шинам 12 поступают соответствующие константы Ри, 2РИ, ... ,ΝΡΜ в СОК по
Claims (1)
- УСТРОЙСТВО ДЛЯ СРАВНЕНИЯ ЧИСЕЛ В СИСТЕМЕ ОСТАТОЧНЫХ КЛАССОВ, содержащее первый и второй входные регистры, состоящие из П подрегиетров, входы которых являются входами первого и второго чисел соответственно, первый и второй блоки хранения констант нулевизации по и-му основанию, первый и второй сумматоры, первую и вторую группы сумматоров,схему сравнения, группы элементов И, группы элементов ИЛИ, первый и второй выходные регистры, выходы которых подключены к первым входам соответственно первого и второго сумматоров, вторые входы которых соединены с выходами соответственно первого и второго блоков хранения констант нулевизации по η-му основанию, адресные входы которых подключены к выходам Л-х подрегистров соответственно первого и второго входных регистров, выходы первого и второго сумматоров подключены к первым входам сумматоров соответственно первой и второй групп, вторые входы которых соответственно попарно объединеныи являются группой входов констант устройства, а выходы подключенысоответственно к первой,и второй группам входов схемы сравнения, первые входы элементов И первой и второй групп подключены соответственно к входам первого и второго входных регистров, первые входы элементов И третьей и пятой, четвертой и шестой групп соответственно попарно объединены и подключены соответственно к выходам элементов И первой и второй групп, вторые входы элементов И третьей и четвертой, пятой й шестой групп соответственно объединены, выходы элементов И третьей и шестой, четвертой и пятой групп подключены попарно к входам соответствующих элементов ИЛИ первой и второй групп, выходы которых подключены к соответствующим входам соответственно первого и второго выходных реί гистров, выходы которых являются ί соответственно выходами "Макс’' и "Мин" устройства, о т лич а гоще е с я тем, что, с целью повышения точности сравнения, в него введены блок сравнения остатков,.первый, второй и третий элементы И, первый и второй элементы ИЛИ, причем выходы п-х подрегистров первого и второго входных регистров подключены к входам блока сравнения остатков, выходыО*ососо"Равно", "Больше" и "Меньше" которого соединены с первыми входами соответственно первого, второго и третьего элементов И, вторые входы которых подключены к выходу "Равно" схемы сравнения, выходы "Больше" и "Меньше" которой соединены с первыми входами первого и второго элементов ИЛИ, вы>ι ход первого элемента И подключен к>1160394вторым запрещающим входам элементов И первой и второй групп, выходы второго и третьего элементов И подключены к вторым входам соответственнопервого и второго элементов ИЛИ, выходы которых соединены с вторыми входами элементов соответственно третьей, пятой групп и четвертой, шестой групп.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833714928A SU1160282A1 (ru) | 1983-12-26 | 1983-12-26 | Устройство для сравнения чисел в системе остаточных классов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833714928A SU1160282A1 (ru) | 1983-12-26 | 1983-12-26 | Устройство для сравнения чисел в системе остаточных классов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1160282A1 true SU1160282A1 (ru) | 1985-06-07 |
Family
ID=21109024
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU833714928A SU1160282A1 (ru) | 1983-12-26 | 1983-12-26 | Устройство для сравнения чисел в системе остаточных классов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1160282A1 (ru) |
-
1983
- 1983-12-26 SU SU833714928A patent/SU1160282A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
Taylor | A VLSI residue arithmetic multiplier | |
SU1160282A1 (ru) | Устройство для сравнения чисел в системе остаточных классов | |
Guilfoyle et al. | Combinatorial logic based optical computing | |
RU2015537C1 (ru) | Умножитель на два по модулю | |
SU1594562A1 (ru) | Процессор быстрого преобразовани Хартли-Фурье вещественных последовательностей | |
SU1120347A1 (ru) | Арифметическое устройство дл процессора быстрого преобразовани Фурье | |
SU1179327A1 (ru) | Устройство дл возведени в степень | |
JP2605792B2 (ja) | 演算処理装置 | |
GB2337621A (en) | Determining a scaling factor | |
SU940155A1 (ru) | Устройство дл вычислени элементарных функций | |
SU1128253A1 (ru) | Устройство дл формировани адресов регистровой пам ти | |
SU1716506A1 (ru) | Преобразователь логарифмического кода в двоичный код | |
SU1501052A1 (ru) | Устройство дл вычислени функции Х= @ А @ +В @ | |
SU1238064A1 (ru) | Устройство дл извлечени квадратного корн | |
RU2018926C1 (ru) | СУММАТОР ПО МОДУЛЮ 2n+1 | |
ES8401272A1 (es) | "un registro de procesamiento para sistemas de procesamiento de una senal digital". | |
SU1145341A1 (ru) | Устройство дл вычислени зависимости @ | |
RU2054709C1 (ru) | Устройство для умножения чисел в позиционном коде | |
SU898425A1 (ru) | Устройство дл делени | |
SU1608656A1 (ru) | Устройство дл вычислени квадратного корн | |
SU1024911A1 (ru) | Матричный вычислитель экспоненты | |
SU1614018A1 (ru) | Устройство дл умножени | |
CA1050619A (en) | Digital filters | |
SU1383343A1 (ru) | Устройство дл вычислени функции А @ | |
SU1453583A1 (ru) | Цифровой синтезатор частоты |