SU1134932A1 - Устройство дл ввода информации от датчиков - Google Patents

Устройство дл ввода информации от датчиков Download PDF

Info

Publication number
SU1134932A1
SU1134932A1 SU833632594A SU3632594A SU1134932A1 SU 1134932 A1 SU1134932 A1 SU 1134932A1 SU 833632594 A SU833632594 A SU 833632594A SU 3632594 A SU3632594 A SU 3632594A SU 1134932 A1 SU1134932 A1 SU 1134932A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
inputs
information
block
Prior art date
Application number
SU833632594A
Other languages
English (en)
Inventor
Валерий Павлович Глынин
Александр Петрович Григорьев
Владимир Федорович Тараев
Original Assignee
Предприятие П/Я Г-4677
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4677 filed Critical Предприятие П/Я Г-4677
Priority to SU833632594A priority Critical patent/SU1134932A1/ru
Application granted granted Critical
Publication of SU1134932A1 publication Critical patent/SU1134932A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

1. УСТРОЙСТВО ДЛЯ ВВОДА ИНФОРМАЦИИ ОТ ДАТЧИКОВ, содержащее а|5ифметический блок, преобразователь уголкод , группу преобразователей угол-код, первый коммутатор, первый дешифратор, первый счетчик, первый и второй блоки пам ти, информациоиные входы преобразователей уголкод группы  вл ютс  И11формационными входами устройства, управл ющие входы преобразователей угол-код группы и преобразовател  угол-код соединены с первым выходом блока управлени , а выходы - с информациоиными входами первого коммутатора , выход которого подключен к информационному входу арифметического блока, управл ющий вход которого соединен со вторым выходом блока управлени , информационный вход-выход - с информационным входом-выходом нервсиго блока пам ти, управл ющий вход которого подключен к третьему выходу блока увравлею{ , информационный вход-выход  вл етс  информационным входом-выходом устройства, выход второго блока пам ти подключен к входу блока управлени , четвертый выход которого соедииен со счетным входом первого счетчика, выходы которого подключены к входам первого дегтшфратора, п тый выход блока управлени   вл етс  выходом синусоидального напр жени  устройства, отличающеес  тем, что, с целью упрощени  устройства, оно содержит вторые счетчик, дешифратор и коммутатор, блок элементов И-НЕ и третий дещифратор, щестой выход блока управлени  подключен к счетному входу второго счетчика, выход которюго подключен ко входу второго дещифратора и к первому входу блока элементов И-НЕ, выход второго дешифратора соединен с управл ющим входом второго коммутатора, информационные входы которого  вл ютс  инфopмaциoн ыми входами устройства, а вьгход подключен к информационному входу преобразовател  угол-код, выходы первого дешифратора подключены к управл ющим входам первого коммутатора и к второму и (Л третьему входам блока элементов И-НЕ со:ответственно , четвертый и п тый входы которого подключены соответственно к выходу первого счетчика и седьмому выходу блоЧР ка управлени , а выход - к адресному входу первого блока пам ти и к входу третьего дешифратора, выходы которого . . соединены с адресными входами второго 00 4 СО блока пам ти. 2. Устройство поп. I,oтличaюсо о щ е е с   тем, что блок управлени  содержит третий счетчик, четвертый дешифратор , шифратор, узел приоритета и формирователь синусоидального напр жени , BbtxojD которого  вл етс  п тым выходом блока, первый вход шифратора и вход узла приоритета  вл ютс  входом блока, одни выходы узла приоритета соединены с входами формировател  синусоидального, напр жени  и третьего счетчика, другие выходы  вл ютс  первым, четвертым, шестым и седьмым выходами блока соответственно, выход третьего счетчика подключен через

Description

П34932
tereqirafi деишфратор к второму входурым и третьим выходами блока соответшифратора , выходы которого  вл5гютс  вто-ственио.
Изобретение относитс  к вычислительной технике и может быть использовано в иифсфмационно-управл юицис автоматизирован ,ных системах. Известно устройство дл  вывода информаЩ и , содержащее коммутатор, аналогоцифровой преобразователь, блок управлени , форМ1фователь импульсов, регистр с соответствзпощими св з ми 1. Недостатком устройства  вл ютс  невысокое быстродействие и надежность. Наиболее близким к изобретению  вл етс  устройство дл  ввода информации от датчиков , содержащее блок управлени , счетчик, два блока пам ти, арифметическ блок, состо щий из регастров приема и хранени , регистра результата   сумматора, коммутатор и группу преобразователей угол-код, каждый из которых содержит аналогоц фровой преобразователь и счетчик 12. Недостатком известного устройства  вл етс  его сложность из-за большого объема оборудовани . Цель изобретени  - упрощение устройства. Указанна  цель достигаетс  тем, что в устройство дл  ввода информащш от датчиков , содержащее арифметический блок, преобразователь угол-код, rpjoiny преобразователей угол-код, первый коммутатор, первый дешифратор, первый счетчик, первый и второй блоки пам ти, информационные 1феобразователей угол-код группы  вл ютс  информацйо {иыми входами устройства, управл ющие входы преобразователей угол-код группы и преобразовател  угол-код соещшены с первым выходом блока управлени , а выходы - с информационными входами пер вого коммутатора, выход которого подключен к информационному входу арифметричес кого блока, управл юиий вход которого соедшнен с вторым выходом блока управлени  информащ{онный вход-выход - с информационным входом-выходом первого блока пам ти , управл ющий вход которого подключе к третьему выходу блока упргшлени , инфор мационный вход-выход  вл етс  информацио ным входом-выходом устройства, выход вто рого блока пам ти по1цслючен к входу блока управлени , четвертый выход которого соединен со счетным входом первого счетчика, выходы которого подаслю ны к входам первого дешифратора, п тый выход блока управлени   вл етс  выходом синусоидального напр жени  устройства, содержит вторые счетчик, дешифратор и коммутатор, а также блок злементов И-НЕ и трегай дешифратор, щестой выход блока управлени  подалючен к счетному входу второго счетчика, выход которого подключен к входу второго дешифратора и к первому входу блока злементов И-НЕ, выход второго дешифратора соединен с управл ющим входом второго коммутатора , информационные входы которого  вл ютс  информационными входами устройства, а выход подключен к информационному входу преобразовател  угол-коД, выхода первого дешифратора подключены к управл ющим входам первого коммутатора и к второму и третьему входам блока элементов И-ИЕ соответственно, четвертый и п тый входы которого подключены соответственно к выходу первого счетчика и седьмому выходу блока управлени , а выходк адресному входу первого блока пам ти и к входу третьего дешифратора, выходы которого соединены с адресными входами второго блока пам ти. Кроме того, блок управлени  содержит третий счетчик, четвертый дешифратор, шифратор , узел приоритета и формирователь синусоидального напр жени , выход которого  вл етс - п тым выходом блока, первый вход шифратора и вход узла приоритета  вл ютс  входом блока, од1Щ вь1ходы узла приоритета соединены с входами формировател  синусоидального нзпр жскн  и третьего счетчика, другие выходы  вл ютс  первым, четвертым, шесть1м и седьмым выходами блока соответственно, выход третьего счетчика подключен через четвер1ый дешифратор к второму входу пшфратсфа, выходы которого  вл ютс  вторым и третьим выходами блока соответственно. На фиг., 1 приведена структурна  схема устройства; на фиг. 2 - блок управлени ; на фиг. 3 - арифметический блок. Устройство содержит датчик 1, группу преобразователей угол-код 2, первый коммутатор 3, первый счетчик 4 и первый дешифратор 5, арифметический блок 6, второй коммутатор 7, второй счетчик 8 и второй дешифратор 9, блок элементов И-НЕ Ю, второй блок 11 пам ти и первый блок 12 пам ти, блок 13 управлени , третий дешифратор 14. Блок управлени  13 (фиг. 2) содержит четвертый дешифратор 15, трепш счетчик 16, ишфратор 17, узел 18 приоритета и формирователь 19 , синусои дального напр жени . Арифметический блок 6 (фиг. 3) содержит регистр 20 приема, регистр 21 результата , сумматор 22 и регистр 23 хранени , на фиг. 1 обозначен преобразователь 24 угол-код. Устройство за исключением формировател  синусоидального напр жени  19 может быть реализовано на элементах серии 133. Устройство работает следующим образом. Датчики аналоговой информации разбиваютс  на дае группы: группа, где преобразование аналоговой информации каждого датчика в код производитс  по всем каналам параллельно (быстромен ющиес  величи ны) и группа, где преобразование аналоговой информации в код каждого датчика производитс  последовательно (медленномен  ющиес  величины), т.е. при одаоразовом преобразовании формируетс  кодова  инфор маш1  по всем параллельным каналам и по одному из группы последовательных каналов . Последовательные каналы включаютс  поочередно циклически. При включении питани , как и при сбое начало работы осуществл етс  по малому ц лу, т.е. производитс  только списывание информации со счетчиков грубого отсчета при двухотсчетных величинах и со счетчикОв однОотсчетных величин через ари(}1метическйй блок 6 (регистр 20 приема) в блок 12 пам ти . Выборку последовательных каналов (аналоговой информашш) производит второй счетчик 8, второй дешифратор 9 и второй коммутатор 7. Выборку параллельных каналов и одного из последовательных каналов (кодовую информацию) производит первый счетчик 4, первый дешифратор 5 и первый коммутатор 3. Третий счетчик 16 в совокупности с четвертым дешифратором 15 фор мирует команду информации . с пре24 образователей в арифметический блок 6 ( регистр 20 приема) и перезапись с арифмеу тического блока в блок 12 пам ти. Таким образом, в  чейках блока пам ти за полный цикл преобразовани  (определ етс  количество каналов с медленномен ющейс  информацией) записана информаци  по всем каналам: медленномен юша с  часть информации (грубый отсчет) дл  двухотсчетных величин и информаци  одноотсчетных величин . Код адреса дл  блока пам ти 12 формирует блок 10. После прохождени  программы малого цикла начинаетс  работа по большому циклу или по полному циклу. Здесь начинаетс  работа блока управлени  13 по условным переходам. По условию одноотсчетности , которое формирует блок 11 пам ти, блок 13 управлени  формирует управл ющий сигнал и устанавливает третий счетчик 16 принудительно в состо ние, определ ющее количество команд, необходимое дл  проведени  обработки информаци1{ одноотсчетных величин. По условию двухотсчетности , формируемок у тем же блоком И пам ти, узел 18 приоритета совместно с третьим счетчиком 16, четвертым дешифратором 15 и шифратором 17 формирует полный алгоритм работы преобразовани  двухотсчетных величин. В зависимости от признаков, сформированных блоком 11 пам ти , блок управлени  13 создает разные комбинации принудительной записи в третий счетчик 16, в результате чего мен етс  количество команд в алгоритме, Одиовременио с -этим в процессе выполнени  программы происходит формирование адреса дл  записи в блок 12 пам ти окончательного результата преобразовани  дл  двухотсчетных величин. Регистр 21 результата, сумматор 22 н регистр 23 хранени  арифметического блока 6 служит дл  проведени  операции сложени , еобходимой при сшиваний кодов грубого и точного отсчетов. В результате проведеных команд в блок 12 пам ти записывает- . с  сшитый код днухотсчетной величины со воим адресом, формируемым блоком 10. Величина кодовой информации соответстует действительному положению датчиков I. Изобретение позвол ет получать экономию анального оборудовани  в многоканальных истемах, что обеспечивает его з рощенне.
нов лиг л
/к 4

Claims (2)

1. УСТРОЙСТВО ДЛЯ ВВОДА ИНФОРМАЦИИ ОТ ДАТЧИКОВ, содержащее арифметический блок, преобразователь уголкод, группу преобразователей угол-код, первый коммутатор, первый дешифратор, первый счетчик, первый и второй блоки памяти, информационные входы преобразователей уголкод группы являются информационными входами устройства, управляющие входы преобразователей угол—код группы и преобразователя угол—код соединены с первым выходом блока управления, а выходы — с информационными входами первого коммутатора, выход которого подключен к информационному входу арифметического блока, управляющий вход которого соединен со вторым выходом блока управления, Информационный вход-выход — с информационным входом-выходом первого блока памяти, управляющий вход которого подключен к третьему выходу блока управления, информационный вход-выход является информационным входом-выходом устройства, выход второго блока памяти подключен к входу блока управления, четвертый выход которого соединен со счетным входом первого счетчика, выходы которого подключены к входам первого дешифратора, пятый выход блока управления является выходом синусоидаль ного напряжения устройства, отличающееся тем, что, с целью упрощения устройства, оно содержит вторые счетчик, дешифратор и коммутатор, блок элементов И-НЕ и третий дешифратор, шестой выход блока управления подключен к счетному входу второго счетчика, выход которого подключен ко входу второго дешифратора и к первому входу блока элементов И-НЕ, выход второго дешифратора соединен с управляющим входом второго коммутатора, информационные входы которого являются информационными входами устройства, а выход подключен к информационному входу преобразователя угол—код, выходы первого дешифратора подключены к управляющим $g входам первого коммутатора и к второму и третьему входам блока элементов И—НЕ соответственно, четвертый и пятый входы которого подключены соответственно к выходу первого счетчика и седьмому выходу блока управления, а выход — к адресному входу первого блока памяти и к входу третьего дешифратора, выходы которого . соединены с адресными входами второго блока памяти.
2. Устройство поп. 1, отличающее с я тем, что блок управления содержит третий счетчик, четвертый дешифратор, шифратор, узел приоритета и формирователь синусоидального напряжения, выход которого является пятым выходом блока, первый вход шифратора и вход узла приоритета являются входом блока, одни выходы узла приоритета соединены с входами формирователя синусоидального, напряжения и третьего счетчика, другие выходы являются первым, четвертым, шестым и седьмым выходами блока соответственно, выход третьего счетчика подключен через
SU_«u_U 34932 четвертый'дешифратор к второму входу шифратора, выходы которого являются вторым и третьим выходами блока соответственно.
SU833632594A 1983-08-15 1983-08-15 Устройство дл ввода информации от датчиков SU1134932A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833632594A SU1134932A1 (ru) 1983-08-15 1983-08-15 Устройство дл ввода информации от датчиков

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833632594A SU1134932A1 (ru) 1983-08-15 1983-08-15 Устройство дл ввода информации от датчиков

Publications (1)

Publication Number Publication Date
SU1134932A1 true SU1134932A1 (ru) 1985-01-15

Family

ID=21078274

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833632594A SU1134932A1 (ru) 1983-08-15 1983-08-15 Устройство дл ввода информации от датчиков

Country Status (1)

Country Link
SU (1) SU1134932A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР N 824180, кл. G 06 F 3/00, 1978. 2. Авторское свидетельство СССР N 981981, кл. G 06 3/00, 1980 (прототип). *

Similar Documents

Publication Publication Date Title
SU1134932A1 (ru) Устройство дл ввода информации от датчиков
SU981981A1 (ru) Устройство дл ввода информации от датчиков
SU1264171A2 (ru) Программное устройство управлени
SU1078365A2 (ru) Устройство дл контрол логических блоков
SU1439564A1 (ru) Генератор тестовых воздействий
SU1094039A1 (ru) Устройство дл считывани графической информации
SU424119A1 (ru) Устройство для управления шаговыми двигателями
SU1300518A1 (ru) Устройство дл распознавани и учета деталей,перемещаемых конвейером
SU1642527A1 (ru) Реверсивный регистр сдвига
SU1659998A1 (ru) Устройство дл сортировки чисел
SU1179343A1 (ru) Устройство дл контрол дешифратора
SU940163A1 (ru) Устройство дл контрол логических узлов
SU1173414A1 (ru) Программное устройство управлени
SU1290295A1 (ru) Устройство дл вычислени пор дковых статистик последовательности двоичных чисел
SU496561A1 (ru) Устройство дл диагностики неисправностей
SU1324026A1 (ru) Устройство дл определени корн квадратного из суммы квадратов
SU1022150A1 (ru) Устройство дл сортировки чисел
SU790017A1 (ru) Логическое запоминающее устройство
SU1300491A2 (ru) Многоканальное устройство дл идентификации моделей
SU809564A1 (ru) Дешифратор
SU1096674A2 (ru) Преобразователь угла поворота вала в код
SU1298743A1 (ru) Генератор случайного процесса
SU1262500A1 (ru) Многоканальный сигнатурный анализатор
SU650081A1 (ru) Адаптивное устройство дл обработки информации
SU1195364A1 (ru) Микропроцессор