SU809564A1 - Дешифратор - Google Patents

Дешифратор Download PDF

Info

Publication number
SU809564A1
SU809564A1 SU782677153A SU2677153A SU809564A1 SU 809564 A1 SU809564 A1 SU 809564A1 SU 782677153 A SU782677153 A SU 782677153A SU 2677153 A SU2677153 A SU 2677153A SU 809564 A1 SU809564 A1 SU 809564A1
Authority
SU
USSR - Soviet Union
Prior art keywords
decoder
input
cells
bus
code
Prior art date
Application number
SU782677153A
Other languages
English (en)
Inventor
Владимир Степанович Балуха
Михаил Борисович Глейзер
Иван Дмитриевич Шконда
Original Assignee
Предприятие П/Я А-3327
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3327 filed Critical Предприятие П/Я А-3327
Priority to SU782677153A priority Critical patent/SU809564A1/ru
Application granted granted Critical
Publication of SU809564A1 publication Critical patent/SU809564A1/ru

Links

Landscapes

  • Read Only Memory (AREA)

Description

(54) ДЕШИФРАТОР
1
Изобретение относитс  к автоматике и вычислительной технике, в частности к дешифраторам, и может быть использовано в устройствах автоматизированных систем, построенных на ферротранэисторных элементах.
Известен дешифратор, содержащий группы выходных Лерротранзисторных  чеек и две ключевые  чейки l.
Недостатком известного устройства  вл етс  применение нетиповых  чеек с большим числом обмоток при увеличении числа входов.
Известен дешифратор, содержащий буферный регистр, первые входы которого подключены к выходам предварительного дешифратора, один вход которого подк.лючен к первой шине так-, товых импульсов, а остальные входы соединены с соответствующими входнъОЛК шинами, вторые входы буферного регистра подключены к шине считывани , и матричный дешифратор f.
Однако это устройство не отличаетс  высокой надежностью функционировани  из-за наличи  большого количества  чеек в предварительном дешифраторе .
Цель изобретени  - повыиюние надежности функционировани .
Поставленна  цель достигаетс  тем, что в дешифратор, содержащий буферный регистр, первые входы которого подключены к выходам предварительного дешифратора, один вход которого подключен к первой шине тактовых импульсов , а остальные входы соединены с соответствующими входными шинами, вторые входы буферного регистра noja0 к.гпочены к шине считывани , и матричный дешифратор, введены токовый ключ управлени  и регистр токовых ключей управлени , причем третьи вхо.цы буЛерного регистра через токовый ключ
5 управлени  подключены ко второй шине тактовых импульсов, выходы буферного регистра через регистр токовых к.пючей управлени  подключены к первой группе входных шин матричного дешиф0 ратора, втора  группа входных шин которого соединена с соответствующими выходами предварительного дешифратора .
На чертеже представлена принципи5 альна  электрическа  схема дешифратора .
Дешифратор состоит из предварительного дешифратора 1, буферного регистра 2, токового ключа 3 управлени ,
0 регистра 4 токовых к.пючей управлени 
и матричного дешифратора 5. Входами дешифратора  вл ютс  шины 6-8 пр мого кода и шины 9-11 обратного кода. Шина 12 - установка дешифратора 1 в исходное состо ние, шина 13 - управлени  токовым ключем 3, шина 14 - считывани  информации с буферного регистра 2.
В качестве дешифратора 1,используетс  дешифратор на три входа и восем выходов, буферный регистр 2 выполнен на ферротранзисторных  чейках, матри чный дешифратор 5 построен на ферротранзисторных  чейках. Шина установки матричного дешифратора 5 на рисунке .не показана.
Выходы дешифратора 1 соединены через диоды со входом обмоток считывани   чеек матричного деатфратора и входом обмоток записи  чеек буферног регистра 2, выходы которых соединены с входом токового ключа 3 управлени  а выходы Ячеек буферного регистра 2 поступают на вход регистра 4 токовых ключей, выходы которых соединены с выходами обмоток считывани   чеек матричного дешифратора 5.
Рассмотрим работу дешифратора при поступлении на вход шестиразр дного кода, например 000111.
Входна  информаци  раздел етс  на две части (000 и 111) , кажда  из которых поступает на вход последовател но и отдельно дешифруетс  предварительным дешифратором 1. По первому такту по шине 12 поступает тактовый импульс, устанавливающий все  чейки дешифратора 1 в исходное состо ние, т. е. записывает 1. По первому такту в исходное состо ние устанавливаетс  и матричный дешифратор 5.
По второму такту на вход дешифратора 1 поступает перва  часть шестиразр дного кода, т. е. код 111 на шины 6-8 пр мого кода. В качестве предварительного дешифратора может использоватьс  пирамидальный двухтактный дешифратор, который при поотуплении на вход кода 111/ формирует сигнал на выходной шине 7. Сигнал с выхода дешифратора 1 поступает на вход обмотки записи последней  чейки регистра 2, выход которой соединен с выходом токового ключа 3 управлени . Одновременно на вход токового ключа 3 управлени  по шине 13 поступает второй тактошлй импульс, по которому токовый ключ 3 управлени откцклваетс  и осупествл етс  запись 1 в последнюю  чейку буферного регистра 2. .
По третьему такту все  чейки йростого дешифФатора 1 устанавливаютс  в исходное состо ние.
По четвертому такту на вход простого дешифратора 1 поступает втора  часть кода 000111, т, е. код 000 по шинам 9-11 обратного кода.
На выходной шине дешифратора 1, обозначенной О, формируетс  сигнал, соответствующий коду 000, поступающий через диоды на входы обмотки считывани   чеек матричного дешифратора 5. в качестве матричного дешифратора используетс  матрица, выполненна  на ферротранзисторных  чейках. Выходы обмоток  чеек матричного дешифратора соединены с токовыми ключами регистра 4 токовых ключей. Одновременно по четвертому такту на.буферный регистр 2 по шине 14 поступает импульс считывани . Поскольку в буферном регистре 2 была записана 1 в последней  чейке, то выходным сигналом этой  чейки открываетс  только последний токовый ключ регистра 4 токовых ключей. При совпадении сигналов от токового ключа и предварительного дешифратора на шине О осуществл етс  считывание с последней  чейки , на выходе .которой формируетс  сигнал, соответствующий коду 000111. На этом цикл работы дешифратора заканчиваетс .
При поступлении на вход дешифратора 1 кода 111000 по второму такту в первую  чейку записываетс  значение кода 000, а по четвертого такту по коду 111 формируетс  сигнал на выходе  чейки матричного дешифратора 5, соответствующий коду 111000. Аналогично на выходе первой  чейки формируетс  сигнал, соответствуклций код 000000, а на выходе последней  чейки - сигнал, соответствующий коду 111111.
Диоды в дешифраторе используютс  дл  исключени  взаимного вли ни  токовых ключей. Ячейки матричного дешифратора  вл ютс  нагрузочными  чейками предлагаемого дешифратора.
Использование в предложенном дешифр&торе токовых ключей позвол ет уменьшить количество  чеек по сравнению с известн1л 1, так как отпадает необходимость использовани  второго предварительного дешифратора, что повышает надежность функционировани 

Claims (2)

1.Авторское свидетельство СССР
508926, кл. Н 03 К 13/24, 03.01,77,
2.Гурвич Е. И/ и др. Ферротранзисторные элементы и их применение
в цифровых автоматических устройствах . М.-Л., ГХИ, 1963, с. 101-102 , (прототип).
SU782677153A 1978-10-23 1978-10-23 Дешифратор SU809564A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782677153A SU809564A1 (ru) 1978-10-23 1978-10-23 Дешифратор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782677153A SU809564A1 (ru) 1978-10-23 1978-10-23 Дешифратор

Publications (1)

Publication Number Publication Date
SU809564A1 true SU809564A1 (ru) 1981-02-28

Family

ID=20790560

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782677153A SU809564A1 (ru) 1978-10-23 1978-10-23 Дешифратор

Country Status (1)

Country Link
SU (1) SU809564A1 (ru)

Similar Documents

Publication Publication Date Title
GB1422819A (en) Matrix data manipulator
US2970765A (en) Data translating apparatus
SU809564A1 (ru) Дешифратор
GB1095377A (ru)
SU830568A2 (ru) Устройство дл обмена информацией междуРЕгиСТРАМи
SU364933A1 (ru) Многоканальный функциональный преобразователь
SU694855A1 (ru) Устройство дл ввода информации
SU447758A1 (ru) Долговременное запоминающее устройство
SU763898A1 (ru) Микропрограммное устройство управлени
SU567221A1 (ru) Коммутирующее устройство с динамической пам тью
SU1136172A1 (ru) Устройство дл контрол программ
SU888204A1 (ru) Запоминающее устройство
SU1264171A2 (ru) Программное устройство управлени
SU560228A1 (ru) Устройство дл передачи информации из основной пам ти в каналы ввода-вывода
SU612405A1 (ru) Дешифратор
SU802959A1 (ru) Устройство дл сортировки информации
SU418902A1 (ru)
SU765878A1 (ru) Долговременное запоминающее устройство
SU447708A1 (ru) Устройство дл формировани к-значных функций
SU434482A1 (ru) Ассоциативное запоминающее устройство
SU962918A1 (ru) Устройство дл вычислени логических выражений @ переменных
SU364026A1 (ru) Полноточное запоминающее устройство
SU151119A1 (ru) Устройство выборки команд из долговременного запоминающего устройства
SU367456A1 (ru) Запоминающее устройство с произвольной одновременной выборкой переменного массива
SU149257A1 (ru) Двухтактный сдвигающий регистр