SU1128267A1 - Устройство дл контрол цифровых блоков - Google Patents

Устройство дл контрол цифровых блоков Download PDF

Info

Publication number
SU1128267A1
SU1128267A1 SU833633244A SU3633244A SU1128267A1 SU 1128267 A1 SU1128267 A1 SU 1128267A1 SU 833633244 A SU833633244 A SU 833633244A SU 3633244 A SU3633244 A SU 3633244A SU 1128267 A1 SU1128267 A1 SU 1128267A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
elements
output
inputs
outputs
Prior art date
Application number
SU833633244A
Other languages
English (en)
Inventor
Николай Феликсович Окулович
Леонид Болеславович Авгуль
Сергей Николаевич Макареня
Валентин Александрович Мищенко
Original Assignee
Минское Высшее Инженерное Зенитное Ракетное Училище Пво
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Минское Высшее Инженерное Зенитное Ракетное Училище Пво filed Critical Минское Высшее Инженерное Зенитное Ракетное Училище Пво
Priority to SU833633244A priority Critical patent/SU1128267A1/ru
Application granted granted Critical
Publication of SU1128267A1 publication Critical patent/SU1128267A1/ru

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЦИФРОВЫХ БЛОКОВ, содержащее эталонный блок, m элементов сравнени , дешифратор, регистр, причем группа информационных входов провер емого и эталонного блоков  вл етс  группой информационных входов устройства; m выходов провер емого блока и первый выход эталонного блока подключены соответственно к первым и вторым входам m элементов сравнени , отличающеес  тем, что, с целью его упрощени , в устройство введены перва  группа из «.элементов И, втора  группа из Ч элементов и (е 3 ео hiQ ) , два счетчика, триггер, первый и второй элементы задержки , первый, второй и третий элементы И, первый и второй элементы ИЛИ, причем выходы гп элементов срат нени  соединены с первыми входами соответствующих m элементов И первой группы, вторые входы которых св заны с соответствующими m выходамк . дешифратора и т выходами эталонного блока, выходов дешифратора подключены соответственно к Е выходам., первого счетчика и к пер- вым входам I элементов И второй группы, вторые входы которых св за ны; , с выходом первого элемента И, первый и второй входы которого соединены соответственно с единичным выходом триггера и выходом первого элемента ИЛИ, нулевой выход триггера соединен с первыми входами второго и третьего элементов И, второй вход второго элемента И подключен к выходу .торого счетчи-. ка и входу второго элемента задержки , выход которого соединен с управл ющим входом регистра и первым входом второго элемента ИЛИ, i второй вход которого  вл етс  входом сброса устройства и подключен (О С к входам сброса второго счетчика и регистра, выходы регистра  вл ютс  выходами устройства, выход второго элемента ИЛИ соединен с нулевым входом.триггера, единичный вход которого подключен к выходу первого элемента задержки, вход которого св зан с вторым входом третьего элемента И, выход которого соединен с информационным входом второго счетчика, выходы t элементов И второй группы св заны с информационными вхо;.ами регистра (t +1)-й вход которого подключен к .выходу второго элемента И, вы- |. ходы m элементов И первой группы i соединены с соответствующими входами первого элемента ИЛИ, тактовый вход ; устройства св зан с входом п.ервого счетчика.

Description

Изобретение относитс  к области автоматического диагностировани  радиоэлектронной аппаратуры и может быть использовано в системах диагностировани  изделий, а также в ЭВМ дл  проверку функционировани  устройств в процессе их работы.
Известно устройство дл  проверки функционировани  БИС, содержащее блок nporpai«5MHoro управлени , блок синхронизации, блок формировани , регистры сдвига, элементы И, блок пам ти, регистры адреса, регистр цик лов, регистр тактов, регистр синхронизации С13 .
Недостатком данного устройства  вл етс  значительна  сложность, что ограничивает его возможности по использованию в ЭВМ дл  проверки функционировани  узлов в процессе их работы.
Наиболее близким к изобретению по технической сущности  вл етс  устройство дл  проверки функционировани многовыкодных цифровых узлов, содержащее генератор тестов,эталонный и провер емый блоки, блок управлени , блоки сравнени , блок пирамидальной свертки по модулю два, сумматор, регистр сдвига, дешифратор испра вьости , дешифратор неисправности и индикатор исправностиС23.
Недостатками известного устройства  вл ютс  больша  сложность и ограниченные возможности по использо .ванию его в ЭВМ дл  проверки функционировани  блоков-в процессе работы так как входными воздействи ми дл  провер емого блока  вл ютс  сигналы генератора тестов.
Цель - упрощение.устройства.
Поставленна  цель достигаетс  TeM что в устройство дл  контрол  цифровых блоков, содержащее эталонный блок,m элементов сравнени , дешифратор , регистр, причем группа информационных входов провер емого и эталонного блоков  вл етс  группой информационных в :одов устройства, m выходов провер емого блока и первый выход эталонного блока Подключены соответственно к первым и вторым входам m элементов сравнени , введены перва  группа из т. элементов И-, втора  группа из 2 элементов И ( )f два счетчика, триггер первый и второй элементы задержки, первый, второй и третий элементы И, .первый и второй элементы ИЛИ, причем выходы m элементов сравнени  соеди1нены с первыми входами соответствую .тих m элег.1ентов И первой группы, вто рыб входы КОТОРЫХ св заны с соответсТвующими т выходами дешифратора и m выходами эталонного блока, 6 выходов дешифратора подключены соответственно к Р выходам первого счетчика и к первым входам S эле- .
ментов И второй группы, вторые; входы которых св заны с выходом первого элемента И, первый и второй входы которого соединены соответственно с единичным выходом триггера и выходом первого элемента ИЛИ, нулевой выход триггера соединен с. первыми входами второго и третьего элементов И, второй вход второго элемента И подключен к вы- / ходу второго счетчика и входу второго элемента задержки, выход которого соединен с управл ющим входом регистра и первым входом второ го элемента ИЛИ, второй вход которого  вл етс  входом сброса устройсва и подключен к входам сброса второго счетчика и регистра, выходы регистра  вл ютс  выходами устройства , выход второго элемента ИЛИ соединен с нулевым входом триггера, единичный вход которого подключен . к выходу первого элемента задержки, вход которого- св зан с вторым входом третьего элемента И, выход которого соединен с информационным входом второго счетчика, выходы Р элементов И второй группы св заны с f информационными входами регистра; (е+1)-й вход которого подключен к выходу второго элемента И, выходы m элементов И первой группы соединены с соответствующими входами первого элемента ИЛИ, тактовый вход устройства св эа.н с входом- первого счетчика.
На чертеже представлена функциональна  схема предлагаемого устройства .
Устройство содержит провер емый блок 1, эталонный блок 2, счетчики 3 и 4, дешифратор 5, регистр 6, элементов 7 сравнени , первую группу из m элементов И 8, вторую группу из элементов И 9 ( )/ элементы И 10-12, элементы ИЛИ 13 и 14, Триггер 15 и элементы 16 и 17 задержки.
Многофункциональный эталонный блок 2 реализует последовательно на одном выходе функции каждого выхода провер емого блока. В простейшем случае многофункциональный эталонны блок может быть выполнен-на основе провер емого блока с последовательным подключением его выходов на оди общий выход.
Устройство работает следующим образом.
На счетчике .3, число разр дов которого f вырабатываетс  код номера i-ro выхода провер емого блока 1,-который поступает на дешифjpaTOp 5. По сигналам дешифратора эталонный блок 2 реализует функцию i-ro выхода провер емого блока, с которой сравниваетс  провер ема  функци . Если значени  функций провер емого и эталонного блоков равны, то на выходе элемента ИЛИ 13 будет нулевой сигнал и на вход регистра б не посту пит информаци , так как на вторыевходы элементов И 9 и 11 поступает нулевой потенциал. С поступлением следующего тактового импульсапровер етс  на совпадение функци  (1+1)-го выхода. В случае несовпадени  функций сигнал несравнени  с выхода элемента ИЛИ 13 пройдет через э-лемент И 10- на первые входы элементов И 9, так как триггер 15 в исходном состо нии разрешает .прохождение сигнала через этот элемент. В результате в регистр. 6 запишетс  код номера выхода провер емого блока, по которому произошло несравнение , функций. Через элемент 16 задержки сигнал несравнени  переведет триггер 15 в состо ние, при котором разрешающий потенциал с его второго выхода посту пит на -элемент И 12. . Если окажетс  неисправным эталонный блок, то за несколько тактов сравнени  функций по различным выходам импульсы несравнени  пройдут чер элемент И 12 на вход счетчика 4, импульс переполнени  которого через элемент И 11 запишет единицу в (+1)-й разр д регистра 6,, а через элемент 17 задержки осуществит вьвдачу кода с регистра и установку триггера 15 в исходное состо ние, в которое он может быть также переведен совместно с счетчиком 4 и регистром 6 импульсом установки исходного сосг то ни , подаваемым.на вход сброса устройства.. Код. выдаваемый с регист ра с единицей в (-И 1 -ом разр де,сви- детельств.ует о неисправности эталонного блока, а с нулем в (8+1)-ом разр де - о неисправности провер емого блока, при этом код номера выхода, на котором реализуетс  неправильна  функци , содержитс  в С разр дах. Емкость Счетчика 4 выбираетс  таг кой, чтобы она была больше числа выходов провер емого блока, на которых требуетс  обнаружить неправильное функционирование, и меньше общего числа выходов провер емого блока. С целью увеличени  быстродействи  целесообразно емкость счетчика выбирать близкой к нижней границе. При исправном эталонном блоке схема устройства позвол ет последовательно обнаружить неправильное функционирование по нескольким выходам провер емого блока. Число этих выходов зависит от емкости счетчика 4, поэтому последн   выбираетс  в зависимости от требовани , которое  вл етс  предпочтительным. Вобщем случае она может быть выбрана по формуле С m+m 1; , где т,-число выхо . - 2 довпровер емого блока, на которых требуетс  обнаружить неправильное функционирование. Предлагаемое устройство в отличие от известных не содержит сдвигающий регистр, сумматор, блок свертки по модулю два, генератор тестов, а разр дность используемых в нем двоичных счетчиков невелика, поэтому оно имеет меньшую сложность. Кроме voro, отсутствие генератора тестов расшир ет его возможности по использованию в ЭВМ, так Как . позвол ет осуществл ть проверку функционировани  цифровых блоков в процессе их работы.

Claims (1)

  1. УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЦИФРОВЫХ БЛОКОВ, содержащее эталонный блок, m элементов сравнения, дешифратор, регистр, причем группа информационных входов проверяемого и эталонного блоков является группой информационных входов устройства; m выходов проверяемого блока и первый выход эталонного блока подключены соответственно к первым и вторым входам m элементов сравнения, отличающееся тем, что, с целью его упрощения, в' устройство введены первая группа из «элементов И, вторая группа из С элементов И ( ? = ] г два счетчика, триггер, первый и второй элементы задержки, первый, второй и третий элементы И, первый и второй элементы ИЛИ, причем выходы m элементов сравнения соединены с первыми входами соответствующих ш элементов- И первой группы, вторые входы которых связаны с соответствующими тп выходами. дешифратора и m выходами эталонного блока, ? выходов дешифратора подключены соответственно к Г выходам., первого счетчика и к первым входам В элементов И второй группы, вторые входы которых связаны:, с выходом первого элемента И, первый и второй входы которого соединены соответственно с единичным выходом триггера и выходом первого элемента ИЛИ, нулевой выход триггера соединен с первыми входами второго и третьего элементов И, второй вход второго элемента И подключен к выходу второго счетчиу. ка и входу второго элемента задержки, выход которого соединен с управляющим входом регистра и первым входом второго элемента ИЛИ, второй вход которого является входом сброса устройства и подключен ι к входам сброса второго счетчика и регистра,- выходы регистра являются выходами устройства, выход вто- ; рого элемента ИЛИ соединен с нуле- I вым входом,триггера, единичный вход которого подключен к выходу первого элемента задержки, вход которого связан с вторым входом третьего элемента И, выход которого соединен с информационным входом второго счетчика, выходы £ элементов И второй группы связаны с информационными входами регистра (ί +1)-й вход которого подключен к выходу 'второго элемента И, вы- ί· ходы m элементов И первой группы ( соединены с соответствующими входами: первого элемента ИЛИ, тактовый вход г устройства связан с входом первого счетчика.
SU833633244A 1983-08-09 1983-08-09 Устройство дл контрол цифровых блоков SU1128267A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833633244A SU1128267A1 (ru) 1983-08-09 1983-08-09 Устройство дл контрол цифровых блоков

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833633244A SU1128267A1 (ru) 1983-08-09 1983-08-09 Устройство дл контрол цифровых блоков

Publications (1)

Publication Number Publication Date
SU1128267A1 true SU1128267A1 (ru) 1984-12-07

Family

ID=21078519

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833633244A SU1128267A1 (ru) 1983-08-09 1983-08-09 Устройство дл контрол цифровых блоков

Country Status (1)

Country Link
SU (1) SU1128267A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1.Авторское свидетельство СССР 802970, кл. G 06 F 15/46., 1981. 2. АвтЬрское свидетельство СССР 706849/ кл. G 06 Р 15/46, 1979 (поототип). *

Similar Documents

Publication Publication Date Title
GB2070779A (en) Apparatus for testing digital electronic circuits
SU1128267A1 (ru) Устройство дл контрол цифровых блоков
SU1550502A1 (ru) Генератор рекуррентной последовательности с самоконтролем
SU955072A1 (ru) Устройство дл проверки функционировани логических схем
SU1080218A2 (ru) Устройство дл контрол блоков посто нной пам ти
SU1043668A1 (ru) Устройство дл контрол счетчиков импульсов
SU1051585A1 (ru) Устройство дл контрол полупроводниковой пам ти
SU1166120A1 (ru) Устройство дл контрол цифровых узлов
SU1141379A2 (ru) Устройство дл задани тестов
SU1071978A1 (ru) Устройство дл диагностировани логических блоков
RU1817136C (ru) Устройство дл контрол регистров сдвига
SU1104589A1 (ru) Устройство дл контрол записи информации в программируемые блоки пам ти
RU1774339C (ru) Устройство дл непрерывного контрол однотипных блоков ТВ аппаратуры
SU1160414A1 (ru) Устройство дл контрол логических блоков
SU1148009A1 (ru) Устройство дл контрол цифровых блоков
SU478309A1 (ru) Устройство дл обнаружени неисправностей
SU1640740A1 (ru) Устройство дл контрол блоков посто нной пам ти
SU1141414A1 (ru) Устройство дл контрол цифровых узлов
SU1223233A1 (ru) Устройство дл контрол однотипных логических узлов
SU370629A1 (ru) УСТРОЙСТВО дл АВТОМАТИЧЕСКОЙ ПРОВЕРКИ ПРЕОБРАЗОВАТЕЛЕЙ «УГОЛ — КОД»
SU1383363A1 (ru) Сигнатурный анализатор
SU1269139A1 (ru) Устройство дл контрол цифровых узлов
SU978154A1 (ru) Устройство дл контрол цифровых узлов
SU1656540A1 (ru) Устройство дл тестировани цифровых блоков
SU1195348A1 (ru) Устройство для контроля узлов эвм