SU1108554A1 - Устройство дл контрол тиристоров высоковольтного вентил - Google Patents

Устройство дл контрол тиристоров высоковольтного вентил Download PDF

Info

Publication number
SU1108554A1
SU1108554A1 SU802943218A SU2943218A SU1108554A1 SU 1108554 A1 SU1108554 A1 SU 1108554A1 SU 802943218 A SU802943218 A SU 802943218A SU 2943218 A SU2943218 A SU 2943218A SU 1108554 A1 SU1108554 A1 SU 1108554A1
Authority
SU
USSR - Soviet Union
Prior art keywords
selector
unit
outputs
elements
counter
Prior art date
Application number
SU802943218A
Other languages
English (en)
Inventor
Юрий Николаевич Дуров
Рэм Александрович Лытаев
Николай Александрович Фомин
Аркадий Иванович Январев
Original Assignee
Всесоюзный Электротехнический Институт Им.В.И.Ленина
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Всесоюзный Электротехнический Институт Им.В.И.Ленина filed Critical Всесоюзный Электротехнический Институт Им.В.И.Ленина
Priority to SU802943218A priority Critical patent/SU1108554A1/ru
Application granted granted Critical
Publication of SU1108554A1 publication Critical patent/SU1108554A1/ru

Links

Landscapes

  • Power Conversion In General (AREA)

Abstract

1. УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ТИРИСТОРОВ ВЫСОКОВОЛЬТНОГО ВЕНТИЛЯ, содержащее датчики на потенциале каждого тиристора, подключенные с помощью световодов к детекторам, преобразующим световые сигналы в электрические, св занный с детекторами блок пам ти с подключенным к его вьрсодам селектором, счетчик, блок индикации и блок выдачи результата, отличающеес  тем, что, с целью повь;щени  надежности и помехоустойчивости, оно снабжено кодирующим сумматором,.логическими элементами ИЛИ и И, вторым блоком пам ти , вторым и третьим селекторами, блоком выбора по больщинству, блоком сравнени  дл  обнулега  счетчика и блоком контрол  состо ни  блоков индикации и выдачи результата, . причем кодирующий сумматор подключен через элементы ИЛИ к первому селектору, к выходам сумматора подсоединены блок выбора по большинству и счетчик, выходами подсоединенный через второй селектор к второму блоку пам ти, одноименные разр ды регистров которого через третий селектор соединены с вторыми входами упом нутых элементов ИЛИ,, i выход блока выбора по большинству, в свою очередь, соединен с входами, элементов И, втоСП рые входы последних соеД1{нены с адресными щинами третьего селектора, а выходы подключены к блокам 1тдикацин и вьщачи результата , св занным через ттом нутый блок контрол  с входом третьего селектора. 00 ел О1 й1

Description

2,Устройство по п. 1, о т л и ч ано дополнительным селектором,включеню ш е е с   тем, что, с целью упро-ным между указанным блокомпам ти и
щ т  первого блока пам ти, оно снабже-детекторами.
1108554 ..-.
Изобретение относитс  к устройствам кон рол  тиристоров в высоковольтных тиристор ных вентил х. Известно устройство дл  индикации повре дений полупроводникового вентил , в котором установлен резистор параллельно всему вентилю. и резистор параллельно одному тиристору . Резисторы соединены последоватеЖно с выпр мител ми, выводы которых подключень к входным зажимам измерительног прибора или электронного усилител  WJ, Недостатком да1шого устройства  вл етс  низка  точность определени  числа пробитых тиристоров, отсутствие точной информации, какой именно тиристор отказал. Наиболее близким к предлагаемому по технической сущности и достигаемому резуль ту  вл етс  устройство дл  контрол  тирист ров высоковольтных вентилей, содержащее датчики на потенциале каждого тиристора, подключенные с помощью световодов к детекторам , преобразующим световые сигналы электрические, св за нный с детекторами блок пам ти с подключенным к его выходам селектором , счетчик, блок индикации и блок выдачи результата. Импульсы от датчиков поступают на детек торы и запоминаютс  блоком пам ти. С помощью селектора сигналы от блока пам ти по каналу св зи передаютс  на устройство обработки информации с блоками индикации и выдачи результата .на выходе, включающее в себ  счетчик импульсов 2. Недостатком известного устройства  вл ет невысока  достоверность показаний, причиной которой  вл етс  последовательна  передача сигналов при обработке информации без сравнени  результатов отдельных опросов . Кроме того, устройство дл  контрол  может давать лоишые показани . Цель изобретени  - повышение надежности и помехоустойчивости. Указанна  цель достигаетс  тем, что устро ство дл  контрол  тиристоров высоковольтного вентил  снабжено кодирующим сум матором , логическимиэлементами ИЛИ и И, вторым блоком пам ти, вторым и третьим селекторагли, блоком выбора по большинству , блоком сравнени  дл  обнуле ги  счетчика и блоком контрол  состо ни  блоков индикации и выдачи результата, причем кодирующий сумматор подключен через злементьг ИЛИ к первому селектору, к выходам сумматора подсоедштены блок выбора по больишнству и счетшк, выходами подсоединенный через второй селектор к второму блоку пам ти, одноименные разр ды регистров которого через третий селектор соединены с вторыми входами упом 1гутых элементов ИЛИ, выход блока выбора по большинству , в свою очеред1, соединен с входами элементов И, вторые входы последних соединены с адресными шинами третьего селектора , а выходы подключены к блокам индикации и выдата результата, св занным через упом нутый блок контрол  с входом третьего селектора., С целью упрощени  первого блока пам ти устройство снабжено допол1штельпым селектором, включенным между указанным блоком пам ти и детекторами. На чертеже представлена схема прещгагаемого устройства. Датчики 1, установленные на потенциале каждого тиристора, световодами 2 св занные с детекторами 3, которые, в свою очередь, подключены к блоку 4 пам ти и через него, селектор 5 и элементы ИЛИ 6 к кодирующелту сумматору 7. Кодирующий сумматор своими выходами св зан со счетчиком 8 и через него с блоком 9 сравне1га , с селектором 10 и с блоком 11 пам ти, подключенным через селектор 12 к элементам 6. С выходом сумматора 7 через блок 13 выбора по большинству и элементы И 14 св заиы блок 15 индикации ,и блок 16 выдачи результата, соединегшые с блоком 17 контрол . Имеетс  генератор 18 тактовых импульсов . Предлагаемое устройство работает следую1ДИМ образом. Световые импульсы от датчиков 1 контрол  тиристоров по световодам 2 поступают к детекторам 3, преобразующим световые сигналы в электрические. Отсутствие на выходе детектора свидетельствует о пробое соответствующего тиристора или отказе датчика , световода (гипотетический случай) или детектора. Сигналы от детекторов 3 поступаю в блок 4 пам ти. В частном случае дл  уменьшени  блока пам ти при большом числе контролируемых тиристоров между детекTopaivm 3 и блоком 4 пам ти может быть установлен дополнительтап селектор. Блок пам ти целесообразно упрощать, так как он  вл етс  элементом, чувствительным к помехам . Его следует экраш1роват1, уменьшать, упрошать электрический монтаж. В блоке пам ти фиксируетс  количество поступающих и непоступающих сигналов. Через селектор 5 и элементы ИЛИ 6 информаци  подаетс  на кодирующий сумматор 7. Кодирующий сумматор предназначен дл  преобразовани  информации в йиде какого-то количества единичных сигналов в информацию, выраженную числом этих сипгалов в двоичном коде. , Селектор 5 служит дл  согласовани  коли чества выходов блока 4 пам ти с количеством входов сумматора 7. От сумматора 7 ин формаци  поступает на счетчик 8. Многократ ные показани  сумматора 7 (за врем  одного цикла опроса всех тиристоров) записываютс  в счетчик 8. Блок 9 срав}1е1т  подключен входами к выходам счетчика, .а выходом - к шине обнулени  счетчика. Он обеспечивает об1гуление счетчика в случае превышени  счеггиком определенного числа NQ . Это может быть только тогда, когда напр же1П1е на вентиле в аварийном режиме равно нулю и датчики контрол  не выдают сигналов, ложно свидетельству  6 пробое всех тиристоров. С помощью селектора 10 результат опроса, полученный в течение одного цикла, записываетс  в регистр блока 11 пам ти. Число регистра п равно числу циклов опроса и выбираетс  из условий повышени  достоверности и помехоустойчивости , сргижени  веро тности вьщачи ложной информации в аварийных режимах. Минимальное число регистра п выбираетс  с помощью следующих выражений п п-П5 , где rt - возможное число регистров сложной записи; he - число регистров, обеспечивающих выбор но большинству; ч-. Откуда п 2(Пр+ 1). Число разр дов jpeniCTpoB выбираетс  на основашп выбранного кода обработки т1формации . Далее задача состоит в том, чтобы осуществить принцип выбора записашгой в регистрах информации по большинству. В предлагаемом устройстве осуществл етс  голосование по каждому разр ду регистров блока пам тью. Дл  этого используетс  также сумматор 7. Именно с целью его повторного использовани  введены элементы 6. Сравнение чисел при голосовании осуществл етс  в двоичном коде в блоке 13. С-выхода блока 13 сигналыо или l поступают на перовые входы многоразр дного элемента 14. На другие входы элемента 14 поступают сигналы адреснь х шин селектора 12. Производитс  выдача информации в один, а затем в другой дублировагаште каналы блоков 15 и 16. Если отсутствует равенство ипформащш дублированных каишюв, блок 17 разрешает повторение передачи 1шформации от блока 11 пам ти. Многократное повторение будет длитьс  до тех пор, пока установитс  однозначное соответствие дублированных каналов или не зако 1штс  врем  работы селектора 12. Блок 17 контрол  будет сигнализировать о неисправности оборудовага . Основное преимущество устройства - высока  помехоустойчивость - позвол ет избавитьс  от ложной работы контрол  в услови х помех на преобразовательных подстащ1и х.

Claims (2)

1. УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ТИРИСТОРОВ ВЫСОКОВОЛЬТНОГО ВЕНТИЛЯ, содержащее датчики на потенциале каждого тиристора, подключенные с помощью световодов к детекторам, преобразующим световые сигналы в электрические, связанный с детекторами блок памяти с подключенным к его выходам селектором, счетчик, блок индикации и блок выдачи результата, отличающееся тем, что, с целью повышения надежности и помехоустойчивости, оно снабжено кодирующим сумматором,.логическими элементами ИЛИ и И, вторым блоком памяти, вторым и третьим селекторами, блоком выбора по большинству, блоком сравнения для обнуления счетчика и блоком контроля состояния блоков индикации и выдачи результата, s причем кодирующий сумматор подключен через элементы ИЛИ к первому селектору, к выходам сумматора подсоединены блок выбора по большинству и счетчик, выходами подсоединенный через второй селектор к второму блоку памяти, одноименные разряды регистров которого через третий селектор соединены с вторыми входами упомянутых элементов ИЛИ, выход блока выбора по большинству, в свою очередь, соединен с входами, элементов И, вторые входы последних соединены с адресными шинами третьего селектора, а выходы подключены к блокам индикации и выдачи результата, связанным через упомянутый блок контроля с входом третьего селектора.
SU , Л 08554 >
1108554 но дополнительным селектором, включенным между указанным блоком памяти и детекторами.
2.Устройство по π. 1, о т л й ч а го щ е е с я тем, что, с целью упрощения первого блока памяти, оно снабже1
SU802943218A 1980-06-20 1980-06-20 Устройство дл контрол тиристоров высоковольтного вентил SU1108554A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802943218A SU1108554A1 (ru) 1980-06-20 1980-06-20 Устройство дл контрол тиристоров высоковольтного вентил

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802943218A SU1108554A1 (ru) 1980-06-20 1980-06-20 Устройство дл контрол тиристоров высоковольтного вентил

Publications (1)

Publication Number Publication Date
SU1108554A1 true SU1108554A1 (ru) 1984-08-15

Family

ID=20903177

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802943218A SU1108554A1 (ru) 1980-06-20 1980-06-20 Устройство дл контрол тиристоров высоковольтного вентил

Country Status (1)

Country Link
SU (1) SU1108554A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Патент Швеции N 336749, кл. 21 d 12/03, 1969. 2. Патент Швеции N 365915, кл.Н 02 Ml/18. 1973. *

Similar Documents

Publication Publication Date Title
KR970012791A (ko) 반도체 메모리 시험 장치의 페일 해석 장치
US4471301A (en) Device for monitoring thyristors of high-voltage valve
SU1108554A1 (ru) Устройство дл контрол тиристоров высоковольтного вентил
GB988924A (en) Error detection and correction apparatus
US3577123A (en) Meter reading system
SU1166120A1 (ru) Устройство дл контрол цифровых узлов
SU1001181A1 (ru) Устройство дл контрол оперативной пам ти
SU881755A1 (ru) Устройство дл контрол клавиатуры
SU409394A1 (ru) Устройство проверки тракта системы связи с импульсно-кодовой модуляцией
SU922876A1 (ru) Устройство для контроля блоков памяти 1
SU805060A1 (ru) Устройство дл регистрациидиНАМичЕСКиХ дЕфОРМАций
SU959057A1 (ru) Устройство дл ввода информации от абонентов
SU388288A1 (ru) Всесоюзная
SU1465868A1 (ru) Устройство дл измерени N временных интервалов
SU1149261A1 (ru) Устройство дл контрол оптимальных @ -кодов Фибоначчи
SU1365104A1 (ru) Устройство дл счета изделий
SU1118257A1 (ru) Устройство для контроля высоковольтного тиристорного вентиля
SU840817A1 (ru) Устройство дл диагностики системАВТОМАТичЕСКОгО упРАВлЕНи
SU818018A1 (ru) Устройство дл контрол числаЕдиНиц B КОдЕ
SU1062623A1 (ru) Устройство дл контрол импульсов
SU972516A1 (ru) Устройство дл контрол и диагностики логических схем
SU841061A1 (ru) Устройство дл контрол блоковпАМ Ти
SU362333A1 (ru) УСТРОЙСТВО дл АВТОМАТИЧЕСКОЙ ПРОВЕРКИ
SU1159061A2 (ru) Устройство цифровой магнитной записи
SU1128207A1 (ru) Устройство дл контрол импульсных параметров магнитных сердечников