О СО 4: О &0
// ий Изобретение относитс к вычислительной технике и может быть исполь зовано в качестве устройства мажоритарной выборки сигнала при трехкратном его повторении, например в процессорах с тройным счетом. По основному авт.св. N 875383 из вестно устройство, содержащее инфор мационную шину, шину сброса, тактовую шину, двухразр дный сдвиговой р гистр, управл емьй вентиль, первый вход которого соединен с информационной шиной, шина сброса соединена с входом установки двухразр дного сдвигового регистра, информационньй вход и тактовый вход двухразр дного сдвигового регистра соединены соответственно с информационной шиной и с выходом управл емого вентил , вто рой вход которого соединен с тактовой шиной l. Недостатком известного устройств вл етс его низкое быстродействие, которое обусловлено тем, что выходной сигнал формируетс только после приема трех сигналов. Цель изобретени - повышение быс родействи устройства. Поставленна цель достигаетс тем что в устройство мажоритарной выборки сигнала введены двухразр дный учетчик, сумматор по модулю два, дле мент НЕ и элемент И, причем шина сброса соединена с входом установки двухразр дного счетчика,тактова шина - с информационным входом двухразр дного счетчика, нулевой выход первог разр да подключен к первому входу элемента И, единичный выход второго разр да - к второму входу элемента И единичные выходы обоих разр дов сдви гового регистра соединены с соответствующими входами сумматора по мо дулю два, выход которого через элемент НЕ подключен к третьему входу элемента И, выход которого соединен с дополнительным выходом устройства На чертеже представлена схема устройства мажоритарной выборки сигнала . Устройство содержит двухразр дный сдвиговой регистр 1, управл емый вентиль 2, двухразр дный счетчик 3, сумматор 4 по модулю два, элемент НЕ 5, элемент И 6, тактовую шину 7, информационную шину 8, шину 9 сброса , выходную шину 10 и дополнительную выходную шину 11. Информационна шина 8 соединена с первым входом управл емого вентил 2 и с информационным входом D двухразр дного сдвигового регистра 1, тактовый вход С и вход установки f которого соединены соответственно с выходом управл емого вентил 2 и с шиной 9 сброса, выход второго разр да двухразр дного сдвигового регистра 1 соединен с выходной шиной 10 и первым входом сумматора 4 по модулю два, второй вход которого подключен к выходу первого разр да двухразр дного сдвигового регистра 1. Выход сумматора 4 по модулю два соединен с входом элемента НЕ 5, выход которого подключен к входу элемента И 6. Шина 9 сброса соединена с входом установки двухразр дного счетчика 3, тактова шина 7 - с информационным входом двухразр дного счетчика 3, выходы первого и второго разр дов которого соединены соответственно с другими входами элемента И 6, выход которого подключен к дополнительной выходной шине 11. Устройство работает следующим образом . Перед началом выборки сигнала (или после нее) подачей по шине 9 сброса устройства сигнала сброса производитс обнуление двухразр дного сдвигового регистра 1 и двухразр дного счетчика 3. Рассмотрим вначале прием комбинаций 111,110,000,001, азатем 101,010,011, и 100 (разр ды, поступающие в устройство первыми показаны слева), По информационной шине 8 устройства трижды поступает сигнал, равный 1, причем сбой или ошибка в вычислени х может иметь место в любом повторении. При поступлении сигнала 1 на соответствующем входе управл емого вентил 2 будет разрешающий сигнал, и информаци , поступающа на информационный вход) двухразр дного сдвигового регистра 1, по сигналу сдвига, поступающему синхронно с информационными сигналами по тактовой шине 7 устройства, запишетс в первый разр д регистра 1. Одновременно в счетчик 3 запишетс 1. При повторном поступлении сигнала 1 происходит сдвиг 1, поступившей в первом такте во второй разр д регистра 1 и запись 1 в первый разр д регистра I. Одновременно 1 из шины 7 поступает на информационный вход счетчика 3 и устанавливает его во второе состо ние, при котором первый разр д находитс в нулевом состо нии, а второй - в единичном. Сигналы с единичных выходов двухразр дного сдвигового регистра 1 поступают на входы су матора 4 по модулю два на выходе которого по вл етс нулевой уровень. С элемента НЕ 5 на вход элемента И 6 поступает единичный сигнал. На других входах элемента И 6 также единичные сигналы, поэтому элемент И 6 открыт и на дополнительную выходнзпо шину 11 вьщаетс 1. Это свидетельствует о том, что на выходной шине 10 независимо от приема третьего симовола сформирован правильный сигнал , который после двух тактов может быть выдан с выходной шины 10. Таким образом декодируютс комбинации 111 и 110. Комбинации 000 и 001 декодируютс аналогично, только в двухразр дном сдвиговом регистре 1 после второго такта в обоих разр дах будут записаны О. Следовательно комбинации 111,110,000 и 001 будут декоди .рованы за два такта. При декодировании комбинаций 011 101,100 и 010 устройство работает следующим образом. При поступлении нулевого информационного сигнала на соответствующем входе управл емого вентил 2 формируетс уровень, запрещающий прохождение сигнала сдвиг с тактовой шины 7 на вход С сдвига регистра 1. Регистр сохран ет свое состо ние. При поступлении последовательно двух оставшихс 1 во вто 344 рой информационный разр д регистра 1| запишетс 1, котора выдаетс затем на выходную шину 10 устройства. При декодировании этой комбинации во втором такте на выходе сумматора 4 по модулю два будет 1, так как в первом разр де регистра 1 записана 1, а во втором О. На выходе элемента НЕ 5 нулевой уровень, который закрывает элемент И 6. Наличие нулевого сигнала на дополнительной выходной шине 11 свидетельствует о том, что результат декодировани после приема двух символов не получен и следует принимать третий символ . В случае, если 1 есть только в одном разр де, произойдет занесение ее лишь в первый разр д сдвигового регистра 1, а во втором информационном разр де и на выходе устройства будет сигнал, равный О. Таким образом осуществл етс мажоритарна выборка сигнала по принципу два из трех . Технико-экономический эффект изобретени заключаетс в повьш1ении быстродействи , поскольку прием половины комбинаций от их общего возможного количества позвол ет получить декодируемый символ за два такта. Следует также заметить, что прием комбинаций 111 и 000 наиболее веро тен, поскольку, как правило, устройства, выдающие символы комбинации, работоспособны . Следовательно, декодирование символа в предлагаемом устройстве будет в основном производитьс за два такта.