SU962920A1 - Устройство дл определени экстремального числа - Google Patents

Устройство дл определени экстремального числа Download PDF

Info

Publication number
SU962920A1
SU962920A1 SU803216441A SU3216441A SU962920A1 SU 962920 A1 SU962920 A1 SU 962920A1 SU 803216441 A SU803216441 A SU 803216441A SU 3216441 A SU3216441 A SU 3216441A SU 962920 A1 SU962920 A1 SU 962920A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
elements
input
inputs
analysis
Prior art date
Application number
SU803216441A
Other languages
English (en)
Inventor
Ирина Павловна Дробязко
Виктор Иванович Корнейчук
Александр Петрович Марковский
Владимир Николаевич Сороко
Владимир Петрович Тарасенко
Original Assignee
Киевский Ордена Ленина Политехнический Институт Им.50-Летия Великой Октябрьской Социалистической Революции
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Киевский Ордена Ленина Политехнический Институт Им.50-Летия Великой Октябрьской Социалистической Революции filed Critical Киевский Ордена Ленина Политехнический Институт Им.50-Летия Великой Октябрьской Социалистической Революции
Priority to SU803216441A priority Critical patent/SU962920A1/ru
Application granted granted Critical
Publication of SU962920A1 publication Critical patent/SU962920A1/ru

Links

Landscapes

  • Logic Circuits (AREA)

Description

Изобретение относитс  к автоматике и вычислительной технике, в частности , к устройствам сортировки чисел и может быть использовано дл  электронных цифровых вычислительных систем и систем автоматики.
Известно устройство дл  сравнени  двоичных чисел, содержащее схемы запрета на каждый регистр, управл ющий триггер, элемент И, а также триггер, элементы И и ИЛИ, общие дл  всего устройства Tl.
Недостатками известного устройства  вл ютс  их сложность, трудность реализации в интегральном исполнении , малое быстродействие-.
Наиболее близким техническим решением к предложенному  вл етс  устройство дл  определени  максимального числа из группы чисел, содержащее регистры чисел, группы элементов И, элементы ИЛИ, регистр результата, хтруппы выходных элементов И, выходные элементы ИЛИ, элементы И элементы НЕ, управл ющий регистр, управл ющие элементы И, управл юпшй элемент ИЛИ, элемент ИЛИ-НЕ, задающие элементы И, элементы задержки 2 ).
Недостатком данного устройства  вл етс  его малое быстродействие, так как выделение максимального числа производитс  путем поразр дного сравнени .
Цель изобретени  - повьлшение быстродействи .
Пбставленна  цель достигаетс  тем, что в устройстве дл  определе10 ни  экстремального числа, содержащем N узлов анализа, группу выходных элементов ИЛИ, регистр результата, управл ющий регистр, элементы задержки , элементы ИЛИ, ИЛИ-НЕ, причем -tf
15 информационный выход каждого j-ix .узла анализа, где i 1, 2,..., п, j 1, 2,..., га, г. - число сравниваемых чисел, m - количество разр дов в сравниваемых числах, соединен с J-M
20 входом i-rx3 выходного элемента ИЛИ группы, выход каждого i-ro выходного элемента ИЛИ группы подключен к j-rw входу регистра результата, управл ющий выход каждого i-ro узла
25 анализа соединен с j-м входом управл ющего регистра, каждый j-й выход которого подключен к управл ющему входу j-ro узла анализа, первый и . второй, выходы результата каждого
30 j-ro узла анализа соединен с J-MH
входами первого и второго элементов ИЛИ-НЕ соответственно, третий выход результата каждого j-ro узла анализа подключен к j-му входу первого элемента ИЛИ, выход которого соединен с первыми входами третьего , четвертого и п того элементов ИЛИ-НЕ и второго элемента ИЛИ, выход которого подключен к входам первого и второго элементов задержки , выход первого элемента задержки соединен с входами управлени  запи ,сью узлов анализа, выход второго элемента задержки подключенк входам синхронизации узлов анализа, выход первого элемента ИЛИ соединен с первьми входами блокировки узлов анализа , выход первого .элемента ИЛИ-НЕ подключен к второму входу третьео о элемента ИЛИ-НЕ, выход которого соединен с вторыми входами блокировки узлов анализа и с вторыми входами Уетвертого и п того элементов ИЛИ-НЕ .и второго элемента ИЛИ, выход второго элемента ИЛИ-НЕ подключен к третьему входу четвертого элемента ИЛИНЕ , выход которого соединен с, третьими входами блокировки узлов анализа и с третьими входами п того элемента ИЛИ-НЕ и второго элемента ИЛИ, .выход п того элемента ИЛИ-НЕ подключен к четвертому входу второго элемента ИЛИ и к четвертому входу блокировки узла анализа.
В устройстве каждый из узлов анализа содержит регистр, три группы элементов И, элемент ИЛИ-НЕ, счетчик , причем вход управлени  записью узла анализа соединен с управл ющим входом регистра, пр ной выход каждого |-го разр да которого подключен к первому входу i-ro злемег та И первой группы, выход каждого i-ro элемента И первой группы соединен с i-M информационным выходом узла, пр мой выход (п - 1)-го разр да регистf a . подключен к первым входам первого и второго элементов И второй группы , пр мой выход п-го разр да регистра соединен с первым входом третьего элемента И второй группы и с втоpfcw . входом первого элемента И второй группы, пр мые выходы (п- 1)-го и rt-ro разр дов подключены к вторым входам второго и третьего элемен- , тов И соответственно второй группы, управл ющий вход узла анализа соединен с третьими входами элементов И второй группы и с управл к цим входом счетчика, выход которого подключен к второму входу каждого элемента И первой группы, выход первого, второго и третьего элементов И второй группы соединен с первыми входами первого, второго и треткего элементов И соответственно третьей группы ,выходы первого, вторю го и третьего элементов И третьей группы подключены
к первому, второму и третьему входам элемента ИЛИ-НЕ, выход которого соединен с управл ющим выходом узла, первый, второй и третий входы блокировки узла подключены к вторым входам первого, третьего и второго э:г1ементов И соответственно третьей группы , четвертый входблокировки узла анализа соединен с четвертым входом элемента ИЛИ-НЕ.
На чертеже приведена блок-схема устройства.
Устройство содержит m узлов анализа 1, 1 2- г 1п7 каждый из которых состоит из первой группы элементов И 2vj, 2,..,, 2f,, элемента ИЛИНЕ 3, счетчика 4, второй группы элементов И 5-,, 2, 5з, регистра б, третьей группы элементов И 7, l, 131 группу выходных элементов ИЛИ 8
БП, элементы ИЛИ-НЕ 9-13,
элементы ИЛИ 14 и 15, элементы 16 и 17 задержки, регистр 18 результата , управл ющий регистр 19, вход 20 запуска устройства.
Устройство работает следующим образом .
С помощью элементов И 5 произвол; дитс  анализ содержимого двух старших разр дов каждого регистра 6;j , i 1, 2,..., возникновении в них комбинаций 11, 10, 01, соответственно , формируютс ,, сигналы кА выходах элементов и Ъ, 5,, 5. Эти сигналы поступают: с выходов всех элементов И 5J| (i 1,..., m) на вход элемента ИЛИ 15, с выходов всех элементов каждого t -го узла анализа 1, где i 1,...., m, на вг.оды элемента ИЛИ-НЕ 11 с выходов элементов И 5j кажддго i-ro узла анализа на входы элемента ИЛИ-НЕ 9, таким образом, на выходе элемента ИЛИ 15 формируетс  единичный сигнал в случае по влени  комбинации Ц в двух старших разр дах хот  бы одного из сравниваемых чисел, на выходах элементов ИЛИ-НЕ 11 и 9 формируетс  сигнал нулевого уровн  в том случае, если в двух сравниваемых разр дах чисел хот  бы раэ попадаютс  комбинации 10 или 01, соответственно . Сигнал с выхода элемента или 15 блокирует через элемент ИЛИ-НЕ 12 нулевой сигнал с элемента ИЛИ 11 так, что единичный сигнал на выходе элемента ИЛИ-НЕ 12 формируетс  только в случае отсутстви  в старших разр дах сравниваемых чисел комбинации 11 и наличи  хот  бы одной комбинации 10. Аналогично нулевой сигнал с элемента ИЛИ-НЕ 9 блокируетс  через элемент ИЛИ-НВ IQ единичными сигналами с элемен-. тов ИЛИ 16 и ИЛИ-НЕ 12 так, что единичный сигнал на выходе элемента ИЛИ-НЕ 10  вл етс  лишь в случае отсутстви  в двух старших разр дах
сравниваемых чисел комбинаций 11, 10 и наличи  ХОТЯ бы одной комбинации .01. В случае отсутстви  в двух; старших разр дах сравниваемых чисел комбинаций 11, 10, 01 на выходах элементов ИЛИ 16, ИЛИ-НЕ 12 и 10 формируютс  нулевые сигналы, которые, поступа  на входы элемента ИЛИ-НБ 13, формируют на его выходе единичный сигнал.
При наличии комбинации 11 в двух старших разр дах хот  бы одного из сравниваемых чисел, сигнал с элек8ента ИЛИ 15 откроет первые в группах элементы И 7 дл  прохождени  сигналов с элементов И 5, аналогично , если единичный сигнал сформирован на выходе элемента ИЛИ-НЕ 12 то будут сформированы сигналы на вто рых в группах элементов И 5. Аналогично при отсутствии комбинаций ц 10 и наличии 01 в старших разр дах сравниваемых чисел единичный сигнал будет сформирован на выходах элементов И S. Формируемые таким образом сигналы с выходов элементов И 7 вместе с сигналом с элемента ИЛИ-НЕ 13 поступают на входы элементов ИЛИ-НЕ 3, на выходе каждого i-го которого нулевой сигнал форми1руетс  в случае наличи  в двух старших раэр дах i-ro регистра кода максимальной величины по сравнению с другими регистрами или в случае/ ког да в двух старших разр дах всех регистров окажетс  комбинаци  00. На выходах остальных элементов ИЛИ-НЕ 3 формируютс  сигнсшы единичного уровн , которым устанавливаютс  в нуль соответствующие разр ды управл ющего регистра 19, нулевой сигнал с выходов которых блокирует посредством элементов И 5 участие чисел, код двух старших разр дов которых меньше максимального, в последующих тактах сравнени .
Таким образом, в каждом такте определ ютс  числа, максимальные по двум своим старшим разр дам, а остальные из сравнени  на последующих фактах исключаютс .
Выдача сигнала любых из элементов ИЛИ 15, ИЛИ-НЕ 12, ИЛИ-НЕ 10, ИЛИ-НЕ 13 формирует единичный сигнал на выходе элемента ИЛИ 14, который, пройд  через элемент 16 задержки, поступает на счетный вход счетчика 4 и на упралш ющие входы регистров 6, вследствие чего производитс  сдвиг хранимых в них чисел на два разр да и начинаетс  следующий такт.
Пбсле п/2 тактов числа в регистрах 6 установ тс  в исходное состо ние , а все разр ды управл ющего регистра 19, кроме одного (илй нескольких , если есть несколько равных максимальных чисел), соответствующего максимальному числу, установлены в нулевое состо ние, закрыва  через элементы И 2 выдачу на регистр 18 результата всех чисел, кроме максимального. По сигналу переполнени  счетчика 4, поступающего на входы элементов И 2, элементом И 2, соответствующим номеру максимального числа, формируетс  сигнал считывани  максимального числа, которое через группу открытых указанных сигналов элементов И 2 и элементы ИЛИ 8
0 записываетс  на регистр 18 результата .
Предлагаемое устройство позвол ет сократить врем  определени  максимального числа за счет анализа сра5 зу двух разр дов всех чисел в два раза.

Claims (1)

1. Устройство дл  определени  экстремального числа, содержащ(эе N узлов анализа, группу выходных элементов ИЛИ, регистр результата, управ25 л квдий perjicTp, элементы задержки, элементы ИЛИ, ИЛИ-НЕ, причем, i-й информационный выход каждого j-ro узла анализа, где. 1, 2,..., п, j 1, 2,..., ТВ, п -число сравнивае30 мых чисел, m - количество разр дов в сравниваемых числах, соединен с J-M входом г-го выходного элемента ИЛИ гоуппы, выход каждого i-ro выходного элемента ИЛИ группй под35 ключен к j-му входу регист ра результата , управл ющий выход каждого i-ro узла анализа соединен с J-M входом управл ющего регистра, каждый j-й выход которого подключен к управл ющему вхоДу j-ro узла анали.40 за, отличающеес  тем, что, с целью повышени  быстродействи , в нем первый и вторЬй выходы зультата каждого j-ro узла ангшиза соединен с j-ми входами первого .
45 и второго элементов ИЛИ-НЕ соответственно , третий выход результата каждого j-ro узла анализа подключен к j-му входу первого элемента ИЛИ, i выход которого соединен с первыми
SO входами третьего, четвертого и п того эле1 юнтов ИЛИ-НЕ и второго элемента ИЛИ, выход которого подключен к входам первого и второго элементов задержки, вкход первого эле55 мента задержки соединен с входами управлени  записью узлов анализа, выход второго элемента задержки подключен к входам синхронизации узлов анализа;выход первого элемента ИЛИ
60 соединен с. первыми входами блокировки узлов анализа, выход первого элемента ИЛИ-НЕ подключен к второму йходу третьего элемента ИЛИ-НЕ, выход которого соединен с вторыми вхо65 дами блокировки узлов анализа и с
SU803216441A 1980-12-15 1980-12-15 Устройство дл определени экстремального числа SU962920A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU803216441A SU962920A1 (ru) 1980-12-15 1980-12-15 Устройство дл определени экстремального числа

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU803216441A SU962920A1 (ru) 1980-12-15 1980-12-15 Устройство дл определени экстремального числа

Publications (1)

Publication Number Publication Date
SU962920A1 true SU962920A1 (ru) 1982-09-30

Family

ID=20931352

Family Applications (1)

Application Number Title Priority Date Filing Date
SU803216441A SU962920A1 (ru) 1980-12-15 1980-12-15 Устройство дл определени экстремального числа

Country Status (1)

Country Link
SU (1) SU962920A1 (ru)

Similar Documents

Publication Publication Date Title
SU962920A1 (ru) Устройство дл определени экстремального числа
SU622082A1 (ru) Программное устройство
SU1148116A1 (ru) Многовходовое счетное устройство
SU1183955A1 (ru) Устройство поиска заданного числа
SU1180917A1 (ru) Генератор перестановок
SU696442A1 (ru) Устройство дл определени локальных экстремумов
SU1018150A1 (ru) Запоминающее устройство
SU1013959A1 (ru) Устройство дл определени четности информации
SU1223222A1 (ru) Устройство дл сортировки чисел
SU1038950A1 (ru) Устройство дл формировани гистограммы
SU903862A1 (ru) Устройство дл сравнени чисел
SU1310822A1 (ru) Устройство дл определени старшего значащего разр да
SU1377843A1 (ru) Генератор кодовых колец
SU881750A1 (ru) Микропрограммное устройство управлени
SU1067501A1 (ru) Устройство дл определени старшего значащего разр да
SU1191919A1 (ru) Устройство дл статического анализа случайных чисел
SU1037246A1 (ru) Устройство дл сортировки чисел
SU903864A1 (ru) Устройство дл определени наименьшего из @ чисел
SU1730618A1 (ru) Устройство дл сортировки чисел
SU559395A1 (ru) Счетчик с посто нным числом единиц в коде
SU1103220A1 (ru) Устройство дл сравнени кодов
SU942001A1 (ru) Устройство дл сортировки чисел
SU1695302A1 (ru) Устройство дл распределени за вок по процессорам
SU1649533A1 (ru) Устройство дл сортировки чисел
SU1300459A1 (ru) Устройство дл сортировки чисел