SU1084819A1 - Вычислительное устройство - Google Patents

Вычислительное устройство Download PDF

Info

Publication number
SU1084819A1
SU1084819A1 SU813364425A SU3364425A SU1084819A1 SU 1084819 A1 SU1084819 A1 SU 1084819A1 SU 813364425 A SU813364425 A SU 813364425A SU 3364425 A SU3364425 A SU 3364425A SU 1084819 A1 SU1084819 A1 SU 1084819A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
exponential
generators
unit
Prior art date
Application number
SU813364425A
Other languages
English (en)
Inventor
Иван Васильевич Пантыкин
Original Assignee
Предприятие П/Я Р-6707
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6707 filed Critical Предприятие П/Я Р-6707
Priority to SU813364425A priority Critical patent/SU1084819A1/ru
Application granted granted Critical
Publication of SU1084819A1 publication Critical patent/SU1084819A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

ВЫЧИСЛИТЕЛЬНОЕ УСТРОЙСТВО, содержащее буферный каскад, первый и второй генераторы экспоненциального 1на:пр жени , информационные входы которьк подключены соответственно к первому и второму информационным входам устройства, тактовые входы первого и второго генераторов экспоненциального напр жени  подключены к первому выходу блока синхронизации. выход первого генератора экспоненциального напр жени  подключен к первому входу блока .сравнени , второй вход которого подключен к третьему информационному входу устройства, отличающеес  тем, что, с целью его упрощени  и повышени  быстродействи , в него введен аналоговый запоминающий блок, вход которого через буферный каскад подключен к выходу второго генератора экспоненциального напр жени , выход блока сравнени , выполненного на стробирующем компараторе, подключен к входам запуска первого и второго генераторов экспоненциального напр жени  и к входу блока синхронизации, второй (Л и третий выходы которого подключены соответственно к стробирующему входу блока сравнени  и управл ющему входу аналогового запоминающего блока , выход которого  вл етс  выходом устройства. 00 с /

Description

I
Изобретение относитс  к аналоговой и вычислительной технике и может быть использовано, в частности, дл  линеаризации измерительных приборов.
Известно устройство, содержащее первый генератор экспоненциальных напр жений, выход которого через первый нуль-орган соединен с первым входом формировател  разности интервала гремени, второй генератор экспоненциальных напр жений, выход которого через второй нуль-орган соединен с вторым входом формировател  разности интервала времени, выход генератора тактовых импульсов подключен к управл ющему входу каждого из генераторов экспоненциальных напр жений , устройство уравновешивани , выход которого подключен к второму входу второго нуль-органа, дополнительный вход каждого из генераторов экспоненциальных напр жений соединен с соответствующим входом преобразовател , третий вход которого подключен к второму входу первого нуль-органа 1.
Однако данное устройство имеет низкое быстродействие5 что св зано с применением в нем устройства уравновешивани  .
Наиболее близким к изобретению по технической сущности и достигаемо му результату  вл етс  устройство, содержащее буферный каскад, первый и второй генераторы экспоненциальноi-o напр жени , информационные входы которых подключены соответственно к первому и второму информационным входам устройства, тактовые входы первого и второго генераторов экспоненциального напр жени  подключены к первому выходу блока синхронизации, выход первого генератора экспоненциального напр жени  подключен к пер вому входу блока сравнени , второй вход которого подключен к третьему информационному входу устройства 2
Недостатком известного устройства  вл етс  низкое быстродействие , поскольку вычисление функции в нем осуществл етс  за три периода экспоненциальных напр жений.
Целью изобретени   вл етс  упрощение и повьшение быстродействи  устройства .
Поставленна  цель достигаетс  тем, что в вычислительное устройство содержащее буферньй каскад, первый и второй генераторы экспоненциально848192
го напр жени , информационные входы которых подключены соответственно к первому и второму информационным входам устройства, тактовые входы 5 первого и второго генераторов экспоненциального напр жени  подключены к первому выходу блока синхронизации , выход первого генератора экспоненциального напр жени  подключен к 10 первому входу блока сравнени , второй вход которого подключен к третьему информационному входу устройства, введен аналоговый запоминающий блок, вход которого через буферный каскад
15 подключен к выходу второго генератора экспоненциального напр жени , выход блока сравнени , выполненного на стробирующем компараторе, подключен к входам запуска первого и вто20 рого генераторов экспоненциального (Напр жени  и к входу блока синхронизации , второй и третий выходы которого подключены соответственно к стробирующему входу блока сравнени  и
25 управл ющему входу аналогового запоминающего блока, выход которого  вл етс  выходом устройства.
На чертеже представлена блок-схема вычислительного устройства.
30 Вычислительное устройство содержит первый и второй генераторы 1 и 2 экспоненциальных напр жений, блок 3 синхронизации, блок 4 сравнений, буферный каскад 5, аналоговое запоми ,, нающее устройство 6.
Вычислительное устройство работает следующим образом.
На входы устройства поступают напр жени , пропорциональные соответд0 ственно входным сигналам Y, Z и X. Блок 3 синхронизации и блок 4 сравнени  сигналами низкого уровн  обеспечивают последовательную работу первого и второго генераторов 1 и 2
Д5 экспоненциального напр жени  и аналогового запоминающего устройства 6. В момент t на тактовые входы первого и второго генераторов 1 и 2 экспоненциального напр жени  поступает
CQ сигнал иg (t) низкого уровн , оба генератора экспоненциальных напр жений устанавливаютс  в начальное состо ние входными напр жени ми Y и Z. В момент времени t блок 4 сравнени 
переводитс  в режим сравнени  сигналов U(t) на входах. В результате на выходе блока А сравнени  устанавливаетс  низкий уровень напр жени  UjCt ). При этом на выходах первого
310848
и.второго генераторов 1 и 2 экспоненциальных напр жений формируютс  экспоненциальные напр жени  соответственноJ .
U.,(t) Y-e И ; (1)
. ) Z.e 2 (2)
где t, 2 - посто нна  времени экспоненциальных напр жений В момент времени t, напр жение и (t), поступающее на первый вход блока 4 сравнени , совпадает с напр жением X на третьем входе устройства подключенном к второму входу блока 4 сравнени , на выходе которого по вл етс  положительный импульс. В результате на стробирующий вход бло- ка 4 сравнени  поступает импульс ), поддерживающий на выходе блока 4 сравнени  высокий уровень сигнала , а импульс Uc(t) на управл ющем входе аналогового запоминающего блока 6 переводит его в режим выбора сигнала с выхода буферного каскада 5 подключенного к выходу второго генератора 2 экспоненциального напр же|ни . Буферный каскад 5, обладающий низким выходным и высоким входным
194
сопротивлени ми, обеспечивает быстру выборку сигнала аналоговым запоминающим- устройством 6.
Из выражени  (1) следует, что
(3)
t Ч - Ч
Подставл   формулу (3) в формулу (2), находим вьфажение дл  сигнала, фиксируемого на выходе второго генератора 2 экспоненциального напр жени  2 в момент t
/X t-i/i2 - Ц) Z III (4)
-С, где отношение -г п может быть це2 лым или дробным числом. Выходной
сигнал устройства определ етс  Г,/Г2
(1)
(5)
F
где К - произведение коэффициентов передачи блоков 5 и 6.
Вычисление функции предлагаемым устройством производитс  за один цикл преобразовани , причем цикл преобразовани  в общем случае оказываетс  существенно короче периода экспоненциального напр жени .

Claims (1)

  1. ВЫЧИСЛИТЕЛЬНОЕ УСТРОЙСТВО, содержащее буферный каскад, первый и второй генераторы экспоненциального ^напряжения, информационные входы которых подключены соответственно к первому и второму информационным входам устройства, тактовые входы первого и второго генераторов экспоненциального напряжения подключены к первому выходу блока синхронизации, выход первого генератора экспоненциального напряжения подключен к первому входу блока сравнения, второй вход которого подключен к третьему информационному входу устройства, отличающееся тем, что, с целью его упрощения и повышения быстродействия, в него введен аналоговый запоминающий блок, вход которого через буферный каскад подключен к выходу второго генератора экспоненциального напряжения, выход блока сравнения, выполненного на стробирующем компараторе, подключен к входам запуска первого и второго генераторов экспоненциального напряжения и к входу блока синхронизации, второй и третий выходы которого подключены соответственно к стробирующему входу блока сравнения и управляющему входу аналогового запоминающего блока, выход которого является выходом устройства.
    SIL·. 1084819 г
SU813364425A 1981-12-05 1981-12-05 Вычислительное устройство SU1084819A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813364425A SU1084819A1 (ru) 1981-12-05 1981-12-05 Вычислительное устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813364425A SU1084819A1 (ru) 1981-12-05 1981-12-05 Вычислительное устройство

Publications (1)

Publication Number Publication Date
SU1084819A1 true SU1084819A1 (ru) 1984-04-07

Family

ID=20986181

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813364425A SU1084819A1 (ru) 1981-12-05 1981-12-05 Вычислительное устройство

Country Status (1)

Country Link
SU (1) SU1084819A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Лихтциндер М.Я. Экспериментальные моделируюпще устройства в информационно-измерительных системах. М., Энерги , 1971, с. 56-59, рис. 4-3. 2. Авторское свидетельство СССР № 744637, кл. G 06 G 7/26, 1976 .(прототип) . *

Similar Documents

Publication Publication Date Title
SU1084819A1 (ru) Вычислительное устройство
SU1057891A2 (ru) Устройство дл измерени мощности потерь при коммутации тиристора
SU1288726A2 (ru) Устройство дл восстановлени непрерывных функций по дискретным отсчетам
SU1589323A1 (ru) Усилитель выборки и запоминани
SU744971A1 (ru) Аналого-цифровой преобразователь
SU1399778A2 (ru) Параболический интерпол тор
SU769637A1 (ru) Аналоговое запоминающее устройство
SU962821A1 (ru) Цифровой регистратор формы импульсных сигналов
SU1402980A2 (ru) Устройство дл автоматической коррекции погрешностей измерительного преобразовател
SU951694A1 (ru) Устройства дл измерени аналоговых величин с автоматическим масштабированием
SU1449917A1 (ru) Устройство дл определени экстремальных значений электрических сигналов
SU941904A1 (ru) Устройство дл определени моментов экстремумов гармонического сигнала
RU1837272C (ru) Устройство дл кусочно-линейной аппроксимации
SU1538139A1 (ru) Устройство дл определени экстремумов
SU585543A1 (ru) Блок управлени дл оперативного запоминающего устройства
SU723599A1 (ru) Устройство дл дифференцировани частотно-импульсных сигналов
SU1504626A1 (ru) Устройство дл измерени посто нной времени
SU1152041A1 (ru) Аналоговое запоминающее устройство
SU706925A1 (ru) Аналого-цифровое устройство
SU731577A1 (ru) Устройство врем -импульсного преобразовани
SU1070571A1 (ru) Циклический коррелометр
SU1444747A1 (ru) Устройство дл выделени экстремального из @ чисел
SU1363460A1 (ru) Устройство дл аналого-цифрового преобразоввани
SU1221755A1 (ru) Устройство цифроаналогового преобразовани
RU2002302C1 (ru) Квадратирующий преобразователь