SU1538139A1 - Устройство дл определени экстремумов - Google Patents
Устройство дл определени экстремумов Download PDFInfo
- Publication number
- SU1538139A1 SU1538139A1 SU874346367A SU4346367A SU1538139A1 SU 1538139 A1 SU1538139 A1 SU 1538139A1 SU 874346367 A SU874346367 A SU 874346367A SU 4346367 A SU4346367 A SU 4346367A SU 1538139 A1 SU1538139 A1 SU 1538139A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- input
- register
- output
- elements
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Abstract
Изобретение относитс к измерительной технике и может быть использовано дл анализа параметров случайных электрических сигналов. Цель изобретени - повышение точности измерени экстремумов при амплитудной селекции экстремумов. Устройство дл определени экстремумов содержит аналого-цифровой преобразователь (АЦП) 1, запоминающий регистр 2, арифметико-логический блок 3, блок сравнени 4, задатчик добавочного кода 5, регистр экстремальных значений 6, элемент задержки 7, триггер 8, шесть элементов И и три элемента ИЛИ, обеспечивающих синхронизацию работы элементов устройства. Особенностью работы устройства вл етс фиксаци амплитуды импульса с точностью используемого АЦП при одновременной амплитудной селекции импульсов, величина которой задаетс с помощью задатчика кода 5. 1 ил.
Description
tyr П1
сл оэ оо
со со
Изобретение относитс к измерительной технике и может быть использовано дл анализа параметров случайных электрических сигналов, в частности измерени экстремальных значений сигнала с селекцией по размаху„
Цель изобретени - повышение точности измерени экстремумов при селекции экстремальных значений сигнала по размаху.
На чертеже представлена функциональна схема устройства.
Устройство дл определени экстремумов содержит аналого-цифровой пре- образователь 1, запоминающий регистр 2, арифметико-логический блок 3, блок 4 сравнени , задатчик 5 добавочного кода, регистр 6 экстремальных значений , элемент 7 задержки, триггер 8, элементы И 9-14, элементы ИЛИ 15-17. Вход устройства подключен к входу аналого-цифрового преобразовател 1 информационный выход которого подключен к информационному входу запоминающего регистра 2 и к первому входу арифметико-логического блока 3, выход запоминающего регистра 2 подключен к второму входу арифметико-логического блока 3 и к информационному входу регистра 6 экстремальных значений, арифметический выход арифметико-логического блока 3 подключен к первому входу блока 4 сравнени , к второму входу которого подключен выход задатчика 5 добавочного кода, выход блока 4 сравнени подключен к первым входам элементов И 9 и 10. Первый логический выход ариф- метико-логического блока 3 подключен к вторым входам элементов И 9 и 14, второй логический выход арифметико- логического блока 3 подключен к вторым входам элементов И 10 и 13, выход элемента И 9 подключен к первому входу элемента И 11 и к первому знаковому входу регистра б экстремальных значений, выход элемента И 10 подключен к первому входу элемента И 12 и к второму знаковому входу регистра 6 экстремальных значений Выход элемента И 11 подключен к первом входу элемента ИЛИ 15 и к установочнму входу триггера 8, выход элемента И 12 подключен к вторым входам элеметов ИЛИ 15 и 1б„ Первый вход элемент ИЛИ 16, второй вход запоминающего регистра . и четвертый вход регистра 6 экстремальных значений вл ютс
0
5
0
5
40
45
50
55
входом начальной установки устройства , а выход элемента ИЛИ 16 подключен к второму входу (входу сброса) триггера 8, первый (пр мой) выход триггера 8 подключен к третьему входу элемента И 10 и к первому входу элемента И 14, второй (инверсный) выход триггера 8 подключен к третьему входу элемента И 9 и к первому входу элемента И 13, выход элемента ИЛИ 15 подключен к тактовому входу регистра 6 экстремальных значений. Выходы регистра 6 экстремальных значений вл ютс выходами устройства Выход Конец измерени аналого-цифрового преобразовател 1 подключен через элемент 7 задержки к вторым входам элементов И 11 и 12 и к третьим входам элементов И 13 и 14, выходы элементов И 13 и 14 подключены к первому и второму входам элемента ИЛИ 17 соответственно, выход элемента ИЛИ 17 подключен к третьему (синхронизирующему ) входу запоминающего регистра 2.
Устройство работает следующим образом
При поступлении сигнала Начальна установка (например, от кнопки ручного пуска) запоминающий регистр 2 регистр 6 экстремальных значений и триггер 8 устанавливаютс в нулевое состо ние0 В дальнейшем в запоминающем регистре 2 хранитс код значени сигнала, провер емый на экстремальность „
Арифметико-логический блок 3 посредством вычитани производит сравнение вновь поступившего значени входного напр жени U(t) и предыдущего (u(t-l), хранившегос в запоминающем регистре 2„ С первого выхода блока 3 снимаетс код модул разности |U(t)-U(t-l )1 , а с второго и третьего выходов - знак разности Если U(t) U(t-l),TO сигнал на выходе Меньше блока 3 имеет низкий уровень - логический О, а на выходе Больше - высокий - логическа 1, если U(t) U(t-l), то сигнал на выходе Меньше блока 3 имеет высокий уровень, а на выходе Больше - низкий , при U(t )U(t-l ) уровень сигналов на обоих выходах низкий0
Блок 4 сравнени сравнивает модуль разности |U(t)-U(t-1)l с допустимым приращением dU, и если | U(t )-U(t-l )|, ли, то гггнап на его выходе имеет высокий уровень.
515
Устройство имеет два режима работы - режим выделени максимума и режим выделени минимума. Режим определ етс состо нием триггера 8. Если триггер находитс в единичном состо нии , то выбран режим выделени минимума , а если в нулевом, то режим выделени максимума. После начальной установки триггер 8 находитс в ну- левом состо нии, а устройство - в режиме выделени максимума.
Аналого-цифровой преобразователь 1 работает в режиме циклического непрерывного преобразовани входного сигнала U(t)B цифровой параллельный код0 После каждого цикла преобразовани на первом выходе аналого-цифрового преобразовател 1 по вл етс код измеренного значени сигнала, а на втором выходе - импульс Конец преобразований . Элемент 7 задержки производит задержку импульса Конец преобразовани на врем , достаточное дл срабатывани блоков и элементов устройства Синхроимпульс СИ, формируемый на выходе элемента 7 задержки , осуществл ет синхронизацию работы всего устройства,
Между кодами сигналов U(t), U(t-l) и 40 возможны следующие соотношени :
u(t) u(t-i) ,|u(t)-u(t-i )l (1)
U(t) U(t-l),|U(t)-U(t-l)UdU (2) U(t) U(t-l),|u(t)-U(t-l)| dU (3) U(t) U(t-l ),|U(t)-U(t-l ) (4) U(t) U(t-1),|u(t)-U(t-l)UdU (5)
В режиме выделени максимума при выполнении услови (1) или (2) комбинаци сигналов на входах элементов И 9 и 10 закрывает их„ Поэтому синхросигнал СИ не поступает на входы триггера 8 и регистра 6 экстремальных значений и они остаютс в предыдущем состо нии. Комбинаци других сигналов на входах элемента И 13 разрешает прохождение синхроимпульса СИ на синхровход запоминающего регистра 2 о Задним фронтом этого импульса производитс запись кода текущего значени сигнала U(t) в регистр 2„ Процесс повтор етс на участке возраста- ни сигнала, а значение, записанное в регистре 2, измен етс в соответствии с входным сигналом, т.е. следит за изменени ми сигнала.
5 0 5
0
5
0
5 0
396
После окончани возрастающего участка будет выполнено условие (3), (4) или (5).
При выполнении услови (3) комбинаци сигналов на входе элемента И 9 открывает его. Сигнал с его выхода поступает на второй вход регистра 6 экстремальных значений и на первый вход элемента И 11. Синхроимпульс СИ проходит через элемент И 11 на первый вход триггера 8 и переводит его в единичное состо ние (переключа устройство в режим выделени минимума ) , Кроме того, синхроимпульс СИ пройд через элемент ИЛИ 15 на тактовый вход регистра 6 экстремальных значений, передним фронтом производит перезапись кода экстремума из регистра 2 и вида экстремума (минимум или максимум) с выхода элемента И 9 в регистр 6 о Комбинаци сигналов на входах элементов И 13 и 14 закрывает их до момента переключени триггера 8, и запись текущего значени сигнала U(t) в регистр 2 не производитс , После переключени триггера 8 комбинаци сигналов на входе элемента И 14 открывает его, Синхроимпульс СИ проходит через элементы И 14 и ИЛИ 17 и задним фронтом производит запись кода текущего значени сигнала U(t) в запоминающий регистр 2.
При выполнении услови (4) или (5) комбинаци сигналов на входах элементов И 9, 10, 13, 14 закрывает их, запись информации в регистры 2 и 6 не производитс и изменение состо ни триггера 8 не происходит, т.еа устройство находитс в режиме ожидани „
При выполнении условий (1) и (2) после режима ожидани устройство вновь начинает следить за сигналом а если после выполнени услови (4) будет выполнено условие (3) производитс перезапись максимального значени сигнала из регистра 2 в регистр 6, в регистр 2 записываетс новое значение U(t), а устройство переключаетс в режим выделени минимума .
В режиме выделени минимума устройство работает по аналогичному алгоритму.
Так, при выполнении условий (3) или (4) элемент И 14 открываетс и разрешает запись текущего значени сигнала в регистр 2, т,е. устройство находитс в режиме слежени .
715
При выполнении услови (2) или (5) элементы И 9, 10, 13, 14 закрыты и устройство находитс в режиме ожидани
При выполнении услови (1) открываетс элемент И 10, производитс перезапись кода минимума из регистра 2 в регистр 6, записываетс новое значение U(t) в регистр 2, а устройст во переключаетс в режим выделени максимума.
Claims (1)
- Разность между текущим значением сигнала и предыдущим зафиксированным значением используетс дл анализа только после момента экстремума сигнала ,, До момента выделени экстремума устройство следит за сигналом с точностью АЦП 1. Формула изобретениУстройство дл определени экстремумов , содержащее аналого-цифровой преобразователь, запоминающий регистр арифметико-логический блок, блок сравнени , задатчик добавочного кода, регистр экстремальных значений, элемент задержки, триггер, четыре элемента И и два элемента ИЛИ, причем вход устройства подключен к входу аналого-цифрового преобразовател , информационные выходы которого подключены к входам запоминающего регистр- ра и к первой группе входов арифметико-логического блока,, выходы запоминающего регистра подключены к второй группе входов арифметико-логического блока и к входам регистра экстремальных значений, первые выходы арифметико-логического блока подключены к первой группе входов блока сравнени , к второй группе входов которого подключены выходы задатчика добавочного кода, выход блока сравнени подключен чк первым входам первого и второго эле ментов И, логические выходы Меньше Больше арифметиког-логического блока подключены соответственно к вторым входам первого и второго элементов И, выход первого элемента И подключен к первому вхору третьего элемента И и к первому знаковому входуСоставитель С5g5050дсрегистра экстремальных значений, выход второго элемента И подключен к первому входу четвертого элемента И и к второму знаковому входу регистра экстремальных значений , выход третьего элемента И подключен к первому входу первого элемента ИЛИ и к первому входу триггера, выход четвертого элемента И подключен к вторым входам первого и второго элементов ИЛИ, первый вход второго элемента ИЛИ подключен к входу начальной установки устройства, выход второго элемента ИЛИ подключен к второму входу триггера, первый и второй выходы триггера подключены к третьим входам второго и первого элементов И соответственно, выход первого элемента ИЛИ подключен к тактовому входу регистра экстремальных значений, выходы регистра экстремальных значений вл ютс выходами устройства , выход Конец измерени аналого-цифрового преобразовател подключен через элемент задержки к вторым входам третьего и четвертого элементов И, о т л и ч а ю ш, е е с тем, что, с целью повышени точности измерени экстремумов при селекции экстремальных значений сигнала по размаху , в него введены п тый и шестой элементы И и третий элемент ИЛИ, причем первые входы п того и шестого элементов И подключены соответственно к второму и первому выходам триггера , вторые входы п того и шестого элементов И подключены соответственно к логическим выходам Больше и Меньше арифметико-логического блока , третьи входы п того и шестого элементов И подключены к выходу элемента задержки, выходы п того и шестого элементов И подключены к первому и второму входам третьего элемента ИЛИ, выход третьего элемента ИЛИ подключен к тактовому входу запоминающего регистра, а входы обнулени запоминающего регистра и регистра экстремальных значений подключен, к входу начальной установки. Рунков050Редактор Н. ТупицаТехред М„ХоданичЗаказ 168Тираж 544ПодписноеВНИИПИ Государственного комитета по изобретени м и открыти м при ГКНТ СССР 113035, Москва, Ж-35, Раушска наб., д. 4/5Корректор Т. алец
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874346367A SU1538139A1 (ru) | 1987-12-21 | 1987-12-21 | Устройство дл определени экстремумов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874346367A SU1538139A1 (ru) | 1987-12-21 | 1987-12-21 | Устройство дл определени экстремумов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1538139A1 true SU1538139A1 (ru) | 1990-01-23 |
Family
ID=21343426
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874346367A SU1538139A1 (ru) | 1987-12-21 | 1987-12-21 | Устройство дл определени экстремумов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1538139A1 (ru) |
-
1987
- 1987-12-21 SU SU874346367A patent/SU1538139A1/ru active
Non-Patent Citations (1)
Title |
---|
За вка FR № 2379821, кл„ G 01 R 19/04, 1978о Авторское свидетельство СССР № 1228026, кл. G 01 R 19/04, 1980. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1538139A1 (ru) | Устройство дл определени экстремумов | |
EP0484975A2 (en) | Continuous overlapping frequency measurement | |
SU1672475A1 (ru) | Устройство дл определени экстремумов | |
SU1057891A2 (ru) | Устройство дл измерени мощности потерь при коммутации тиристора | |
SU725223A1 (ru) | Устройство дл проверки аналого-цифровых преобразователей | |
SU1057871A1 (ru) | Измерительный прибор с аналоговым отсчетом | |
SU506869A1 (ru) | Статистический анализатор | |
SU771554A1 (ru) | След щее цифровое измерительное стробоскопическое устройство | |
SU764129A1 (ru) | Аналого-цифровой интегрирующий преобразователь | |
SU1698813A1 (ru) | Цифровой интегрирующий вольтметр | |
SU1277165A2 (ru) | Устройство дл сокращени избыточности информации | |
SU1084819A1 (ru) | Вычислительное устройство | |
SU955519A2 (ru) | Аналого-цифровой преобразователь сдвига фаз | |
SU1758568A1 (ru) | Устройство дл измерени среднеквадратического значени напр жени | |
SU1478330A1 (ru) | Аналого-цифровой преобразователь | |
SU1225014A1 (ru) | Устройство аналого-цифрового преобразовани узкополосных сигналов | |
SU1610279A1 (ru) | Цифровой регистратор повтор ющихс сигналов | |
RU1781625C (ru) | Устройство дл измерени среднеквадратического значени сигнала | |
SU1539673A1 (ru) | Устройство дл выделени экстремумов | |
SU813355A1 (ru) | Цифровой измеритель экстремумов | |
SU1758570A1 (ru) | Устройство дл измерени среднеквадратического значени напр жени | |
SU1211658A1 (ru) | Устройство дл измерени пиковых значений аналогового сигнала | |
SU1596264A2 (ru) | Устройство дл измерени электрической энергии | |
SU1117650A1 (ru) | Устройство дл оценки характеристик узкополосного случайного процесса | |
SU1645940A1 (ru) | Устройство дл определени экстремумов электрического сигнала |