SU1083349A1 - Формирователь импульсов - Google Patents

Формирователь импульсов Download PDF

Info

Publication number
SU1083349A1
SU1083349A1 SU802999570A SU2999570A SU1083349A1 SU 1083349 A1 SU1083349 A1 SU 1083349A1 SU 802999570 A SU802999570 A SU 802999570A SU 2999570 A SU2999570 A SU 2999570A SU 1083349 A1 SU1083349 A1 SU 1083349A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
input
output
inverter
pulse
Prior art date
Application number
SU802999570A
Other languages
English (en)
Inventor
Валентин Михайлович Трушин
Александр Дмитриевич Бородин
Original Assignee
Предприятие П/Я А-1116
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1116 filed Critical Предприятие П/Я А-1116
Priority to SU802999570A priority Critical patent/SU1083349A1/ru
Application granted granted Critical
Publication of SU1083349A1 publication Critical patent/SU1083349A1/ru

Links

Landscapes

  • Measuring Phase Differences (AREA)

Abstract

ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ, содержащий триггеры, информационные входы которых соединены с соответствун цими входными шинами, и элемент ИЛИ, выход которого соединен с входом одновибратора, элементы совпадени  и инверторы, отличающийс  тем, , с целью расширени  функциональных возможностей , выход одновибратора через первый инвертор соединен с синхровходами триггеров, пр мой и инверсный выходы каждого иэ которых соединены с первыми входами соответственно первых и вторых элементов совпадени , выходы которых подключены к входам элемента ИЛИ, а вторые входы каждого,второго элемента совпадений соединены с соответг ствзгницей входной шиной непосредственно , а вторые входы каждого первого элемента совпадени  - через соответствующий инвертор.

Description

00 СА СО 4
;о « Изобретение относитс  к импульсной технике и может быть использовано в цифровых устройствах дл  управлени  работой логических схем. Известен формирователь импульсов по переднему и заднему фронтам вход ного сигнала, содержащий управл ющи триггер, инвертор, две схемы совпадени , схему ИЛИ, устройство задержки , источник входных импульсов выход которого соединен непосредственно с первым входом одной схемы совпадени  и через инвертор с первым входом другой схемы совпадени  выходы схем совпадени  подключены к входам схемы ИЛИ, выход которой через устройство задержки соединен со счетным входом триггера U 3. Однако сбой триггера во врем  формировани  импульса приводит к изменению длительности сформированного импульса и сбою работы устройства , что снижает его надежность. Кроме того, невозможно формировать импульсы равной длительности по фро ту и спаду входных сигналов, сдвину тых по фазе и подаваемых от несколь ких источников, что ограничивает функциональные возможности устройст ва. Наиболее близким к предлагаемому  вл етс  формирователь импульсов, содержащий триггеры, информационные входы которых соединены с соответствующими входными шинами, и элемент ИЛИ, выход которого соединен с входом устройства задержки, например одновибратора, элементы совпадени  и инверторы Г23. Недостатком известного устройства  вл ютс  ограниченные функциональные возможности, так как фop iирование импульса происходит только по одному фронту входного сигнала. Цель изобретени  - расширение функ1щональньк возможностей. Поставленна  цель достигаетс  тем, что в формирователе импуЛьсов содержащем .триггеры, информационные входы которых соединены с соответствующими входными шипами, и элемент ИЛИ, выход которого соединен с входом одновибратора, элементы совпадени  и инверторы, выход одновибратора через первьй инвертор соединен с синхровходами триггеров , пр мой и инверсный выходы каждого из кЪторых соединены с первьти входами соответственно первых 49 и вторьк элементов совпадени ,выходы которых подключены к входам элемента ИЛИ, а вторые входы каждого второго элемента совпадени  соединены с соответствующей входной шиной непосредственно, а вторые, входы каждого первого элемента совпадени  через соответствующий инвертор. На чертеже показана функциональна  схема формировател . - Формирователь содержит первые и вторые элементы 1.1-1.N и 2.1-2.N совпадени , триггеры 3.1-3.N, инверторы 4.1-4.N, элемент ИЛИ 5, одновибратор 6 и первый инвертор 7. Информационные входы триггеров 3.1-3.N соединены с соответствующими входными шинами, с первыми входами элементов 2.1-2.N и через инверторы 4.1-4.N - с первыми входами элементов 1.1-1.Ы.Пр мой и инверсный вькоды триггеров 3.1-3.N подключены к вторым входам элементов 1.1-1.N и 2.1-2.N соответственно , выходы которых соединены с входами элемента ИЛИ 5. Выход последнего соединен с входом одновиб- ратора 6, выход которого через первьш инвертор 7 подключен к синхровходам триггеров 3.1-3.N. Устройство работает следующим образом. Допустим, триггер 3.1 находитс  в нулевом состо нии, при котором на пр мом выходе низкий,а на инверсном высокий потенциалы. Запрещающий низкий потенциал пр мого выхода триггера 3.1 поступает на вход элемента 1.1, а разрешающий высокий - на вход другого элемента 2.1. При поступлении на входную шину импульса положительной пол рности на выходе элемента 2.1 по вл етс  сигнал, который через элемент ИЛИ 5 запускает одновибр трр 6. Сформированный одновибратором 6 импульс поступа.ет на выход устройства и через инвертор 7 на синхровходы всех триггеров, Благодар  последней св зи по спаду сформированного импульса происходит запись состо ни  входов формировател  во все триггеры 3.1-3.N, т.е. триггер 3.1 устанавливаетс  в единичное состо ние. При этом на его пр мом выходе по вл етс  высокий потенциал, разрешающий два элемента 1,1, а на инверсном выходе - низкий,
закрывающий элемент 2.1. По окончании положительного входного импульса элемент 1.1 открываетс  и сигнал с его выхода запускает через элемент ИЛИ 5 одновибратор 6, который формирует импульс, соответствующий спаду сигнала. По окончании сформи{ ованного одновибратором импульса происходит запись состо ни  входов формировател  в соответствующие триггеры, и триггер 3.1 устанавливаетс  в нулевое состо ние , С приходом следующего импульса работа устройства повтор етс .
Аналогично работает устройство и при поступлении импульсов положи« ./
I
0833494
тельной пол рности, сдвинутых по фазе относительно друг друга на врем , большее длительности сформированного импульса, на остальные 5 входы формировател .
Предлагаемый формирователь импульсов по сравнению с известными позвол ет повысить надежность
10 устройства путем восстановлени  состо ни  триггеров в случае их сбо  во врем  формировани  импульса и расширить его функциональные возможности , так как импульсы фор15 мируютс  и по
спаду
входных сиг налов.
1.1
Ч.2
3.2
т
01 .2
Вых.
2.2
1.N
J.V

Claims (1)

  1. ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ, содержащий триггеры, информационные входы которых соединены с соответствующими входными шинами, и элемент ИЛИ, выход которого соединен с входом одновибратора, элементы совпадения и инверторы, отличающийся тем, чТо, с целью расширения функциональных возможностей, выход одновибратора через первый инвертор соединен с синхровходами триггеров, прямой и инверсный выходы каждого из которых соединены с первыми входами соответственно первых и вторых элементов совпадения, выходы которых подключены к входам элемента ИЛИ, а вторые входы каждого.второго элёмента · совпадения соединены с соответствующей входной шиной непосредственно, а вторые входы каждого первого элемента совпадения - через соответствующий инвертор.
SU802999570A 1980-11-03 1980-11-03 Формирователь импульсов SU1083349A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802999570A SU1083349A1 (ru) 1980-11-03 1980-11-03 Формирователь импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802999570A SU1083349A1 (ru) 1980-11-03 1980-11-03 Формирователь импульсов

Publications (1)

Publication Number Publication Date
SU1083349A1 true SU1083349A1 (ru) 1984-03-30

Family

ID=20924305

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802999570A SU1083349A1 (ru) 1980-11-03 1980-11-03 Формирователь импульсов

Country Status (1)

Country Link
SU (1) SU1083349A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 455468, кл. Н 03 К 5/00, 1973. 2. Ильин Г.П., Корольков К.М. Устройства дл подавлени вли ни дребезга контактов в импульсных системах управлени . Препринт 167. Кие)з,1978, изд. АН УССР, с. 25, рис. 15 . (прототип). *

Similar Documents

Publication Publication Date Title
JPH07202686A (ja) パルス発生器
US4317053A (en) High speed synchronization circuit
SU1083349A1 (ru) Формирователь импульсов
SU1213531A1 (ru) Устройство дл выделени одиночных импульсов
SU1085003A1 (ru) Формирователь сигнала опорной частоты
SU900458A1 (ru) Регистр
SU1137574A1 (ru) Формирователь одиночного импульса
SU1264312A1 (ru) Д-триггер
SU544111A1 (ru) Формирователь импульсов
SU1119196A1 (ru) Мажоритарное устройство
SU402143A1 (ru) Устройство для синхронизации импульсов
SU1175029A1 (ru) Устройство дл контрол последовательности импульсов
SU1125737A1 (ru) Двухканальный формирователь однополосного сигнала
SU764112A1 (ru) Устройство тактовой синхронизации
SU748841A1 (ru) Устройство дл синхронизации импульсов
SU924840A1 (ru) Устройство дл синхронизации импульсов
SU1190498A1 (ru) Устройство дл синхронизации импульсов
SU401952A1 (ru) УСТРОЙСТВО дл СРАВНЕНИЯ НАПРЯЖЕНИЙ
RU1811003C (ru) Устройство дл разделени импульсов
RU1830527C (ru) Устройство дл синхронизации вычислительной системы
SU991588A1 (ru) Устройство дл формировани временных интервалов
SU834877A1 (ru) Устройство дл обнаружени потерииМпульСОВ
SU1529450A1 (ru) Управл емый делитель частоты
SU1539724A1 (ru) Устройство дл измерени временных интервалов
SU1200401A1 (ru) Устройство дл временного разделени импульсных сигналов