SU1085003A1 - Формирователь сигнала опорной частоты - Google Patents
Формирователь сигнала опорной частоты Download PDFInfo
- Publication number
- SU1085003A1 SU1085003A1 SU803210738A SU3210738A SU1085003A1 SU 1085003 A1 SU1085003 A1 SU 1085003A1 SU 803210738 A SU803210738 A SU 803210738A SU 3210738 A SU3210738 A SU 3210738A SU 1085003 A1 SU1085003 A1 SU 1085003A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- differentiating circuit
- trigger
- differentiating
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Pulse Circuits (AREA)
Abstract
ФОРМИРОВАТЕЛЬ СИГНАЛА ОПОРНОЙ ЧАСТОТЫ, содержащий три дифференцирующие цепи, R-5 -триггер и инвертор , причем вход первой дифференцирующей цепи вл етс входом формировател , а выход второй дифференцирующей цепи подключен к первому входу R- 5 -триггера, отличающийс тем, что, с целью его упрощени путем исключени ждущего мультивибратора , блока сравнени и блока пам ти, в него введены -элемент задержки и элемент ИЛИ, к первому входу которого подключен выход первой дифференцирующей цепи, а выход элемента ИЛИ подключен к второму входу К-5 -триггера , выход которого вл етс выходом формировател , и через элемент задержки подключен к входам второй дифференцирующей цепи и инвертора, выход которого через третью дифферен;Цирую1цую цепь подключен к второму входу элемента ИЛИ.Р
Description
00 ел
fe./
Изобретение относитс к полупроводниковой импульсной технике и может найти применение в цифровых системах .передачи информации и вычислительной технике.
Известен .формирователь сигнала опорной частоты, содержащий элемент ИЛИ, элемент задержки и дифференцирующий каскад, состо щий из второго элемента задержки, схемы сборки и инвертора Cl.
Недостаток данного устройства состоит в том, что вьщеление опорного колебами зависит от двух врем задающих элементов, затрудн ющих настройку
Наиболее близким техническим ре- шением к изобретению вл етс формирователь сигнала опорной частоты, содержащий три дифференцирующие цепи , R-5 -триггер и инвертор, причем вход первой дифферанцирукицей цепи в л етс входом формировател , а выход второй дифференцирующей цепи подключен к первому входу R-S -,триггера С2
Недостатком известного устройства вл етс сложность устройства и нали чие в его составе ждущего мультивиб ратора , требующего настройки в соответствии со значением опорной частоты
Цель изобретени - упрощение фор:мировател путем исключени ждущего мультивибратора, блока сравнени И блока пам ти.
Цель достигаетс тем, что в формирователь сигнала опорной частоты, со держащий три дифференцируювще цепи, R-S-триггер и инвертор, причем вход первой дифференцирующей цепи вл етс входом формировател , а вьлход второй дифференцирующей цепи подключен к первому входу R-s-триггера, введены элемент задержки и элемент ИЛИ, к первому входу которого подключен выход первой дифференцирук цей цепи, а выход элемента ИЛИ подключен к второму входу й-8-триггера, выход которого вл етс выходом формировател и через элемент задержки подключен к входам второй дифференцирующей цепи и инвертора, выход которого через .третью дифференцирующую цепь подклю ,чей к второму входу элемента ИЛИ.
На фиг. 1 приведена структурна электрическа схема формировател сигнала опорной частоты; на фиг.2 :временные диаграммы его работы.
Формирователь сигнгша опорной час тоты содержит дифференцирующие цепи 1-3 элемент ИЛИ 4, R-S -триггер 5, элемент б задержки, инвертор 7.
Формирователь сигнала опорной частоты работает следукдаим образом..
На вход формировател поступает нерегул рна цифрова последовательность фиг. 2а), по передним фронтам которой на выходе первойдифферёнцирующей цени 1 формируютс короткие
импульсы (фиг.2,61, поступающие через эле.мент ИЛИ 4 (фиг.2,в| на первый вход R-5 -триггера 5, вызыва его переключение (фйг.2,г). На выходе элемента 6 задержки через половину периода опорной частоты по вл етс перепад (фиг.2,д1, от пеЕ еднего фронта которого формируетс короткий импульс на выходе, второй дифференцирующей цепи 2 (фиг.2,е ), вызывающий обратное переключение R-S -триггера 5. Этому обратному перепаду на выходе инвертора 7 соответствует передний фронт (фиг.2, ж , от которого формируетс короткий импульс на выходе третьей дифференцирующей цепи 3 {фиг. 2, 3 ), который поступает через элемент ИЛИ 4 на первый вход R-5 -триг гера 5 (фиг. 2, в ), причем импульс на выходе третьей дифференцирующей цепи 3 задержан на половину периода опорной частоты относительно импульса на выходе второй дифференцирующей цепи 2 и на цельШ период относительно импульса на выходе первой дифференцирующей цепи 1 или предшествующего импульса на выходе второй дифференцирующей цепи 2 (за счет чего осуществл етс поддержание автогенерации тактовой частоты при отсутствии импульса на выходе каскада 1 ).
Импульс с выхода первой дифференцирующей: цепи 1 поступает почти одновременно с импульсом с выхода второй дифференцирующей цепи 2 (фиг.2,б к 2,3) , причем R-S -триггер 5 срабатывает по тому импульсу, который поступает раньше. Таким образсж, дл осуществлени синхронизации формируемого на выхйде формировател (фиг.2,г сигнала опорной частоты со входным нерегул рным цифровым сигналом требуетс опережение импульса с выхода второй дифференцирующей цепи 2 импульс9М с выхода первой Д ;ифференцирующей цепи 1, т.е. элемента б задержки , которое должно быть на любую малую величину больше половины периода опорной частоты входного сигнала.
Длительность импульсов на выходах всех дифференцирукнцих цел;ей должна быть небольшой, но достаточной дл . устойчивого срабатывани R-5 -триггера и может быть во много раз меньше половины такта. Рас иирение и сужение импульсов входного сигнала, а также дрожание их фазы не привод т к уменьшению устойчивости.
Предлагаемое построение форьшровател сигнала опорной частоты позвол ет легко перестраивать его на любую частоту, поскольку задержка, обеспечивающа частоту автогенерации, узкополосна и практически допускает перестройку, а дифференцирующие цепи не требу вт перестройки при сохранении посто нной устойчивсхзти в работе
Фмг. Z
Claims (1)
- (54 )(57.) ФОРМИРОВАТЕЛЬ СИГНАЛА ОПОРНОЙ ЧАСТОТЫ, содержащий три дифферен цирующие цепи, R-5 -триггер и инвертор, причем вход первой дифференцирующей цепи является входом формирователя, а выход второй дифференцирующей цепи подключен к первому входу R-5 -триггера, отличающийс я тем, что, с целью его упрощения путем исключения ждущего мультивибратора, блока сравнения и блока памяти, в него введены-элемент задержки и элемент ИЛИ, к первому входу которого подключен выход первой дифференцирующей цепи, а выход элемента ИЛИ подключен к второму входу R-S -триггера, выход которого является выходом формирователя, и через элемент задержки подключен к входам второй дифференцирующей цепи и инвертора, выход которого через третью дифференцирующую цепь подключен к второму входу элемента ИЛИ. g
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU803210738A SU1085003A1 (ru) | 1980-11-24 | 1980-11-24 | Формирователь сигнала опорной частоты |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU803210738A SU1085003A1 (ru) | 1980-11-24 | 1980-11-24 | Формирователь сигнала опорной частоты |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1085003A1 true SU1085003A1 (ru) | 1984-04-07 |
Family
ID=20929246
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU803210738A SU1085003A1 (ru) | 1980-11-24 | 1980-11-24 | Формирователь сигнала опорной частоты |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1085003A1 (ru) |
-
1980
- 1980-11-24 SU SU803210738A patent/SU1085003A1/ru active
Non-Patent Citations (1)
Title |
---|
1. За вка DE № 2504154, кл. Н 04 L 7/02, 1976. 2. Авторское свидетельство СССР 497740, кл. Н 04 L 7/00, 1974 (прототип ). * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1085003A1 (ru) | Формирователь сигнала опорной частоты | |
SU1234951A1 (ru) | @ -Триггер | |
SU1378029A1 (ru) | Устройство дл формировани импульсов | |
SU790120A1 (ru) | Устройство дл синхронизации импульсов | |
SU1451841A1 (ru) | Устройство дл вычитани и выделени импульсов | |
SU1197121A1 (ru) | Устройство тактовой синхронизации | |
SU746887A1 (ru) | Формирователь одиночных импульсов, синхронизированных тактовой частотой | |
SU1160550A1 (ru) | Формирователь одиночного импульса | |
SU1083349A1 (ru) | Формирователь импульсов | |
SU1312743A1 (ru) | Устройство дл декодировани кода Миллера | |
SU944095A1 (ru) | Устройство дл выделени одиночного импульса | |
SU1290282A1 (ru) | Устройство дл синхронизации вычислительной системы | |
SU1187255A1 (ru) | Формирователь импульсов,синхронизированных тактовой частотой | |
SU924840A1 (ru) | Устройство дл синхронизации импульсов | |
SU1483617A1 (ru) | Устройство дл синхронизации и формировани серии импульсов | |
SU1190492A1 (ru) | Формирователь импульсов | |
SU1177879A1 (ru) | Частотно-фазовый компаратор | |
SU1128376A1 (ru) | Устройство дл синхронизации импульсов | |
SU1106022A1 (ru) | Логический узел | |
SU1213529A1 (ru) | Устройство синхронизации | |
SU478429A1 (ru) | Устройство синхронизации | |
SU1200401A1 (ru) | Устройство дл временного разделени импульсных сигналов | |
SU790212A1 (ru) | Устройство дл синхронизации импульсов | |
SU1265983A1 (ru) | Селектор импульсов по частоте следовани | |
SU738131A1 (ru) | Устройство дл формировани одиночного импульса |