SU1175029A1 - Устройство дл контрол последовательности импульсов - Google Patents
Устройство дл контрол последовательности импульсов Download PDFInfo
- Publication number
- SU1175029A1 SU1175029A1 SU843710820A SU3710820A SU1175029A1 SU 1175029 A1 SU1175029 A1 SU 1175029A1 SU 843710820 A SU843710820 A SU 843710820A SU 3710820 A SU3710820 A SU 3710820A SU 1175029 A1 SU1175029 A1 SU 1175029A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- trigger
- inputs
- elements
- Prior art date
Links
Landscapes
- Debugging And Monitoring (AREA)
Abstract
УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ПОСЛЕДОВАТЕЛЬНОСТИ ИМПУЛЬСОВ, содержащее две входные шины, первый триггер , первый и второй элементы И и первый элемент.ИЛИ, первый и второй входы которого соединены соответственно с выходами первого и второго элементов И, первые входы которых соединены соответственно с пр мым и инверсным выходами первого триггера , второй вход первого элемента И соединен с первой входной шиной, отличающеес тем, что, с целью повьшени надежности, в работе , в него введены элемент задержки , третий, четвертый и п тый элементы И, второй и третий триггеры и второй элемент ИЛИ, первый и второй входа которого соединены соответственно с выходами третьего и четвертого элементов И, первые входы которых соединены соответственно с пр мыми выходами второго и третьего триггеров,, тактовые входы которых соединены соответственно с второй шиной и с выходом первого Элемента ИЛИ и с вторыми входами .третьего и четвертого элементов И, перва входна пшна соединена через элемент задержки с вторым входом второго элемента И, втора входна пина - с установочным входом третьего триггера и с первым входом п того элемента И, второй вход которого соединен с установочным входом второго триггера и с выходом первого элемента ИЛИ, выход п того элемента И соединен с тактовым выходом первого триггера.
Description
1 Изобретение относитс к импульсной технике и может быть использова но в системах передачи дискретных сообщений. Цель изобретени - повышение надежности в работе. Поставленна цель достигаетс за счет того, что контролируетс дополнительно переход синфазных импульсов по первой и второй входным шинам, что позвол ет существенно повьшать достоверность контрол функционировани источников тактовых последовательностей с любой стабильностью частоты следовани импульсов и не коррелированных между собой. На фиг.1 представлена структурна электрическа схема устройства дл контрол последовательности импульсов; на фиг.2 - временные диаграммы, по сн ющие его работу. Устройство содержит триггер 1, элементы И 2-й 3, элемейт ИЛИ 4, входную шину элемент ИЖ 6, входную шину 7, триггеры 8 и 9, эле менты И 10-12, элемент 13 задержки выходную шину 14. Первый и второй входы элемента ИЛИ 4 соединены соответственно с выходами элементов И 2 и 3, первы входы которых соединены соответственно с пр мым и инверсным выходами триггера 1, второй вход элемента И соединен с входной шиной 7, первый второй входы элемента ИЛИ 6 соедине ны соответственно с выходами элементов И 11 и 12, первые входы кото рых соединены соответственно с пр мыми выходами триггеров 8 и 9, такт вые входы KOTopbix соединены соответственно с входной шиной 5 и выходом элемента ИЛИ 4 и соединены соответственно с вторыми входами элементов И 11 и 12, входна шина 7 соединена через элемент 13 задержки с вторым входом элемента ИЗ, входна шина 5 соединена с установочным вгодом триггера 9 и с первым входом элемента И 10, второй вход которого соединен с установочным входом триггера 8 и выходом элемента ИЛИ 4 выход элемента И 10 соединен с тактовым входом триггера 1, выход элемента ИЛИ 6 соединен с выходной шиной 14. . На фиг.2 приведены потенциальные диаграммы 15-22 напр жений соответ292 ственно на входных шинах 7 и 5, на выходе элемента 13 задержки, на выходах триггеров 8 и 9, на выходе элемента ИЛИ 4, на выходе триггера 1, на выходе элемента ИЛИ 6. Устройство дл контрол последовательности импульсов работает следующим образом. При включении питающего напр жени в момент времени t (фиг.2, диаграммы 18 и 19), триггеры 8 и 9 устанавливаютс в нулевое состо ние (на их выходах низкий потенциал). Импульсы первойтактовой последовательности FI .(фиг.2, диаграмма 15) подаютс на тактовую шину 7 и поступают на вход элемента И 2 непосредственно , а на вход элемента И 3 через , элемент 13 задержки (фиг.2, диаграмма 17). На тактовую шину 5 подаютс импульсы второй тактовой последовательности F (фиг.2,диаграмма 16). В зависимости от состо ни триггера 1 на один из входов элемента ИЛИ 4 поступает импульс тактовой последовательности с выхода одного из элементов И 2 или И 3. Допустим, триггер 1 находитс в единичном состо нии. Импульс F с выхода элемента ИЛИ 4 (фиг.2, диаграмма 20), поступа на установочный вход триггера 8, подтверждает его начальное состо ние и по счетному входу спадом переводит триггер 9 в единичное состо ние (фиг.2, диаграмма 19).. На выход элемента 12 импульс не проходит. Следующим во времени поступает импульс F на тактовую шину 5 (фиг.2, диаграмма 16), По установочному входу импульс F переводит триггер 9 в нулевое состо ние (фиг.2, диаграмма 19) и по счетному входу спадом переводит триггер 8 в единичное состо ние (фиг.2 диаграмма 18). На выход элемента И 11 сигнал не проходит; 1 Аналогичным образом работает устройство после установки, если первым приходит импульс Fj, а за- тем F . Таким образом, при нормальной работе устройства с выходов.элементов И 11 и 12 сигналы сбо на выходную лину 14 не поступают. Если после включени питани или в период работы во врем контрол последовательности импульсов из-за нестабильности генераторов, формирующий сигналы F, и Fj произошло наложение (совпадение во времени) сигна лов FI и FJ в момент tj (фиг.2, диаграмма 13), то в этом случае на элементе И 10 формируетс сигна совпадени , который по счетному входу переводит триггер 1 в противоположное состо ние, т.е. сигнал F будет сравниватьс с сигналом FJ, прошедшим элемент 13 задержки (фиг.2, диаграмма 17). Поскольку теперь производитс сравнение сигналов , разнесенных во времени, то устройство будет работать по принципу , описанному дл случа , когда FJ разнесены во времени. поэтому на выходной шинесигнал сбо отсутствует. В случае, если в последовательности F| в момент tj (фиг.2, диаграмма 15), не произошло формирование импульса, на выход элемента 13 задержки в момент t (фиг.2, диаграмма 17) импульс такж будет отсутствовать. Поскольку в 94 этот момент триггер 8 находитс в единичном состо нии (фиг.2, диаграмма 19), то следующий импульс Fj в момент tjr (фиг.2, диаграмма 16) приведет к по влению сигнала на выходе элемента И 11, а, следовательно , с выхода элемента ИЛИ 6 на выходную шину 14 поступит сигнал Сбой (фиг.2, диаграмма 22). Устройство работает аналогично в случае пропадани импульсов тактовой последовательности Fj. Только в этом случае сигнал сбо на выходную шину 14 поступит через элемент ИЛИ 6 с выхода элемента И 12. I При пропадании подр д нескольких импульсов F, (Fj),импульсы Fj(Ff) на выходную пшну 14 будут поступать в течение всего времени пропадани импульсов F(F). После восстановлени тактовой последовательности ) устройство прекращает вьщачу сигнала Сбой на выходной шине 14.
7
о10
1.
ои
f
12
Claims (1)
- УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ПОСЛЕДОВАТЕЛЬНОСТИ ИМПУЛЬСОВ, содер- > жащее две входные шины, первый триггер, первый и второй элементы И и первый элемент.ИЛИ, первый и второй входы которого соединены соответственно ς выходами первого и второго элементов И, первые входы которых соединены соответственно с прямым и инверсным выходами первого триггера, второй вход первого элемента И соединен с первой входной шиной, отличающееся тем, что, с целью повышения надежности, в работе, в него введены элемент за держки, третий, четвертый и пятый элементы И, второй и третий триггеры и второй элемент ИЛИ, первый и второй входа которого соединены соответственно с выходами третьего и четвертого элементов И, первые входа которых соединены соответственно с прямыми выходами второго и третьего триггеров, тактовые входы которых соединены соответственно с второй шиной и с выходом первого Элемента ИЛИ и с вторыми входами .третьего и четвертого элементов И, первая входная шина соединена через элемент задержки с вторым входом второго элемента И, вторая входная шина - с установочным входом третьего триггера и с первым входом пятого элемента И, второй вход которого соединен с установочным входом второго триггера и с выходом первого элемента ИЛИ, выход пятого элемента И соединен с тактовым выходом первого триггера. \ м сл № С©1 1175029 2
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843710820A SU1175029A1 (ru) | 1984-03-13 | 1984-03-13 | Устройство дл контрол последовательности импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843710820A SU1175029A1 (ru) | 1984-03-13 | 1984-03-13 | Устройство дл контрол последовательности импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1175029A1 true SU1175029A1 (ru) | 1985-08-23 |
Family
ID=21107390
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU843710820A SU1175029A1 (ru) | 1984-03-13 | 1984-03-13 | Устройство дл контрол последовательности импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1175029A1 (ru) |
-
1984
- 1984-03-13 SU SU843710820A patent/SU1175029A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 558402, кл. Н 03 К 21/34, 1975. Авторское свидетельство СССР № 869052, кл. Н 03 К 21/34, 1978. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4317053A (en) | High speed synchronization circuit | |
US4222515A (en) | Parallel digital data processing system with automatic fault recognition utilizing sequential comparators having a delay element therein | |
SU1175029A1 (ru) | Устройство дл контрол последовательности импульсов | |
GB1122472A (en) | Systems for testing components of logic circuits | |
EP0276157A2 (en) | Trigger re-synchronization circuit | |
SU1261097A1 (ru) | Устройство дл контрол генераторов импульсов | |
SU834877A1 (ru) | Устройство дл обнаружени потерииМпульСОВ | |
SU1265972A1 (ru) | Устройство дл формировани импульсов | |
SU1508214A1 (ru) | Резервируемое устройство | |
SU1478372A2 (ru) | Устройство распределени сигналов управлени комплектами дл узлов коммутации с программным управлением | |
SU1083349A1 (ru) | Формирователь импульсов | |
RU1798919C (ru) | Устройство дл контрол последовательности импульсов | |
SU1644283A1 (ru) | Устройство дл защиты автономного инвертора | |
SU1091162A2 (ru) | Блок приоритета | |
CA1079368A (en) | Tone detection synchronizer | |
SU1322456A1 (ru) | Импульсный ключ с запоминанием сигнала управлени | |
SU1707749A1 (ru) | Устройство дл временного разделени импульсных сигналов | |
SU1361558A1 (ru) | Устройство дл контрол последовательности импульсов | |
SU1169155A1 (ru) | Устройство дл формировани импульсов разностной частоты | |
SU1406587A1 (ru) | Многоканальное устройство дл синхронизации многомашинных комплексов | |
SU1465976A1 (ru) | Устройство дл формировани импульсов разностной частоты | |
RU1772887C (ru) | Триггер | |
SU1274120A1 (ru) | @ - @ -Триггер | |
SU1163466A1 (ru) | Формирователь импульсов | |
SU1102039A1 (ru) | Устройство дл контрол распределител |