SU1478372A2 - Устройство распределени сигналов управлени комплектами дл узлов коммутации с программным управлением - Google Patents

Устройство распределени сигналов управлени комплектами дл узлов коммутации с программным управлением Download PDF

Info

Publication number
SU1478372A2
SU1478372A2 SU874290118A SU4290118A SU1478372A2 SU 1478372 A2 SU1478372 A2 SU 1478372A2 SU 874290118 A SU874290118 A SU 874290118A SU 4290118 A SU4290118 A SU 4290118A SU 1478372 A2 SU1478372 A2 SU 1478372A2
Authority
SU
USSR - Soviet Union
Prior art keywords
block
input
output
information
failures
Prior art date
Application number
SU874290118A
Other languages
English (en)
Inventor
Александр Яковлевич Шалаев
Original Assignee
Ленинградский Электротехнический Институт Связи Им.Проф.М.А.Бонч-Бруевича
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Электротехнический Институт Связи Им.Проф.М.А.Бонч-Бруевича filed Critical Ленинградский Электротехнический Институт Связи Им.Проф.М.А.Бонч-Бруевича
Priority to SU874290118A priority Critical patent/SU1478372A2/ru
Application granted granted Critical
Publication of SU1478372A2 publication Critical patent/SU1478372A2/ru

Links

Abstract

Изобретение относитс  к технике св зи. Цель изобретени  - повышение надежности устройства. Устройство распределени  сигналов управлени  комплектами дл  узлов коммутации с программным управлением содержит блок 1 сопр жени , регистр 2 адреса, дешифратор 3, блок 4 управл ющей пам ти, регистр 5 информации, блоки 6,10 и 15 элементов задержки, блоки 7,9,11 и 13 элементов И, блок 8 сравнени , блоки 12 и 14 триггеров, селектор 16 импульсов, блок 17 фиксации момента поступлени  команды, элемент задержки 18, триггер 19, эл-т И 20, таймер 21, счетчик 22 сбоев, блок 23 задани  порога и инвертор 24. Цель достигаетс  за счет исключени  кратковременных сбоев, которые могут быть вызваны вследствие неустойчивой работы эл-тов оборудовани  или из-за воздействи  внешних факторов, например программного обеспечени , нарушени  питани  и т.п. 1 ил.

Description

Изобретение относится к связи и может быть использовано в узлах коммутации с программным управлением и является усовершенствованием изобретения по авт.св. № 1164904.
Целью изобретения является повышение надежности устройства за счет исключения кратковременных сбоев.
На чертеже приведена структурная схема устройства.
Устройство содержит блок 1 сопряжения, регистр 2 адреса, дешифратор 3, блок 4 управляющей памяти, регистр 5 информации, первый, блок 6 элементов задержки, первый блок 7 элементов И, блок 8 сравнения, второй блок 9 элементов И, второй блок элементов задержки, третий блок элементов И, первый блок 12 триггеров, четвертый блок 13 элементов И, второй блок 14 триггеров, третий блок 15 элементов задержки, селектор 16 импульсов, блок 17 фиксации момента поступления команды, элемент 18 задержки, триггер 19, элемент И 20, таймер 21, счетчик 22 сбоев, блок задания порога и инвертор 24.
Устройство .работает следующим образом.
Запись информации в блок 4 осуществляется аналогично известному · устройству.
После записи информации в блок 4 эта информация через N элементов первого блока 7 элементов И, передается на блок 8, где сравнивается с информацией , пришедшей от управляющего устройства.
Далее рассмотрим три характерных случая работы устройства.
Первый случай характеризуется тем, что в момент смены команды в блоке 8 наблюдается несовпадение информации. Это происходит вследствие того, что на его второй вход поступает но-. вая (поступившая из управляющего устройства через блок сопряжения) информация, а на первый вход еще продолжает поступать с выхода блока 4 БУП информация, записанная предыдущей командой. Блок 8 выдает на выходе, связанном с селектором 16 импульсов, сигнал о несовпадении, но этот сиг-, нал кратковременный, так как через некоторое время (время записи информации в блок 4) и на первый вход блоков поступает информация новой команды и сигнал о несовпадении на выходе 8 снимается. Такое несовпадение наблюдается при проходе каждой команды и, следовательно, это не является сбоем. Для того, чтобы сигнал, связанный с данным несовпадением, не поступал в управляющее устройство, установлен селектор 16 импульсов. Он устраняет все импульсы, поступающие на его вход, длительность которых меньше времени, необходимого для записи информационной части команды в блок 4, и поступление из него этой информации в блок 8. Наличие этого несовпадения не фиксируется счетчиком' 22 сбоев, так как триггер 19 выдает разрешающий сигнал на первый вход элемента И 20 только при:истечении времени(задаваемого элементом 18 задержки), необходимого для записи информации в блок 4. Таким образом, в управляющее устройство не поступает сигнала о таком несовпадении.
Второй случай характеризуется тем, что вследствие неустойчивой работы элементов оборудования или из-за воздействия внешних факторов, например программного обеспечения, нарушения питания и т.п., произошел кратковременный сбой. Тогда в результате на выходе блока 8 появляется кратковременный сигнал о несовпадении. Этот сигнал поступает на третий вход элемента И 20 и на вход селектора 16 импульсов, который его не пропускает. На выходе селектора 16 импульсов низкий потенциал, соответствующий логическому нулю, который после инвертора 24 поступает на второй вход элемента И 20 в виде логического единичного разрешающего сигнала. На первом входе элемента И 20 также находится единичный сигнал с выхода триггера 19. На выходе элемента И 20 появляется единичный импульс, который поступает на вход счетчика 22 сбоев, и состояние счетчика увеличивается на единицу, что свидетельствует о фиксации сбоя или перемещающегося отказа.
Третий случай характеризуется тем, ' что информация, вследствие устойчивого отказа, записалась неверно ив блоке 8 происходит длительное несовпадение информации, поступающей с выхода блока 4 и от блока 1 сопряжения, на первом выходе блока 8 появляется импульс (сигнал) большой длительности, свидетельствующий о посто3 1478372 4 янной неисправности. Этот сигнал передается в управляющее устройство через селектор 16 импульсов. Но этот сигнал не фиксируется счетчиком 22 сбоев, так как на второй вход элемента И 20 не поступает единичного сигнала, а поступает нулевой сигнал с инвертора 24. На выходе элемента И 20 не вырабатывается единичного сигнала и счетчик 22 сбоев не срабатывает. Устройство управления после получения сигнала о постоянной неисправности приступает к тестовым проверкам и диагностике устройства распределения, выводя его предварительно из рабочей конфигурации.
Счетчик 22 сбоев считает кратковременные неисправности (сбои), и информация об их количестве посту- 20 пает на блок 23. Если количество сбоев превышает заданный порог, то в управляющее устройство поступает сигнал о превышении порога. Имеется возможность, оперативно адаптируясь 25 к текущему этапу эксплуатации устройства, изменить порог автоматически или вручную. Таймер 21 служит для задания моментов обнуления счетчика 22 сбоев после истечения промежутка времени, в течение которого накапливается информация в счетчике 22 сбоев для сравнения, т.-е. если в счетчике к моменту обнуления накопилось некоторое число сбоев, не превышающее порога, то эти сбои не принимают- 35 ся во внимание, поскольку они являются, очевидно, редкими и не требуют проведения диагностики. При этом пороговое значение выбирается так, что при нормальной работе блока число сбоев за выбранный промежуток времени не превышает некоторой допустимой величины. Если число сбоев за задаваемый таймером 21 промежуток времени превышает пороговое значение, то это считается аварийной ситуацией и сигнал об этом выдается через блок сопряжения в устройство управления, которое в этом случае переходит к диагностике» Блок 17 фиксации момен— 50 тов поступления команды следит за состоянием адресных и информационных выходов блока 1 сопряжения.
При изменении значения хотя бы на одном выходе (шине), что свидетельствует о приходе новой команды, блок 17 вырабатывает кратковременный импульс, который поступает на вход элемента 18 задержки и на вход установки в ноль триггера 19. Триггер опрокидывается в нулевое состояние, а схема задержки задерживает импульс на время, необходимое для записи и выдачи информации из блока 4. После истечения этого времени импульс поступает на вход установки 1 триггера 19, он переключается в единичное состояние и на первый вход элемента И 20 поступает единичный, разрешающий фиксацию сбоев сигнал.

Claims (1)

  1. Формула изобретения
    Устройство распределения сигналов управления комплектами для узлов коммутации с программным управлением по авт.св. № 1164904, о т л и ч а ю щ е е с я тем, что, с целью повышения надежности устройства путем исключения кратковременных сбоев, введены последовательно соединенные блок фиксации момента поступления команды, первый и второй входы которого подключены соответственно к входам регистров адреса и информации, элемент задержки, триггер, второй вход которого объединен с входом элемента задержки, элемент И, счетчик сбоев и блок задания порога, таймер, селектор импульсов, включенный между первым выходом блока сравнения и первым входом блока сопряжения, через введенный инвертор соединенный с вторым входом элемента-И, третий вход которого подключен к первому Выходу блока сравнения, причем выход таймера подключен к второму входу счетчика сбоев и объединен с выходом блока задания порога, подключенного к второму входу блока сопряжения.
SU874290118A 1987-07-27 1987-07-27 Устройство распределени сигналов управлени комплектами дл узлов коммутации с программным управлением SU1478372A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874290118A SU1478372A2 (ru) 1987-07-27 1987-07-27 Устройство распределени сигналов управлени комплектами дл узлов коммутации с программным управлением

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874290118A SU1478372A2 (ru) 1987-07-27 1987-07-27 Устройство распределени сигналов управлени комплектами дл узлов коммутации с программным управлением

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU1164904 Addition

Publications (1)

Publication Number Publication Date
SU1478372A2 true SU1478372A2 (ru) 1989-05-07

Family

ID=21321699

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874290118A SU1478372A2 (ru) 1987-07-27 1987-07-27 Устройство распределени сигналов управлени комплектами дл узлов коммутации с программным управлением

Country Status (1)

Country Link
SU (1) SU1478372A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1164904, кл. Н 04 М 3/18, 1983. *

Similar Documents

Publication Publication Date Title
US3751685A (en) Redundant pulse supply system
US3451042A (en) Redundant signal transmission system
US4222515A (en) Parallel digital data processing system with automatic fault recognition utilizing sequential comparators having a delay element therein
US4490581A (en) Clock selection control circuit
SU1478372A2 (ru) Устройство распределени сигналов управлени комплектами дл узлов коммутации с программным управлением
CN109729235B (zh) 一种视频处理器中的时钟备份电路及视频处理器
GB1122472A (en) Systems for testing components of logic circuits
US3399395A (en) Chain switch
SU1175029A1 (ru) Устройство дл контрол последовательности импульсов
SU1562898A1 (ru) Многоканальное устройство дл ввода-вывода информации
SU1241467A1 (ru) Устройство дл контрол последовательности импульсов
SU1265972A1 (ru) Устройство дл формировани импульсов
SU1509911A1 (ru) Устройство дл отключени модулей от магистрали
SU1539978A1 (ru) Устройство дл временного разделени импульсных сигналов
KR960012308B1 (ko) 통신장치에 있어서 시스템 유지 및 보수를 위한 제어회로
SU1443164A1 (ru) Шинный коммутатор
SU1610602A1 (ru) Коммутирующее устройство
SU1501059A1 (ru) Устройство дл контрол блока управлени
SU1366977A1 (ru) Устройство дл контрол интегральных схем
SU1078623A1 (ru) Устройство делени частоты импульсов с контролем
SU1361558A1 (ru) Устройство дл контрол последовательности импульсов
SU1338033A2 (ru) Устройство дл контрол последовательности импульсов
JPS6339254A (ja) デイジタル交換機の障害検出装置
CA1079368A (en) Tone detection synchronizer
SU1078617A2 (ru) Реверсивный преобразователь-распределитель импульсов