SU1078623A1 - Устройство делени частоты импульсов с контролем - Google Patents

Устройство делени частоты импульсов с контролем Download PDF

Info

Publication number
SU1078623A1
SU1078623A1 SU823497261A SU3497261A SU1078623A1 SU 1078623 A1 SU1078623 A1 SU 1078623A1 SU 823497261 A SU823497261 A SU 823497261A SU 3497261 A SU3497261 A SU 3497261A SU 1078623 A1 SU1078623 A1 SU 1078623A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
pulse
pulse frequency
inverter
Prior art date
Application number
SU823497261A
Other languages
English (en)
Inventor
Валерий Дмитриевич Перегудов
Original Assignee
Войсковая Часть 25840
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая Часть 25840 filed Critical Войсковая Часть 25840
Priority to SU823497261A priority Critical patent/SU1078623A1/ru
Application granted granted Critical
Publication of SU1078623A1 publication Critical patent/SU1078623A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

УСТРОЙСТВО ДЕЛЕНИЯ ЧАСТОТЫ ИМПУЛЬСОВ С КОНТРОЛЕН, содержащее делитель частоты импульсов, элемент вьщелени  первого импульса, элемент задержки, первый и второй элементы И, триггер и инвертор, вход которого соединен с выходом делител  частоты импульсов и первым входом первого элемента И, выход которого соединен с входом сброса триггера , выход и вход установки которого соединены соответственно с выходом сигнала o Jибки устройстваделени  частоты импульсов с контролем и входом сброса делител  частоты импульсов, счетный вход которого соединен с входс и устройства делени  частоты импульсов с контролем и тактовьм входом элемента выделени  первого импульса, выход которого соединен с входом элемента задержки, выход которого соединен с входом сброса элемента выделени  первого импульса, и вторым входом первого элемента И, а выход инвертора соединен с первым входом второго элемента И, отличающеес fi тем, что, с целью повычени  достоверности контрол , в него введены дополнительный инвертор и элеi мент ИЛИ-НЕ, выход, первый и второй входы которого соединены соответ (Л ственно с входом установки триггера , выходом первого элемента И и выходом второго элемента И, второй вход которого соединен с выходс 1 дополнительного инвертора, вход которого соединен с выходом элемента задержки.

Description

Изобретение относитс  к автомати ке и вычислительной технике и может испольэоватьсг  дл  преобразовани  частоты импульсного сигнала с контролем правиль  ости функционировани  Известно устройство делени  частоты импульсов с контролем, содержащее делитель частоты,. элемент выделени  первого импульса, элемент задержки, первый и второй элементы И, инвертор и триггер, счетный вход устройства соединен с входом делите л  частоты и сигнальнь1М входом элемента выделени шервого импульса , выход которого соединен с входом элемента задержки, вход установ ки элемента вьщелени  первого им-, пульса соединен с выходом элемента {задержки и первыми входами первого и второго элементов И, выходы которых соединены с входами соответстве но сброса и установки триггера, а вторые входы первого и второго элементов И соединены соответственно с входом и выходом инвертора, вход которого соединен с .выходом делител  частоты импульсов, вход установки которого соединен с вькодом второго элемента И . Недостатком устройства делени  частоты импульсов.с контролем  вл етс  относительно низка  достоверность контрол . Наиболее близким к предлагаемому по технической сущности  вл етс  устройство делени  частоты импульсо с контролем, содержащее делитель частоты импульсов, элемент вьщелени  первого импульса, элемент задер ки, первый и второй элементы И, триггер и инвертор И, вход которого соединен с выходом делител  частоты импульсов и первым входом пер вого элемента И, выход которого соединен с входом сброса триггера, выход и вход установки которого сов динены соответственно с выходом сиг нала ошибки устройства делени  частоты импульсов с контролем и входом сброса делител  частоты импульсов , счетный вход которого соединен с входом устройства делени  частоты импульсов с контролем и тактовым вх дом элемента выделени  первого импульса , выход которого соединен с входом элемента задержки, выход кот рого соединен с входом сброса элемента выделени  первого импульса, и вторым входом первого элемента И, а выход инвертора соединен с nepBtJM входом второго элемента И 2 . : Недостатком устройства делени  частоты импульсов  вл етс  относительно низка  достоверность контрол Цель изобретени  - повычение достоверности КОИТГО.ГЯ . Поставленна  цель достигаетс  тем, что в устройство делени  частоты импульсов с контролем, содержащее делитель частоты импульсов, элемент выделени  первого импульса, элемент задержки , первый и второй элементы И, триггер и инвертор, вход которого соединен с выходом делител  частоты импульсов и первым входом первого элемента И, выход которого соединен с входом сброса триггера, выход и вход установки которого соединены соответственно с выходом сигнала ошибки устройства делени  частоты импульсов р контролем и входом сброса делител  частоты импульсов, счетный вход которого соединен с входом устройства делени  частоты импульсов с контролем и тактовым входом элемента выделени  первого импульса, выход которого соединен с входом элемелта задержки, выход которого соединен с входом сброса элемента выделени  первого импульса, и вторым входом первого элемента И, а выход инвертора соединен с первым входом второго элемента И, введены дополни-; тельный инвертор и элемент ИЛИ-НЕ, выход, первый и второй входы которого соединены соответственно с входом установки триггера, выходом первого элемента И и выходом второго элемента И, второй вход которого соединен с выходом дополнительного инвертора, вход которого соединен с выходом элемента задержки. На чертеже показана структурна  схема устройства делени  частоты импульсов. I Устройство делени  частоты импульсов с контролем содержит делитель 1 частоты импульсов, элемент 2 выделени  первого импульса, элемент 3 задержки, первый 4 и второй 5 элементы И, триггер 6, инвертор 7, дополнительный инвертор 8 и элемент ИЛИ-НЕ 9. Вход инвертора 7 соединен с выходом делител  1частоты импульсов и первым входом первого элемента И 4, выход которого соединен с входом сброса триггера 6, выход и вход установки которого соединены соответственно с внходом 10 сигнала сшибки устройства делени  частоты импульсов с контролем и входом сброса делител  1 частоты импульсов, счетный вход которого соединен с входом 11 устройства делени  частоты импульсов с контролем и тактовым входом элемента 2выделени  первого импульса, выход которого соединен с входом элемента 3задержки, выход которого соединен с входом сброса элемента 2 выделени  первого импульса, и вторым входом первого элемента И 4, а выход инвертора 7 соединен с первым входом второго элемента 5. Выходу пер вый и второй входы элемента ИЛИ-НЕ 9 соединены соответственно с входом установки триггера б, выходом первого элемента И 4 и выходом второго элемента И 5, второй вход которо го соединен с выходом дополнительно го инвертора 8, вход которого соединен с выходом элемента 3 эадержки Устройство работает следукщим об разом. В исходном состо нии элемент 2 выделени  первого импульса открыт. Первый импульс входной последовательности , подаваемой на вход 11 устройства, поступает также на вход элемента 3 задержки. При этом элемент 2 выделени  первого импульса запираетс  и последукхпие импульсы с входа 11 устройства не проход т на вход элемента 3 задержки. Через врем , равное величине вре мени Зсщержки элемента 3 задержки и соответственно времени задержки сигнала в делители 1 частоты импуль сов, на выходе элемента 3 задержки по вл етс  импульс, который поступает на первый .вход элемента И 4 и через .инвертор 8 на первый вход элемента jt 5 и на вход сброса элемента 2, перевод  последний в исходное (открытое) состо ние. Если делитель 1 частоты импульсов исправен и работает без сбоев, то импуль с его выхода, действу  одновременно с выходным импульсом элемента 3 задержки, откгчлвает элемент И 4 и подтверждает нулевое состо ние триг гера б, соответствующее отсутствию ошибок в делителе 1. Если в результате сбо  или отказ в делителе 1 частоты импульсов импульс на его выходе не совпадает во времени с выходным импульсом элемен та 3 задержки (первый импульс отсут ствует, а второй есть - Запаздывание ), то на каждом входе элементов И 4 и 5 будут противоположные логические сигналы, а на выходе этих элементов низкие логические уровни, которые через элемент ИЛИНЕ 9 переключают триггер б в единичное состо ние. При этом на его выходе 10 по вл етс  сигнал, свидетельствукщий об осиибке в счетном элементе. Сигнал оьшбки по вл етс  и в том случае, когда возникает неисправность в делителе 1 частоты импульсов типа ,Короткое замыкание . D этом случае импульс на выходе делител  1 частоты импульсов не совпада-, ет во времени с выходным импульсом элемента 3 задержки (первый импульс есть,- а второго нет - Опережение) . На каждом входе элементов И 4 и 5 будут также противоположные логические сигналы, а на выходе этих элементов низкие логические уровни , которые через элементы 9 переключают триггер б в единичное состо ние. С приходом очередного импульса входной последовательности начинаетс  следующий цикл работы устройст« ва..Если в делителе 1 частоты импульсов был сбой, то в конце следующего цикла работы устройства триггер б переводитс  импульсом с выхода элемента И 4 в исходное нулевое состо ние. В случае устойчивого , отказа в делителе 1 частоты импульсов триггер б будет посто нно находитьс  в единичном состо нии, и сигнал сшибки будет посто нно находитьс  в единичном состо нии, а сигнал схчибки будет представл ть собою сигнал посто нного уровн . Таким образом, предлагаемое устройство уверенно обнаруживает неисправности типа Короткое замыкание, случайные сбои и отказы в счетном элементе, что позвол ет повысить достоверность контрол .

Claims (1)

  1. УСТРОЙСТВО ДЕЛЕНИЯ ЧАСТОТЫ ИМПУЛЬСОВ С КОНТРОЛЕМ, содержащее делитель частоты импульсов, элемент выделения первого импульса, элемент задержки, первый и второй элементы И, триггер и инвертор, вход которого соединен с выходом делителя частоты импульсов и первым входом первого элемента И, выход которого соединен с входом сброса триггера, выход и вход установки которого соединены'соответственно с выходом сигнала ошибки устройстваделения частоты импульсов с контро- лем и входом сброса делителя частоты импульсов, счетный вход которого соединен с входом устройства деления частоты импульсов с контролем и тактовьвл входом элемента выде· ления первого импульса, выход которого соединен с входом элемента задержки, выход которого соединен с входом сброса элемента выделения первого импульса, и вторым входом первого элемента И, а выход инвертора соединен с первым входом второго элемента И, отличающеес fi тем, что, с целью повышения достоверности контроля, в него введены дополнительный инвертор и элемент ИЛИ-HE, выход, первый и второй входы которого соединены соответственно с входом установки триггера, выходом первого элемента И и выходом второго элемента И, второй вход которого соединен с выходе»! дополнительного инвертора, вход которого соединен с выходом элемента задержки.
    SU 107862(
SU823497261A 1982-09-29 1982-09-29 Устройство делени частоты импульсов с контролем SU1078623A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823497261A SU1078623A1 (ru) 1982-09-29 1982-09-29 Устройство делени частоты импульсов с контролем

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823497261A SU1078623A1 (ru) 1982-09-29 1982-09-29 Устройство делени частоты импульсов с контролем

Publications (1)

Publication Number Publication Date
SU1078623A1 true SU1078623A1 (ru) 1984-03-07

Family

ID=21031111

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823497261A SU1078623A1 (ru) 1982-09-29 1982-09-29 Устройство делени частоты импульсов с контролем

Country Status (1)

Country Link
SU (1) SU1078623A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР W 532861, кл. Q 06 F 11/09, 1976. 2. Авторское свидетельство СССР 545986, кл. с; 06 F 11/00, 1977 (прототип). *

Similar Documents

Publication Publication Date Title
SU1078623A1 (ru) Устройство делени частоты импульсов с контролем
SU1094152A1 (ru) Контролируемый делитель частоты
SU966913A1 (ru) Устройство контрол
SU1725388A1 (ru) Двоичное пересчетное устройство с контролем
SU1048579A1 (ru) Устройство дл контрол счетчика
SU1764202A1 (ru) Трехканальное мажоритарно-резервированное устройство
RU1354989C (ru) Устройство для контроля цифровых узлов
RU1802407C (ru) Мажоритарное устройство
CA1079368A (en) Tone detection synchronizer
SU1042184A1 (ru) Резервированное пересчетное устройство
SU737915A1 (ru) Измеритель временных интервалов
SU972513A2 (ru) Устройство дл контрол последовательности импульсов
SU1129740A1 (ru) Счетный элемент с контролем
SU488321A1 (ru) Резервированный генератор
SU1099395A1 (ru) Приемник команд согласовани скоростей
SU427480A1 (ru) Резервированный счетчик импульсов
SU1265995A1 (ru) Резервированный делитель частоты
SU1345340A1 (ru) Счетный элемент с контролем
SU1676076A1 (ru) Устройство дл контрол серий импульсов
SU1298750A1 (ru) Устройство дл обнаружени сост заний в синхронизируемых дискретных блоках
SU1163473A1 (ru) Резервированный делитель частоты
SU1277385A1 (ru) Г-триггер
SU1034162A1 (ru) Устройство дл формировани серий импульсов
SU1264186A1 (ru) Устройство дл контрол цифровых блоков
SU1149267A1 (ru) Устройство дл контрол дешифратора