SU1042184A1 - Резервированное пересчетное устройство - Google Patents

Резервированное пересчетное устройство Download PDF

Info

Publication number
SU1042184A1
SU1042184A1 SU802959480A SU2959480A SU1042184A1 SU 1042184 A1 SU1042184 A1 SU 1042184A1 SU 802959480 A SU802959480 A SU 802959480A SU 2959480 A SU2959480 A SU 2959480A SU 1042184 A1 SU1042184 A1 SU 1042184A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
counter
channel
majority
Prior art date
Application number
SU802959480A
Other languages
English (en)
Inventor
Владимир Григорьевич Калинин
Original Assignee
Предприятие П/Я М-5068
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5068 filed Critical Предприятие П/Я М-5068
Priority to SU802959480A priority Critical patent/SU1042184A1/ru
Application granted granted Critical
Publication of SU1042184A1 publication Critical patent/SU1042184A1/ru

Links

Landscapes

  • Hardware Redundancy (AREA)

Abstract

РЕЗЕРВИРОВАННОЕ ПВРЕСЧЕТНОЕ УСТРОЙСТВО, содержащее три канала, каждый иэ которых содержит счетчик, JK-триггер, элемент И-НЕ, два инвертора и мажоритарный элемент, выхоД которого соединен с R- входом 3(К-трИГгера , выход СГК-триггера соединен с входом мажоритарного элемента сврвг го канала и входами мажоритарных элементов остальных каналов, выходы JKТ1 иггеров которых подключены к ос- тальным входам мажоритарного элемента данного канала, при этом счетный вход счетчика соединен со счетным входом канала, входы элемента И-НЕ подключены к выходам cooTBeTCTByiaunx разр дов счетчика, а его выход т к входу инвертора, выход которого соединен с 3-входим tlК-триггера, о т ли ч а юте е с   тем, что, с целью повышени  достоверности функционировани , в каждый канал введен элемент И, первый вход которого соединен -со счетным входом JК-триггера и выходом второго инвертора, вход которого подключен к счетному входу канала , второй вход элемента И соединен с выходом мажоритарного элемента, а выход элемента И подключен к входу (П установки в нуль раэр дов счетчика, выход элемента И-НЕ соединен с V-BXOдом счетчика. 8-1 кэ 00 4: JJT

Description

Изобретение относитс  к автоматике и вычислительной технике и может быть применено в резервированных уст ройствах дл  осуществлени  счета импульсов по любому целочисленному основанию , Известен резервированный счетчик, содержащий три канала, каждый из которых содержит счетчик, триггер, мажоритарный элемент, элемент И, инвер тор и блок установки разр дов сче-тчи ка 1. . Недостатком известного устройства  вл етс  относительна  сложность, обусловленна  наличием блока установ ки разр дов счетчика, что снижает надежность устройства. Кроме того, практическа  реализаци  такого счетчика на стандартных сери х интеграль ных микросхем затруднена, Наиболее близким к предлагаемому по технической сущности  вл етс  резервированное пересчетное устройство содержащее три канала, каждый из которых содержит счетчик, ЙК-триггер, мажоритарный элемент, элемент И-НЕ . и два инвертора, выход элемента И-НЕ соединен с входом первого инвертора, выход которого подключен к R-входу 5к-триггера, ЗК-вход которого соединен с выходом мажоритарного элемента , счетный вход счетчика соединен с счетным входом канала, выход 3 Ктриггера подключен к входу мажоритар ного элемента своего канала и входам мажоритарных элементов остальных каналов , выходы 5,К-триггеров которых соединены с остальньами входами мажоритарного элемента данного канала, а выходы элемента И-НЕ подключены к соответствующим выходам разр дов счетчика 2. Недостатком известного устройст ва  вл етс  относительно низка  достоверность функционировани , обусловленна  неоднозначностью состо ний резервных счетчиков, возникающей при восстановлении их синхронной работы. Цель изобретени  - повышение достоверности функционировани . Поставленна  цель достигаетс  тем что в резервированное пересчетное устройство, содержащее три канала, каждый из которых содержит счетчик, ЗК-триггер, элемент И-НЕ, два инвертора и мажоритарный элемент, выход которого соединен с R-входоМ ЗК-триг гера, выход ЭК-триггера соединен со входом мажоритарного элемента канала и входами мажоритарных элементов остальных каналов , выходы -Э К-триггеров которых подключены к остальным вхоДс1М Мс оритарного элемента данного канала, при этом счетный вход счетчи ка соединен со счетным входом канала , выходы элемента И-НЕ подключены к выходам соответствующих разр дов счетчика, а его выход - к входу ийвертора , выход которого соединен с Л-входом 1К-триггера, введен элемент И, первый вход которого соединен со счетным входом 1К-триггера и выходом второго инвертора, вход которого подключен к счетному входу канала, второй вход элемента И соединен с выхо- дом мажоритарного элемента, а йыход элемента И подключен,к входу установки в нуль разр дов счетчика, выход элемента И-НЕ соединен с V-входом счетчица. На фиг.1 показана схема одного канала резервированного пересчетного устройства,-на фиг.2 - временные диаграммы работы устройства. Резервированное пересчетное устройство содержит три канала, каждый из которых содержит счетный вход 1 данного канала, инвертор 2, элемент И 3, счетчик 4, элемент И-НЕ 5, инвертор 6, 1К-триггер 7, входы и мажоритарного элемента 9,выход которого соединен с К-входом 3 К-триггера 7 и вторым входом элемен ,та И 3, первый вход которого объеди;нен с выходом инвертора 2 и счетным входом ЗК-триггера 1, выход которого подключен ко входу мажоритарного элемента 9 своего канала и входам мажоритарных элементов 9 остальных каналов, выходил ЗК-триггеров 7 котоE jx пЪдКлюче ны к остальным входам и 8 3 мажоритарного элемента 9 данного канала, при этом 1-вход ЗКтриггера соединен с выходом второго инвертора 6, вход которого объединен с вькодом элемента И-НЕ 5 и V-входом счетчика 4, счетный вход которого соединен со счетным входом данного канала 1 и входом инвертора 2, вход установки в нуль счетчика 4 подключен .к выходу элемента ИЗ, а входы элемента И-НЕ 5 соединены с соответствующими выходами счетчика 4. Устройство работает следующим образом . Рассмотрим работу устройства дл  основани  счета (при этом число разр дов счетчика ). Предположим что счетчики 4 и 1Ктриггеры 7 во всех резервных каналах наход тс  в нулевом состо нии. В этом случае на выходе элемента й-НЕ 5, а следовательно и на входе счетчика 4 присутствует высокий потенциал, разрешающий работу счетчику 4, при этом на выходе мажоритарного элемента 9 присутствует низкий потенциал, запрещающий прохождение инверсньвс входных импульсов-через элемент ИЗ на вход установки в нуль счетчика 4. Положительные импульсы счетного входа 1 поступают на счетный вход счетчика 4. Происходит процесс заполнени  счетчика 4 входными импульсами. После отсчета счетчиком 4 одиннадца того импульса на выходе элемента
И-НЕ 5 по вл етс  низкий уровень, поступающий на V-вход счетчика 4, запреща  ему дальнейший счет импульсов , и через инвертор 6 на -вхо  ЗК-триггера 7 по переднему фронту следукадего входного импульса 1К-тЬиггер 7 устанавливаетс  в единичное состо ние. Сигнал с выхода :}К-триггера 7 поступает на вход мажоритарного элемента 9. Если в этот же момент произошло срабатывание 1Ктриггера 7 и в резервных каналах, то на входы мажоритарных элементов 9 поступают сигналы, привод щие к тому, что на выходе мажоритарного элемента 9 по вл етс  положительнйй импульс, поступающий на К-вход ЗКг триггера 7 и на второй вход элемента И 3,разреша  прохождение через элет мент И 3 инверсного входного импульс Очередной инверсный входной импульс через элемент ИЗ поступает на вход установки в нуль счетчика 4 и врзвращает его в исходное состо ние, ода- новременно по его заднему фронту
возвращаютс  в исходное состо ние JK-триггеры 7, после чего цикл счета повтор етс . При рассинхронизации всех резервных каналов ;3к-триггер 7 остаетс  в состо нии единицы до тех пор, пока не сработает аналогичный триггер в одном из резервных каналов, после чего на выходе мажоритарных элементов 9 по вл етс  сигнал, разрешающий обнуление счетчика 4, и возвращение в исходное состо ние3 К
0 триггеров 7. Тем самым восстанавливаетс  синхронна  работа счетчиков 4 во всех резервных .каналах. ЗаданНое основание счета К задаетс  путем с дешифрации элементом И-НЕ состо ни  К-1 счетчика 4. Выходной сигнал снимаетс  с разр дов счетчика 4.
По Сравнению с известным устройством предлагаемое устройство не имеет неоднозначности в начальном состо нии резервных счётчиков, так как .происходит одновременное обнуление всех разр дов счетчика по переднему фронту инверсного входного сигнала.

Claims (1)

  1. РЕЗЕРВИРОВАННОЕ ПБРЕСЧЕТНОЕ УСТРОЙСТВО, содержащее три канала, каждый из которых содержит счетчик, JK-триггер, элемент И-НЕ, два инвертора и мажоритарный элемент, выход которого соединен с R-входом χκ-триггера, выход ТК-триггера соединен с входом мажоритарного элемента своего канала и входами мажоритарных эле* ментов остальных каналов, выходы JKтриггеров которых подключены к ос- тальным входам мажоритарного элемента данного канала, при этом счетный вход счетчика соединен со счетным входом канала, входы элемента И-НЕ подключены к выходам соответствующих разрядов счетчика, а его выход * к входу инвертора, выход которого соединен с J -входом Л К-триггера, о т ли ч а ю щ е е с я тем, что, с целью повышения достоверности функционирования, в каждый канал введен элемент И, первый вход которого соединен со счетным входом jK-триггера и выходом второго инвертора, вход которого подключен к счетному входу канала, второй вход элемента И соединен с выходом мажоритарного элемента, а 8 выход элемента И подключен к входу * установки в нуль разрядов счетчика, f выход элемента И—НЕ соединен с V-входом счетчика, f
    Q0 >
SU802959480A 1980-07-11 1980-07-11 Резервированное пересчетное устройство SU1042184A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802959480A SU1042184A1 (ru) 1980-07-11 1980-07-11 Резервированное пересчетное устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802959480A SU1042184A1 (ru) 1980-07-11 1980-07-11 Резервированное пересчетное устройство

Publications (1)

Publication Number Publication Date
SU1042184A1 true SU1042184A1 (ru) 1983-09-15

Family

ID=20909416

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802959480A SU1042184A1 (ru) 1980-07-11 1980-07-11 Резервированное пересчетное устройство

Country Status (1)

Country Link
SU (1) SU1042184A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское -сви етельетво СССР О 427480, кл. Н 03 К 23/00, 1972. 2. Авторское свидетельство СССР по за вке 2627829/18-21, кл. Н 03 К 21/34, 11.07.80. *

Similar Documents

Publication Publication Date Title
SU1042184A1 (ru) Резервированное пересчетное устройство
GB1147552A (en) Radio navigation receiver
SU1108439A1 (ru) Устройство дл перемножени кодов
SU864538A1 (ru) Устройство допускового контрол
SU1018217A1 (ru) Устройство дл выделени первого и последнего импульсов в пачке
SU1057960A1 (ru) Устройство дл контрол распределител
SU970669A1 (ru) Селектор импульсов по длительности
SU1363432A1 (ru) Частотно-фазовый дискриминатор
SU1275321A1 (ru) Устройство дл определени ортогональности двух электрических сигналов
SU993460A1 (ru) Пересчетное устройство
SU1730713A1 (ru) Цифровой частотный детектор
SU809533A1 (ru) Преобразователь импульсной после-дОВАТЕльНОСТи B ОдиНОчНый пР МО-угОльНый иМпульС
SU915163A1 (ru) Способ защиты преобразователя 1 /
SU1689953A1 (ru) Устройство дл резервировани генератора
SU1241449A1 (ru) Селектор импульсов
SU1141583A1 (ru) Стартстопное приемное устройство
SU674210A1 (ru) Дискриминатор двух импульсных последовательностей
SU1276993A1 (ru) Датчик определени начала и окончани шторма автоматической гидрометеорологической станции
SU966913A1 (ru) Устройство контрол
SU1256195A1 (ru) Счетное устройство
SU1182668A1 (ru) Делитель частоты следовани импульсов
SU1095427A1 (ru) Устройство дл защиты от импульсных помех
SU1106008A1 (ru) Селектор серий импульсов по длительности
SU1751774A1 (ru) Многоканальный интерфейс
SU610297A1 (ru) Устройство экстрапол ции временного интервала