SU1083237A2 - Запоминающее устройство с исправлением ошибок - Google Patents

Запоминающее устройство с исправлением ошибок Download PDF

Info

Publication number
SU1083237A2
SU1083237A2 SU833544719A SU3544719A SU1083237A2 SU 1083237 A2 SU1083237 A2 SU 1083237A2 SU 833544719 A SU833544719 A SU 833544719A SU 3544719 A SU3544719 A SU 3544719A SU 1083237 A2 SU1083237 A2 SU 1083237A2
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
inputs
outputs
register
Prior art date
Application number
SU833544719A
Other languages
English (en)
Inventor
Виктор Николаевич Горшков
Сергей Михайлович Богданов
Михаил Николаевич Кондратьев
Original Assignee
Пушкинское Высшее Ордена Красной Звезды Училище Радиоэлектроники Противовоздушной Обороны
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Пушкинское Высшее Ордена Красной Звезды Училище Радиоэлектроники Противовоздушной Обороны filed Critical Пушкинское Высшее Ордена Красной Звезды Училище Радиоэлектроники Противовоздушной Обороны
Priority to SU833544719A priority Critical patent/SU1083237A2/ru
Application granted granted Critical
Publication of SU1083237A2 publication Critical patent/SU1083237A2/ru

Links

Abstract

ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО С ИСПРАВЛЕНИЕМ ОШИБОК по авт. св. № 920845, отличающеес  тем, что, с целью повьппени  надежное, ти, оно содержит элементы ИЛИ, ИЛИ-НЕ и И, причём входы элемента ШШ подключены к выходам регистра сдвига, входы элемента ИЛИ-НЕ соединены с соответствующими выходами блока кодировани , а выход подключен к первому входу .элемента И, второй вход которого соединен с выходом элемента ИЛИ, выход элемента И  вл етс  выхо ,дом устройства.

Description

о
00
со ю со f . 1 Предлагаемое изобретение относитс  к запоминающим устройствам, в которых производитс  контроль работоспособности накопител  и аппаратур дл  коррекции ошибок. По основному авт.св. № 920845 известно запоминающее устройство с . исправлением ошибок, содержащее нако питель, сумматоры по модулю два, генератор импульсов, регистр сдвига, блок местного управлени , блок корре ции, блок кодировани -декодировани  и регистр числа, выход которого подключен к первым входам блока коррекции и блока ко;у1ровани -декодировани , выход которого соединен с вторым входом блока коррекции, выход которого  вл етс  выходом устройства входы сумматоров по модулю два подключены соответственно к выходам накопител  и регистра сдвига, а выходы - к входам регистра числа, выход блока местного управлени  соединен с вторым входом блока кодировани -декодировани , первьм входом регистра сдвига и входом генератора импульсов выход которого подключен к второму входу регистра сдвига, вход блока местного управлени   вл етс  управл  ющим входом устройства. ClJ. В таком устройстве при контроле аппаратуры дл  коррекции ошибок в регистре сдвига имитируетс  ошибка, котора  с помощью сумматоров по моду лю два вноситс  в считьшаемое из накопител  слово. При этом, если в сум маторах по модулю два в одном или нескольких разр дах имеютс  отказы, которые равносильны наличию кода О на соответствующих входах сумматоров соединенных с выходами регистра сдви га, то при этом контроль аппаратуры дл  коррекции ошибок либо Совсем не производитс  (при отказах в О всех входов сумматоров по модулю два, соединенных с выходами регистра сдвига), либо производитс  не в полной мере (при отказах рассмотренного типа на одном или нескольких входах сумматоров по модулю два). Следовательно , недостатком этого устройства  вл етс  неполнота контрол  его узлов , что обуславливает низкую достоверность контрол  устройства. Цель предлагаемого изобретени  повьш1ение достоверности контрол  устройства. Поставленна  цель достигаетс  тем что в запоминающее устройство с 72 исправлением ошибок введены элементы ИЛИ, Ш1И-НЕ и И, причем входы элемента ИЛИ подключены к выходам регистра сдвига, входы элемента ИЛИ-НЕ оединены с соответствующими вьпсодами лока кодировани , а выход подключен к rfepBOMy входу элемента И, второй вход которого соединен с выходом элемента ИЛИ, выход элемента И  вл етс  дополнительным выходом устройства. На чертеже изображена структурна  схема предлагаемого изобретени . Устройство содержит накопитель 1, группу сумматоров 2 по модулю два, регистр 3 сдвига с числом разр дов на единицу больше числа разр дов считанного слова, регистр 4 числа, блок 5 коррекции, блок 6 кодировани -декодировани , генератор 7 импульсов, служаш;ий дл  генерации начальной единицы, блок 8 местного управлени , состо щий, например, из последовательного соединенных двухразр дного регистра и дешифратора режима диагностики (на чертеже не показаны), элемент ИЛИ 9, элемент ИЛИ-НЕ 10, элемент И 11 и дополнительный выход 12. Выход регистра 4 подключен к первым входам блока 5 и блока 6, выход . которого соединен с вторым входом блока 5. Входы сумматоров 2 подключены Соответственно к выходам накопител  1 и регистра 3, а выходы - к входам регистра 4. Выход блока 9 соединен с вторым входом блока 6, первым входом регистра 3 и входом генератора 7, выход которого подключен к второму входу регистра 3. Выходы регистра 3 сдвига соединены с входами э/гемента ИЛИ 9. Выходы блока 6 подключены к входам элемента ИЛИ-НЕ 10, выход которого соединен с первым входом элемента И 11, второй вход которого подключен к выходу элемента ИЛИ 9. Вход блока 8  вл етс  управл ющим входом устройства, на которьй подаютс  сигналы процессора (на чертеже не показан). Выход 12 элемента И 11  вл етс  дополнительным выходом устройства. Работу устройства рассмотрим при функционировании в трех основных релСИМЗл Основной рабочий режим. Слово, считанное из накопител  1,через сумматоры 2 поступает на регистр 4. Поскольку в этом режиме регистр 3 пос

Claims (1)

  1. ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО
    С ИСПРАВЛЕНИЕМ ОШИБОК по авт. св.
    № 920845, отличающееся тем, что, с целью повышения надежности, оно содержит* элементы ИЛИ, ИЛИ-НЕ и И, причём входы элемента ИЛИ подключены к’ выходам регистра сдвига, входы элемента ИЛИ-НЕ соединены с соответствующими выходами блока кодирования, а выход подключен к первому входу элемента И, второй вход которого соединен с выходом элемента ИЛИ, выход элемента И является выходом устройства.
SU833544719A 1983-01-26 1983-01-26 Запоминающее устройство с исправлением ошибок SU1083237A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833544719A SU1083237A2 (ru) 1983-01-26 1983-01-26 Запоминающее устройство с исправлением ошибок

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833544719A SU1083237A2 (ru) 1983-01-26 1983-01-26 Запоминающее устройство с исправлением ошибок

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU920845A Addition SU174999A1 (ru) УСТРОЙСТВО дл ЗАЩИТЫ ЗЕМЛЕСОСА ОТ НЕГАБАРИТНЫХВКЛЮЧЕНИЙ

Publications (1)

Publication Number Publication Date
SU1083237A2 true SU1083237A2 (ru) 1984-03-30

Family

ID=21047018

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833544719A SU1083237A2 (ru) 1983-01-26 1983-01-26 Запоминающее устройство с исправлением ошибок

Country Status (1)

Country Link
SU (1) SU1083237A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 920845, кл. G 11 С 29/00, 1982 (прототип). *

Similar Documents

Publication Publication Date Title
US5925144A (en) Error correction code circuit that performs built-in self test
US4402045A (en) Multi-processor computer system
US5812438A (en) Arithmetic logic unit and method for numerical computations in galois fields
EP0495642A2 (en) Error detection circuit and method
US5748652A (en) Apparatus for detecting and correcting cyclic redundancy check errors
KR940004982A (ko) 비터비 복호기의 경로 기억 장치
US4569051A (en) Methods of correcting errors in binary data
US4698813A (en) Arrangement for correcting burst errors in shortened cyclical block codes
SU1083237A2 (ru) Запоминающее устройство с исправлением ошибок
KR100188147B1 (ko) 주기적 여유 코드를 이용한 오류검출회로
SU920845A1 (ru) Запоминающее устройство с исправлением ошибок
KR100194643B1 (ko) 비터비 복호기의 메모리 제어장치
SU1644233A1 (ru) Оперативное запоминающее устройство с коррекцией ошибок
SU1083387A1 (ru) Декодер циклического кода с исправлением ошибок и стираний
SU1705829A1 (ru) Устройство дл диагностировани цифровых объектов
SU922877A1 (ru) Запоминающее устройство с автономным контролем 1
KR0149298B1 (ko) 리드-솔로몬 디코더
SU1161990A1 (ru) Запоминающее устройство с коррекцией ошибок
SU1661840A1 (ru) Запоминающее устройство с самоконтролем
SU809399A1 (ru) Устройство дл контрол блоковпОСТО ННОй пАМ Ти
SU1483494A2 (ru) Запоминающее устройство с обнаружением ошибок
SU377873A1 (ru) Запоминающее устройство
SU1649614A1 (ru) Запоминающее устройство с самоконтролем
SU1532979A1 (ru) Посто нное запоминающее устройство с самоконтролем
SU1184014A1 (ru) Устройство дл контрол посто нной пам ти