SU1062694A1 - Веро тностный @ -полюсник - Google Patents

Веро тностный @ -полюсник Download PDF

Info

Publication number
SU1062694A1
SU1062694A1 SU823385195A SU3385195A SU1062694A1 SU 1062694 A1 SU1062694 A1 SU 1062694A1 SU 823385195 A SU823385195 A SU 823385195A SU 3385195 A SU3385195 A SU 3385195A SU 1062694 A1 SU1062694 A1 SU 1062694A1
Authority
SU
USSR - Soviet Union
Prior art keywords
group
outputs
information
counter
switch
Prior art date
Application number
SU823385195A
Other languages
English (en)
Inventor
Владимир Петрович Гондарев
Иван Николаевич Федоренко
Ольга Рудольфовна Лапаухова
Original Assignee
Таганрогский радиотехнический институт им.В.Д.Калмыкова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Таганрогский радиотехнический институт им.В.Д.Калмыкова filed Critical Таганрогский радиотехнический институт им.В.Д.Калмыкова
Priority to SU823385195A priority Critical patent/SU1062694A1/ru
Application granted granted Critical
Publication of SU1062694A1 publication Critical patent/SU1062694A1/ru

Links

Landscapes

  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Abstract

ВЕРОЯТНОСТНЫЙ П-ПОЛЮСНИК, содержащий блок пам ти, первый генератор случайных сигналов, группу схем сравнени , отличающийс  тем,, что, с целью упрощени , он со- . держит ( tt-l) генераторов случайных сигналов (П - число генераторов случайных сигналов в группе), счетчикдешифратор , коммутатор и переключатель , первый информационный вход которого  вл етс  информационным входом Г) -полюсника, информационный выход блока пам ти соединен с вторым информационным входом переключател , информационный выход которого соединен с первыми информационными входами схем сравнени  группы, вторые информационные входы которых подключены к выходам.соответствующих генераторов случайных сигналов группы, ВЫХО.ЦЫ Меньше схем сравнени  группы подключен к соответствующим единичным входам счетчика-деыифратс а , выходы Больше схем сравнени  группы подключены к соответствующим нулевым входам счетчика-дешифратора , выходы Больше и Мень- J ше первой в группе схемы сравнени  (Л совместно с группой информационных выходов счетчика-дешифратора образуют первую группу выходов

Description

Изобретение относитс  к вычислительной технике и предназначено дл  использовани  в качестве управл емо го веро тностного коммутатора при решении широкого класса задач обработки информации. Известны веро тностные полюсники построенные на основе использовани  генераторов исходных случайных импульсных потоков и циклических реги стровых счетчиков. Принцип их работы состоит в подсчете количества случайных импульсов за строго фикси рованные отрезки времени u.t . Эти устройств.а отличаютс  просто той реализации, но имеют ограниченные функциональные возможности, так как возбуждают свои выходы в единич ные состо ни  только с равными веро  тност ми. Известны полю.сники, включающие в свой состав генераторы тактовых и случайных импульсов, запоминающие устройства, схемы сравнени , счетчи ки, линии задержки, схемы совпадени регистры, сумматоры, дешифраторы, схемы выделени  кода 2 . Отличительной особенностью этих устройств  вл етс  возможность возбуждени  выходов в единичные состо  ни  с произвольными веро тност ми, что достигаетс  введением дополнительных затрат времени и оборудовани . Наиболее близким техническим решением к изобретению  вл етс  управ л емый веро тностный п -полюсник (датчик случайнь х чисел) , который содержит датчик первичного потока чисел, блок пам ти, h схем сравнени схемы совпадени , блок выхода. Вход синхронизации подключен к блоку пам ти , второй вход которого  вл етс  управл ющим, и датчику первичного потока чисел, выходы которого подключены к первым входам схем сравнени , к вторым входам которых подключены вьлходы блока пам ти, а выходы схем сравнени  подключены к n-l схемам совпадени  так, что выхо j-ой схемы сравнени  подключен к 1-ой и ()-1)-ой схемам совпадени , выходы которых подключены к первому выходу устройства и через выходной блок - к второму выходу устройства з . Дл  получени  случайных чисел с управл емым распределением в запоминающем устройстве необходимо измен ть значени  функций распределени  F (А). Это требует значительных затрат оборудова ни  дл  хранени  значеНИИ функций распределени  и времени дл  их записи в ЗУ, что усложн ет процесс управлени  устройством и зат рудн ет его использование при обрс.ботке информации.. Целью изобретени   вл етс  упрощение веро тностного полюсника. Дл  достижени  поставленной цели в веро тностный И-полюсник, содержащий блок пам ти, первый в группе генератор случайных сигналов, группу схем сравнени , введены (H-l) генераторов случайных сигналов (ц число генераторов случайных сигналов в группе), счетчик-дешифратор, коммутатор и переключатель, первый информационный вход которого  вл етс  информационным входом П-полюсника, информационный выход блока пам ти соединен с вторым информационным входом переключател , информационный выход которого соединен с первыми информационными входами схем сравнени  группы, вторые информационные входы которых подключены к выходам соответствующих генераторов случайных сигналов группы, выходы Меньше схем сравнени  группы подключены к соответствующим единичным входам счетчика-дешифратора, выходы Больше схем сравнени  группы подключены к соответствующим нулевым входам счетчика-дешифратора, выходы Больше и Меньше первой в группе cxeNttJ сравнени  совместно с группой информационных выходов счетчика-дешифратора образуют первую группу выходов П -полюсника и подключены к группе входов коммутатора соответственно, выходы которого образуйт вторую группу выходов И -полюсника , управл ющим входом которого  вл етс  управл ющий вход коммутатора . На чертеже представлена блок-схема веро тностного полюсника. Веро тностный полюсник содержит вход 1, блок 2 пам ти, переключатель 3, схемы 4 сравнени , генератор 5 случайных сигналов, счетчик-дешифратор 6 41 / выход 7, коммутатор 8, выход 9. Устройство работает следующим образом . Входные сигналы Х с входа 1 или блока 2 пам ти через переключатель 3 поступают на одни входы схем 4 срав;нени . На другие входы этих схем поступают значени  f, вспомогательных случайных сигналов с генераторов 5. В схемах 4 сравнени  выполн ютс  операции сравнени , которые устанавливаютс  с заданными веро тност ми в единичные или нулевые состо ни , управл ющие работой счетчика-дешифратора 6. Выходы последнего непосредственно и через коммутатор 8 подключены к выходам устройства 7 и 9. В результате выполнени , операций сдвига в каждом  русе счетчикадешифратора осуществл етс  подсчетдешифраци  количества единиц на выходах схем 4 сравнени .
Веро тности возбуждени  выходов счетчика-дешифратора 6 и выходов устройства 7 и 9 в единичные состо ни  функционально св заны с входными значени ми Х; . Последнее позвол ет строить простые управл емые веро тностные полюсники. Управление веро тност ми возбуждени  их выходов в единичные состо ни  может осуществл тьс  подачей различных значений Х{ с входа 1 или с блока 2 пам ти, перестройкой генераторов 5 и использованием коммутатора 8 дл  подключени  на выход устройства.
Использование новых элементов и св зей позвол ет значительно упростить управление устройством. Например , если необходимо построить полюсник дл  100 управл емых значений X с биноминальным веро тностным возбуждением выходов при П с 1,10, то в известном устройстве необходимо предварительно вычислить и записать в пам ть 100 .i i 6500 .значений функций распределени , В предлагаемом устройстве дл  этих целей достаточно записать в ЗУ только 100 значений X. Последние могут быть также
0 легко получены с помощью программного счетчика.
Преимущества предлагаемого устройства открывают возможность его широкого использовани  в качестве управ5 л емого веро тностного коммутатора при решении широкого класса задач обработки информации.

Claims (1)

  1. ВЕРОЯТНОСТНЫЙ П-ПОЛЮСНИК, содержащий блок памяти, первый генератор случайных сигналов, группу схем сравнения, отличающийся тем,, что, с целью упрощения, он содержит ( П-1) генераторов случайных сигналов (п - число генераторов случайных сигналов в группе), счетчикдешифратор, коммутатор и переключатель, первый информационный вход которого является информационным входом И-полюсника, информационный выход блока памяти соединен с вторым информационным входом переключателя, информационный выход которого соединен с первыми информационными входами схем сравнения группы, вторые информационные входы которых подключены к выходам.соответствующих генераторов случайных сигналов группы, выходы ’’Меньше’’ схем сравнения группы подключен^! к соответствующим единичным входам счетчика-дешифратсдэа, выходы ''Больше*' схем сравнения группы подключены к соответствующим нулевым входам счетчика-дешифратора, выходы ’’Больше1' и ''Меньше’1 первой в группе схемы сравнения совместно с группой информационных выходов счетчика-дешифратора образуют первую группу выходов Н -полюсника и подключены к группе входов коммутатора соответственно, выходы которого образуют вторую группу выходов И -полюсника, управляющим входом которого является управляющий вход коммутатора.
    SU,.> 106269
SU823385195A 1982-01-25 1982-01-25 Веро тностный @ -полюсник SU1062694A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823385195A SU1062694A1 (ru) 1982-01-25 1982-01-25 Веро тностный @ -полюсник

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823385195A SU1062694A1 (ru) 1982-01-25 1982-01-25 Веро тностный @ -полюсник

Publications (1)

Publication Number Publication Date
SU1062694A1 true SU1062694A1 (ru) 1983-12-23

Family

ID=20993526

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823385195A SU1062694A1 (ru) 1982-01-25 1982-01-25 Веро тностный @ -полюсник

Country Status (1)

Country Link
SU (1) SU1062694A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Гладкий B.C. Веро тностные В14числительныё модели. М., Наука, 1973. 2.Авторское свидетельство СССР № 443378, кл. G 06 F 7/58, 1972. 3.Авторское свидетельство СССР № 213424, кл. G 06 F 7/58 (). 4 , Авторское .свидетельство СССР 892715, кл. Н 03 К 13/24, 1980. *

Similar Documents

Publication Publication Date Title
SU437319A1 (ru) Блок управлени дл устройства обработки информации, в частности дл телефонных станций
SU1062694A1 (ru) Веро тностный @ -полюсник
SU1117648A1 (ru) Веро тностный /1, @ /-полюсник
SU1462359A1 (ru) Устройство дл допускового контрол напр жений
SU1092730A1 (ru) Делитель частоты следовани импульсов с переменным коэффициентом делени
SU842807A1 (ru) Веро тностный ( , )-полюсник
SU463234A1 (ru) Устройство делени времени циклов на дробное число интервалов
SU1441384A1 (ru) Устройство сортировки чисел
SU1095368A1 (ru) Управл емый генератор ступенчатого напр жени
SU548832A1 (ru) Часы на многоустойчивых элементах
SU1587501A1 (ru) Генератор нестационарного случайного импульсного процесса
SU886248A2 (ru) Делитель частоты следовани импульсов
RU1777133C (ru) Программируемое логическое устройство
SU1280621A1 (ru) Генератор случайного процесса
SU1049899A1 (ru) Устройство ранжировани экстремальных значений
SU984057A1 (ru) Делитель частоты импульсов
SU1120321A1 (ru) Устройство дл извлечени корн седьмой степени
SU1529444A1 (ru) Двоичный счетчик
SU1665526A1 (ru) Устройство дл приема дискретной информации
SU527012A1 (ru) Устройство дл формировани сдвинутых копий псевдослучайного сигнала
SU1124319A1 (ru) Устройство дл перебора сочетаний,размещений и перестановок
SU515314A1 (ru) Определитель линии вызывающего абонента в автоматической коммутационной системе
SU807373A1 (ru) Устройство дл индикации
SU1211876A1 (ru) Управл емый делитель частоты
SU1157544A1 (ru) Устройство дл функционально-параметрического контрол логических элементов