SU1058042A1 - Селектор импульсных сигналов - Google Patents
Селектор импульсных сигналов Download PDFInfo
- Publication number
- SU1058042A1 SU1058042A1 SU823489133A SU3489133A SU1058042A1 SU 1058042 A1 SU1058042 A1 SU 1058042A1 SU 823489133 A SU823489133 A SU 823489133A SU 3489133 A SU3489133 A SU 3489133A SU 1058042 A1 SU1058042 A1 SU 1058042A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- trigger
- bus
- inputs
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
СЕЛЕКТОР ИМПУЛЬСНЫХ СИГ .НАЛОВ, содержаний генератор опорных .импульсов, выход которого подключен к первому входу первого элемента И, выход которого соединен со счетным входом счетчика импульсов, каюкад дифференцировани , первый выход ко торого соединен с первым входом второго элемента И, а второй - с входом сброса счетчика импульсов и первым входом первого триггера, первый выход которого подключен к второму входу первого элемента И, первую выходную шину, соединенную с выходом второго элемента И, шину входных сигналов, шину управлени , вторую выходную шину, третий и четвертый элементы И и второй триггер, о т ли . чающийс тем, что, с целью расширени функциональных возможностей, в него введены блок пам ти, элемент задержки и треть выходна шина, причем шина входных сигналов подключена к первому входу каскада дифференцировани , первый выход которого соединен с входом Запись блока пам ти и первыми входами третьего и четвертого элементов И, выходыкоторых соединены соответственно с второй и третьей выходными шинами, вторые входы второго, третьего и четвертого элементов.И соединены с выходом блока пам ти, с первым входом второго триггера и через элемент задержки - с SfopbM входом первого (О триггера, первый и второй выходы КО.ТОРОГО соединены с третьими входами соответственно третьего и четвертого элементов И, кодовые входы блока пам ти соединены с выходами счетчика импульсов, а вход Чтение с выходом второго триггера, второй вход которого соединен с шиной управлени и вторым входом каскада СП дифференцировани . ос о 4 to
Description
Изобретение относитс к импульс .ной технике и может быть использовано в телемеханикеi и в технике св зи.
ИзвеЬген селектор импульсных сигналов, содержащий первый элемент И, один вход которого соединен с вьзходом генератора опорных импульсов , второй вход соединен с входом устройства, а выход - со счетным входом счетчика импульсов, вход сбр са которого через инвертор и формирователь фронта импульсов (каскад дифференцировани ) соединен с входо устройства, а выход которого через формирователь стробирующих импуль-СОВ соединен с входом второго элемента И, второй вход которого соединен с выходом каскада дифференцировани , первый триггер, первый вхо которого соединен с выходом формировател стробирующих импульсов, второй его вход соединен с выходом формировател заднего фронта импуль.сов , а выход подключен к третьему входу первого элемента И tl,
Недостаток указанного селектора импульсных сигналов - ограниченност функциональных возможностей, так как устройство рассчитано на селекцию импульсов только одной длительности и не обеспечивает электронной настройки и перенастройки на селекцию импульсов другой длительности. Кроме того, устройство после настройки не определ ет отклонени длительности входного сигнала относительно селектируемого значени в -большую или, меньшую сторону, а также недостаточно заихищено от ложного срабатывани при воздействии на него импульсов с длительностью, кратной длительности селектируемого
Наиболее близким к предлагаемому по технической сущности вл етс селектор импульсных сигналов, содержащий элемент И, первый вход которого соединен с выходом генератора опорных импульсов, второй вход - с входной шиной, а выход со счетным входом счетчика импульсов , вход сброса которого соединен с первым входом первого триггера и через инвертор и каскад дифференцировани - с шиной входных сигналов , второй вход первого триггера соединен с вторым входом второго эле мента И, выход которого соединен с первой выходной шиной и через формирователь стробирующего импульса с выходом счетчика импульсов, кодовые выходы которого соединены с первыми входами дешифраторов, вторые входы которых соединены с кодовыми пыходами дополнительного счетчика импульсов, а третьи входы - с выходом каскада дифференцировани и первьтм входом второго триггера,
второй вход которого соединен с входом сброса дополнительного счетчика им/тульсов и через формирователь импульса - с шиной установки и первыми входами третьего и четвертого 5 элементов-И, выходы которых через первый элемент ИЛИ соединены со счетным входом дополнительного счетчика импульсов, вторые входы - с выходом генератора опорных импуль0 сов, входы - соответственно с шиной входных сигналов и шиной управлени четвертый вход третьего элемента И - с выходом второго триггера, выходы дешифраторов че™
5 рез второй элемент ИЛИ соединены со второй выходной шиной С2 J.
Недостатком известного устройства вл етс его ограниченна функциональна возмржность, так как сеQ лектор в процессе работы не определ ет отклонени длительности входного сигнала относительно селектируемого значени в большую или меньшую стороны. Кроме того, устройство не5 достаточно защищено от ложного срабатывани при воздействии на него иt пyльcoв длительностью, кратной длительности селектируемого.
Цель изобретени - расширение
функциональных возможностей устрой ства.
ПостаЕ:ленна цель достигаетс тем, что в селектор импульсных сигна лов, содержащий генератор опорных импульсов, выход которого подключен
5-к первому входу первого-элемента И, выход которого соединен со счетным входом счетчика импульсов,каскад дифференцировани , первый выход которого соединен с первым входом вто0 рого элемента И, а второй - с входом сброса счетчика импульсов и первым входом первого триггера, первый выход которого подключен к второму входу первого элемента И, первую
5 выходную шину, соединенную с выходом второго элемента И, шину входных сигналов,, шину управлени , вторую выходную шину, третий и четвертый элементы И и второй триггер, введены блок пам ти, элемент задержки. и треть выходна шина, причем шина входных сигналов подключена к пер вому входу каскада дифференцировани , первый выход которого соединен с входом Запись блока пам ти и
первыми входами третьего и четвертого эле / ентов И, выходы которых соединены соответственно с второй и третьей выxoдныt ли шинами, вторые ззходы второго, третьего и четвер0 того элементов И соединены с выходом блока пам ти, с первым вхо- дом второго триггера и через элемент задержки - с вторым входом первого триггера, первый и второй
5 выходы которого соединены с третьими
входами соответственно третьего и четвертого элементов И, кодовые входы блока пам ти соединены с вы- . ходами счетчика импульсов, а вход Чтение - с выходом второго триггера , второй вход которого соединеи с шиной управлени и вторым входом каскада дифференцировани .
На чертеже представлена структурна электрическа схема предлагаемого устройства.
Селектор импульсных сигналов содержит генератор 1 опорных импульсов , выход которого соединен с первым входом первого элемента И 2, второй элемент ИЗ, первый вход которого соединен с первым выходом каскада 4 дифференцировани , второй выход которого соединен с входом сброса счетчика 5 импульсов и с первым входом первого триггера б, первый выход которого соединен с вторым входом элемента И 2, первый ; вход элемента И 3 соединен с первыми входами третьего ft четвертого элементов И 7 и 8, вторые входы элементов И 3, 7 и 8 соединены с первым входом второго триггера 9 и выходом блока 10 пам ти, вход Чтение которого соединен с выходом триггера 9, а вход Запись - с первым выходом каскада 4, второй вход триггера б через элемент 11 задержки соединен с выходом блока 10, первый выход триггера б соединен с третьим входом элемента 7, второй выходу - с третьим входом элемента 8, первый вход каскада 4 соединен с шиной 12 входных сигналов, второй вход - с цшной 13 управлени и вторым входом триггера 9, выходы элементов 3, 7 и 8 соединены соответст венно с первой, второй и третьей выходными шинами 14, 15 и 16.
.. Селектор импульсных ригналов работает следующим образом,
В исходном состо нии отрицательный потенциал с шины 13 запрещает работу каскада 4 и триггера 9 и устанавливает режим Запись в блоке 10. С по влением положительного потенциала на шине 13 разрешаетс настройка устройства по первому входному сигналу.
При по влении на шине 12 первого входного импульса на втором выходе каскада 4 формируетс короткий импульс фронта, сбрасывающий счетчик 5 в исходное состо ние. С окончанием входного импульса на первом выходе каскада 4 формируетс короткий . импульс среза, который поступает на« вход Запись блока 10 и is момент записи по вл етс на его выходе, переключа триггер 9,с выхода которого на вход Чтение блока 10 поступает потенциал, разрешающий его рабоTj в режиме Чтение.
Таким образом, в блок 10 записываетс адрес импульса среза эталонного сигнала, т.е. происходит самонастройка устройства по первому вход
ному СИГНс1ЛУ.
В процессе селектировани входные импульсы поступают с шины 12 на каскад 4, с второго выхода которого короткий интульс фронта входного сигнала сбрасывает счетчик 5 и пере0 ключает триггер 6. При этом разрешающий потенциал с первого выхода триггера б поступает на третий вход элемента 7 и второй вход элемента 2. С окончанием входного сиг5 нала импульсы среза с первого выхода каскада 4 поступают на первые входы элементов 3, 7 и 8.
Одновременно импульсы с генератора 1 через элемент 2 проход т на счетчик 5j Адресные сигналы с выхо0 дов счетчика 5 поступают в блок 10. При достижении адреса записанного эталонного импульса на выходе блока IQ по вл етс сигнал, поступающий на вторые входы элемента 3 и вто
5 рае Кинвёрсные) входы элементов 7 и 8, При этом на элементе 3 разрешаетс прохождение сигналов, а на элементах 7 и 8 - запрещаетс .
Если длительность входного
0 сигнала совпадает с длительностью селектируемого сигнала, то на входах элемента 3 одновременно по витс импульс среза -входного сигнала и эталонный импульс, которые пройдут
5 на шину 14.
Если входной сигнал меньше селектируемого, то импульс среда через открытый элемент 7 пройдет на шину 15, а эталонный импульс с
0 блока 10 через элемент 11 вернет триггер б в исходное состо ние.
Если входной импульс больше селектируемого, то до по влени импульса среза эталонный импульс с блока 10 через элемент 11 вернет
5 триггер б в исходное состо ние. При этом разрешающий потенциал с второго выхода триггера б поступает ria элемент 8, На шине 16 с окончанием входного импульса по витс
0 сигнал, свидетельствующий о превышении входным сигналом селектируемой длительности.
Запрещающий потенциал с первого выхода триггера б закрывает элемент
5 2 до прихода следующего импульса с задержкой, соответствующей минимальной длительности селекции, защища , при этом устройство от ложного срабатывани , независимо от
0 кратности входных импульсов по отнс иению к длительности настройки.
Данный селектор импульсных сигналов дает возможность не только селектировать импульсы по длитель{10СТЙ , но и определить отклонение
5
их длйтельиосгт относительно селектируемой Т1 сторону уменьшени или увеличени . Кроме того, устройство более .надежно защищено от ложного срабатывани при воздействии на Него импульсов с длительностью, кратной длительности селектируемого . ,
Преимущества изобретени по сравнению с базовым объектом заключаютс в том, что возможности селекции импульсов одной длительности устройство обеспечивает электронную настройку и перестройку на селекцию импульсов другой длительности . Кроме того, предлагаемое устройство дает возможность не только селектировать импульсы по длитель ности. Но и определ ть отклонение их длительности относительно селектируемой в сторону уменьшени или 10 увеличени .
Claims (1)
- ; . СЕЛЕКТОР ИМПУЛЬСНЫХ СИГНАЛОВ, содержащий генератор опорных импульсов, выход которого подключен к первому входу первого элемента И, выход которого соединен со счетным входом счетчика импульсов, каскад дифференцирования, первый выход которого соединен с первым входом второго элемента И, а второй - с входом сброса счетчика импульсов и первым входом первого триггера, первый выход которого подключен к второму входу первого элемента И, первую выходную шину, соединенную с выходом второго элемента И, шину входныхсигналов, шииу управления, вторую выходную шину, третий и четвертый элементы И и второй триггер, отличающийся тем, что, с целью расширения функциональных возможностей, в него введены блок памяти, элемент задержки и третья выходная шина, причем шина входных сигналов подключена к первому вхо- ’ ду каскада дифференцирования, первый выход которого соединен с входом Запись*’ блока памяти и первыми ^входами третьего и четвертого элементов И, выходы'которых соединены соответственно с второй и третьей выходными шинами, вторые входы второго, третьего и четвертого элементов.И соединены с выходом блока памяти, с первым входом второго триггера и через элемент задержки - с вторым входом первого триггера, первый и второй выходы которого соединены с третьими входами соответственно третьего и четвертого элементов И, кодовые входы блока памяти соединены с выходами счетчика импульсов, а вход Чтение с выходом второго триггера, второй вход которого соединен с шиной управления и вторым входом каскада дифференцирования.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823489133A SU1058042A1 (ru) | 1982-07-14 | 1982-07-14 | Селектор импульсных сигналов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823489133A SU1058042A1 (ru) | 1982-07-14 | 1982-07-14 | Селектор импульсных сигналов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1058042A1 true SU1058042A1 (ru) | 1983-11-30 |
Family
ID=21028410
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU823489133A SU1058042A1 (ru) | 1982-07-14 | 1982-07-14 | Селектор импульсных сигналов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1058042A1 (ru) |
-
1982
- 1982-07-14 SU SU823489133A patent/SU1058042A1/ru active
Non-Patent Citations (1)
Title |
---|
1. Авторское свидетельство СССР I 536596, кл. Н 03 К 5/26, 11.11.75. 2. Авторское свидетельство СССР 892694, кл. Н 03 К 5/26, 02.04.80 (прототип). ; * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1058042A1 (ru) | Селектор импульсных сигналов | |
SU1086407A1 (ru) | Устройство дл допускового контрол параметров | |
SU733096A1 (ru) | Селектор импульсов по длительности | |
SU915163A1 (ru) | Способ защиты преобразователя 1 / | |
SU1058043A1 (ru) | Селектор импульсных сигналов | |
SU1019600A1 (ru) | Устройство дл формировани импульсных последовательностей | |
SU1179317A1 (ru) | Устройство дл сортировки чисел | |
SU1758864A2 (ru) | Селектор импульсов по периоду следовани | |
SU1112365A1 (ru) | Устройство формировани сигнала прерывани | |
SU1758866A2 (ru) | Селектор импульсов по длительности | |
SU1564659A1 (ru) | Устройство дл классификации сигналов | |
SU940288A1 (ru) | Устройство контрол импульсов многоканального генератора | |
SU966911A1 (ru) | Устройство формировани импульсной функции равнозначности | |
SU1465971A1 (ru) | Устройство дл устранени дребезга контактов | |
SU1128247A1 (ru) | Цифровой дискриминатор | |
SU1672429A1 (ru) | Таймер | |
SU966913A1 (ru) | Устройство контрол | |
SU1160614A1 (ru) | Устройство декодирования тональных сигналов | |
SU1713096A1 (ru) | Селектор импульсов по длительности | |
SU656193A1 (ru) | Устройство дл определени параметров выбросов | |
SU1135007A1 (ru) | Устройство дл задержки импульсов | |
SU1208554A2 (ru) | Устройство переменного приоритета | |
SU1185327A1 (ru) | Устройство дл определени экстремумов функций | |
SU1280602A1 (ru) | Устройство дл ввода информации | |
SU1585791A2 (ru) | Цифровой дискриминатор |